Since some people disapprove of white space cleanups mixed in regular commits
[coreboot.git] / src / mainboard / roda / rk886ex / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007-2009 coresystems GmbH
5  *
6  * This program is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU General Public License as
8  * published by the Free Software Foundation; version 2 of
9  * the License.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston,
19  * MA 02110-1301 USA
20  */
21
22 // __PRE_RAM__ means: use "unsigned" for device, not a struct.
23
24 /* Configuration of the i945 driver */
25 #define CHIPSET_I945GM 1
26 #define CHANNEL_XOR_RANDOMIZATION 1
27 // Rocky freezing temperature settings:
28 #define MAXIMUM_SUPPORTED_FREQUENCY 400
29
30 #include <stdint.h>
31 #include <string.h>
32 #include <arch/io.h>
33 #include <arch/romcc_io.h>
34 #include <device/pci_def.h>
35 #include <device/pnp_def.h>
36 #include <cpu/x86/lapic.h>
37
38 #include "option_table.h"
39 #include "pc80/mc146818rtc_early.c"
40
41 #include <console/console.h>
42 #include "pc80/serial.c"
43 #include "console/console.c"
44 #include <cpu/x86/bist.h>
45
46 #if CONFIG_USBDEBUG_DIRECT
47 #define DBGP_DEFAULT 1
48 #include "southbridge/intel/i82801gx/i82801gx_usb_debug.c"
49 #include "pc80/usbdebug_direct_serial.c"
50 #endif
51
52 #include "lib/ramtest.c"
53 #include "southbridge/intel/i82801gx/i82801gx_early_smbus.c"
54
55 #include "northbridge/intel/i945/udelay.c"
56
57 #include "southbridge/intel/i82801gx/i82801gx.h"
58 static void setup_ich7_gpios(void)
59 {
60         printk(BIOS_DEBUG, " GPIOS...");
61         /* General Registers */
62         outl(0xbfc0f7c0, DEFAULT_GPIOBASE + 0x00);      /* GPIO_USE_SEL */
63         outl(0x70a87d83, DEFAULT_GPIOBASE + 0x04);      /* GP_IO_SEL */
64         outl(0x7dc07f83, DEFAULT_GPIOBASE + 0x0c);      /* GP_LVL */
65         /* Output Control Registers */
66         outl(0x00000000, DEFAULT_GPIOBASE + 0x18);      /* GPO_BLINK */
67         /* Input Control Registers */
68         outl(0x00002180, DEFAULT_GPIOBASE + 0x2c);      /* GPI_INV */
69         outl(0x000100e8, DEFAULT_GPIOBASE + 0x30);      /* GPIO_USE_SEL2 */
70         outl(0x00000030, DEFAULT_GPIOBASE + 0x34);      /* GP_IO_SEL2 */
71         outl(0x00010030, DEFAULT_GPIOBASE + 0x38);      /* GP_LVL */
72 }
73
74 #include "northbridge/intel/i945/early_init.c"
75
76 static inline int spd_read_byte(unsigned device, unsigned address)
77 {
78         return smbus_read_byte(device, address);
79 }
80
81 #include "northbridge/intel/i945/raminit.h"
82 #include "northbridge/intel/i945/raminit.c"
83 #include "northbridge/intel/i945/errata.c"
84 #include "northbridge/intel/i945/debug.c"
85
86 static void ich7_enable_lpc(void)
87 {
88         // Enable Serial IRQ
89         pci_write_config8(PCI_DEV(0, 0x1f, 0), 0x64, 0xd0);
90         // decode range
91         pci_write_config16(PCI_DEV(0, 0x1f, 0), 0x80, 0x0007);
92         // decode range
93         pci_write_config16(PCI_DEV(0, 0x1f, 0), 0x82, 0x3f0f);
94         // Enable 0x02e0
95         pci_write_config16(PCI_DEV(0, 0x1f, 0), 0x84, 0x02e1);
96         pci_write_config16(PCI_DEV(0, 0x1f, 0), 0x86, 0x001c);
97         // COM3 decode
98         pci_write_config32(PCI_DEV(0, 0x1f, 0), 0x88, 0x00fc0601);
99         // COM4 decode
100         pci_write_config32(PCI_DEV(0, 0x1f, 0), 0x8c, 0x00040069);
101 }
102
103 /* This box has two superios, so enabling serial becomes slightly excessive.
104  * We disable a lot of stuff to make sure that there are no conflicts between
105  * the two. Also set up the GPIOs from the beginning. This is the "no schematic
106  * but safe anyways" method.
107  */
108 static inline void pnp_enter_ext_func_mode(device_t dev)
109 {
110         unsigned int port = dev >> 8;
111         outb(0x55, port);
112 }
113
114 static void pnp_exit_ext_func_mode(device_t dev)
115 {
116         unsigned int port = dev >> 8;
117         outb(0xaa, port);
118 }
119
120 static void pnp_write_register(device_t dev, int reg, int val)
121 {
122         unsigned int port = dev >> 8;
123         outb(reg, port);
124         outb(val, port+1);
125 }
126
127 static void early_superio_config(void)
128 {
129         device_t dev;
130
131         dev=PNP_DEV(0x2e, 0x00);
132
133         pnp_enter_ext_func_mode(dev);
134         pnp_write_register(dev, 0x01, 0x94); // Extended Parport modes
135         pnp_write_register(dev, 0x02, 0x88); // UART power on
136         pnp_write_register(dev, 0x03, 0x72); // Floppy
137         pnp_write_register(dev, 0x04, 0x01); // EPP + SPP
138         pnp_write_register(dev, 0x14, 0x03); // Floppy
139         pnp_write_register(dev, 0x20, (0x3f0 >> 2)); // Floppy
140         pnp_write_register(dev, 0x23, (0x378 >> 2)); // PP base
141         pnp_write_register(dev, 0x24, (0x3f8 >> 2)); // UART1 base
142         pnp_write_register(dev, 0x25, (0x2f8 >> 2)); // UART2 base
143         pnp_write_register(dev, 0x26, (2 << 4) | 0); // FDC + PP DMA
144         pnp_write_register(dev, 0x27, (6 << 4) | 7); // FDC + PP DMA
145         pnp_write_register(dev, 0x28, (4 << 4) | 3); // UART1,2 IRQ
146         /* These are the SMI status registers in the SIO: */
147         pnp_write_register(dev, 0x30, (0x600 >> 4)); // Runtime Register Block Base
148
149         pnp_write_register(dev, 0x31, 0x00); // GPIO1 DIR
150         pnp_write_register(dev, 0x32, 0x00); // GPIO1 POL
151         pnp_write_register(dev, 0x33, 0x40); // GPIO2 DIR
152         pnp_write_register(dev, 0x34, 0x00); // GPIO2 POL
153         pnp_write_register(dev, 0x35, 0xff); // GPIO3 DIR
154         pnp_write_register(dev, 0x36, 0x00); // GPIO3 POL
155         pnp_write_register(dev, 0x37, 0xe0); // GPIO4 DIR
156         pnp_write_register(dev, 0x38, 0x00); // GPIO4 POL
157         pnp_write_register(dev, 0x39, 0x80); // GPIO4 POL
158
159         pnp_exit_ext_func_mode(dev);
160 }
161
162 static void rcba_config(void)
163 {
164         /* Set up virtual channel 0 */
165         //RCBA32(0x0014) = 0x80000001;
166         //RCBA32(0x001c) = 0x03128010;
167
168         /* Device 1f interrupt pin register */
169         RCBA32(0x3100) = 0x00042220;
170         /* Device 1d interrupt pin register */
171         RCBA32(0x310c) = 0x00214321;
172
173         /* dev irq route register */
174         RCBA16(0x3140) = 0x0232;
175         RCBA16(0x3142) = 0x3246;
176         RCBA16(0x3144) = 0x0237;
177         RCBA16(0x3146) = 0x3201;
178         RCBA16(0x3148) = 0x3216;
179
180         /* Enable IOAPIC */
181         RCBA8(0x31ff) = 0x03;
182
183         /* Enable upper 128bytes of CMOS */
184         RCBA32(0x3400) = (1 << 2);
185
186         /* Disable unused devices */
187         RCBA32(0x3418) = FD_PCIE6 | FD_PCIE5 | FD_PCIE3 | FD_PCIE2 |
188                          FD_INTLAN | FD_ACMOD | FD_HDAUD | FD_PATA;
189         RCBA32(0x3418) |= (1 << 0); // Required.
190
191         /* Enable PCIe Root Port Clock Gate */
192         // RCBA32(0x341c) = 0x00000001;
193
194         /* This should probably go into the ACPI OS Init trap */
195
196         /* Set up I/O Trap #0 for 0xfe00 (SMIC) */
197         RCBA32(0x1e84) = 0x00020001;
198         RCBA32(0x1e80) = 0x0000fe01;
199
200         /* Set up I/O Trap #3 for 0x800-0x80c (Trap) */
201         RCBA32(0x1e9c) = 0x000200f0;
202         RCBA32(0x1e98) = 0x000c0801;
203 }
204
205 static void early_ich7_init(void)
206 {
207         uint8_t reg8;
208         uint32_t reg32;
209
210         // program secondary mlt XXX byte?
211         pci_write_config8(PCI_DEV(0, 0x1e, 0), 0x1b, 0x20);
212
213         // reset rtc power status
214         reg8 = pci_read_config8(PCI_DEV(0, 0x1f, 0), 0xa4);
215         reg8 &= ~(1 << 2);
216         pci_write_config8(PCI_DEV(0, 0x1f, 0), 0xa4, reg8);
217
218         // usb transient disconnect
219         reg8 = pci_read_config8(PCI_DEV(0, 0x1f, 0), 0xad);
220         reg8 |= (3 << 0);
221         pci_write_config8(PCI_DEV(0, 0x1f, 0), 0xad, reg8);
222
223         reg32 = pci_read_config32(PCI_DEV(0, 0x1d, 7), 0xfc);
224         reg32 |= (1 << 29) | (1 << 17);
225         pci_write_config32(PCI_DEV(0, 0x1d, 7), 0xfc, reg32);
226
227         reg32 = pci_read_config32(PCI_DEV(0, 0x1d, 7), 0xdc);
228         reg32 |= (1 << 31) | (1 << 27);
229         pci_write_config32(PCI_DEV(0, 0x1d, 7), 0xdc, reg32);
230
231         RCBA32(0x0088) = 0x0011d000;
232         RCBA16(0x01fc) = 0x060f;
233         RCBA32(0x01f4) = 0x86000040;
234         RCBA32(0x0214) = 0x10030549;
235         RCBA32(0x0218) = 0x00020504;
236         RCBA8(0x0220) = 0xc5;
237         reg32 = RCBA32(0x3410);
238         reg32 |= (1 << 6);
239         RCBA32(0x3410) = reg32;
240         reg32 = RCBA32(0x3430);
241         reg32 &= ~(3 << 0);
242         reg32 |= (1 << 0);
243         RCBA32(0x3430) = reg32;
244         RCBA32(0x3418) |= (1 << 0);
245         RCBA16(0x0200) = 0x2008;
246         RCBA8(0x2027) = 0x0d;
247         RCBA16(0x3e08) |= (1 << 7);
248         RCBA16(0x3e48) |= (1 << 7);
249         RCBA32(0x3e0e) |= (1 << 7);
250         RCBA32(0x3e4e) |= (1 << 7);
251
252         // next step only on ich7m b0 and later:
253         reg32 = RCBA32(0x2034);
254         reg32 &= ~(0x0f << 16);
255         reg32 |= (5 << 16);
256         RCBA32(0x2034) = reg32;
257 }
258
259 static void init_artec_dongle(void)
260 {
261         // Enable 4MB decoding
262         outb(0xf1, 0x88);
263         outb(0xf4, 0x88);
264 }
265
266 #include <cbmem.h>
267
268 // Now, this needs to be included because it relies on the symbol
269 // __PRE_RAM__ being set during CAR stage (in order to compile the
270 // BSS free versions of the functions). Either rewrite the code
271 // to be always BSS free, or invent a flag that's better suited than
272 // __PRE_RAM__ to determine whether we're in ram init stage (stage 1)
273 //
274 #include "lib/cbmem.c"
275
276 void main(unsigned long bist)
277 {
278         u32 reg32;
279         int boot_mode = 0;
280
281         if (bist == 0) {
282                 enable_lapic();
283         }
284
285         ich7_enable_lpc();
286         early_superio_config();
287
288         /* Set up the console */
289         uart_init();
290
291 #if CONFIG_USBDEBUG_DIRECT
292         i82801gx_enable_usbdebug_direct(DBGP_DEFAULT);
293         early_usbdebug_direct_init();
294 #endif
295
296         console_init();
297
298         /* Halt if there was a built in self test failure */
299         report_bist_failure(bist);
300
301         if (MCHBAR16(SSKPD) == 0xCAFE) {
302                 printk(BIOS_DEBUG, "soft reset detected.\n");
303                 boot_mode = 1;
304         }
305
306         /* Perform some early chipset initialization required
307          * before RAM initialization can work
308          */
309         i945_early_initialization();
310
311         /* This has to happen after i945_early_initialization() */
312         init_artec_dongle();
313
314         /* Read PM1_CNT */
315         reg32 = inl(DEFAULT_PMBASE + 0x04);
316         printk(BIOS_DEBUG, "PM1_CNT: %08x\n", reg32);
317         if (((reg32 >> 10) & 7) == 5) {
318 #if CONFIG_HAVE_ACPI_RESUME
319                 printk(BIOS_DEBUG, "Resume from S3 detected.\n");
320                 boot_mode = 2;
321                 /* Clear SLP_TYPE. This will break stage2 but
322                  * we care for that when we get there.
323                  */
324                 outl(reg32 & ~(7 << 10), DEFAULT_PMBASE + 0x04);
325
326 #else
327                 printk(BIOS_DEBUG, "Resume from S3 detected, but disabled.\n");
328 #endif
329         }
330
331         /* Enable SPD ROMs and DDR-II DRAM */
332         enable_smbus();
333
334 #if CONFIG_DEFAULT_CONSOLE_LOGLEVEL > 8
335         dump_spd_registers();
336 #endif
337
338         sdram_initialize(boot_mode);
339
340         /* Perform some initialization that must run before stage2 */
341         early_ich7_init();
342
343         /* This should probably go away. Until now it is required
344          * and mainboard specific
345          */
346         rcba_config();
347
348         /* Chipset Errata! */
349         fixup_i945_errata();
350
351         /* Initialize the internal PCIe links before we go into stage2 */
352         i945_late_initialization();
353
354 #if !CONFIG_HAVE_ACPI_RESUME
355 #if CONFIG_DEFAULT_CONSOLE_LOGLEVEL > 8
356 #if defined(DEBUG_RAM_SETUP)
357         sdram_dump_mchbar_registers();
358
359         {
360                 /* This will not work if TSEG is in place! */
361                 u32 tom = pci_read_config32(PCI_DEV(0,2,0), 0x5c);
362
363                 printk(BIOS_DEBUG, "TOM: 0x%08x\n", tom);
364                 ram_check(0x00000000, 0x000a0000);
365                 ram_check(0x00100000, tom);
366         }
367 #endif
368 #endif
369 #endif
370
371         MCHBAR16(SSKPD) = 0xCAFE;
372
373 #if CONFIG_HAVE_ACPI_RESUME
374         /* Start address of high memory tables */
375         unsigned long high_ram_base = get_top_of_ram() - HIGH_MEMORY_SIZE;
376
377         /* If there is no high memory area, we didn't boot before, so
378          * this is not a resume. In that case we just create the cbmem toc.
379          */
380         if ((boot_mode == 2) && cbmem_reinit((u64)high_ram_base)) {
381                 void *resume_backup_memory = cbmem_find(CBMEM_ID_RESUME);
382
383                 /* copy 1MB - 64K to high tables ram_base to prevent memory corruption
384                  * through stage 2. We could keep stuff like stack and heap in high tables
385                  * memory completely, but that's a wonderful clean up task for another
386                  * day.
387                  */
388                 if (resume_backup_memory)
389                         memcpy(resume_backup_memory, (void *)CONFIG_RAMBASE, HIGH_MEMORY_SAVE);
390
391                 /* Magic for S3 resume */
392                 pci_write_config32(PCI_DEV(0, 0x00, 0), SKPAD, 0xcafed00d);
393         }
394 #endif
395 }
396