fc135d83781550e408de062eb5d755e63b909c40
[coreboot.git] / src / mainboard / nvidia / l1_2pvv / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 AMD
5  * Written by Yinghai Lu <yinghailu@amd.com> for AMD.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
20  */
21
22 #define RAMINIT_SYSINFO 1
23
24 #define K8_ALLOCATE_IO_RANGE 1
25
26 #define QRANK_DIMM_SUPPORT 1
27
28 #if CONFIG_LOGICAL_CPUS==1
29 #define SET_NB_CFG_54 1
30 #endif
31
32 //used by init_cpus and fidvid
33 #define SET_FIDVID 0
34 //if we want to wait for core1 done before DQS training, set it to 0
35 #define SET_FIDVID_CORE0_ONLY 1
36
37 #if CONFIG_K8_REV_F_SUPPORT == 1
38 #define K8_REV_F_SUPPORT_F0_F1_WORKAROUND 0
39 #endif
40
41 #include <stdint.h>
42 #include <string.h>
43 #include <device/pci_def.h>
44 #include <device/pci_ids.h>
45 #include <arch/io.h>
46 #include <device/pnp_def.h>
47 #include <arch/romcc_io.h>
48 #include <cpu/x86/lapic.h>
49 #include <pc80/mc146818rtc.h>
50
51 #include <console/console.h>
52 #include <usbdebug.h>
53 #include <lib.h>
54
55 #include <cpu/amd/model_fxx_rev.h>
56
57 #include "southbridge/nvidia/mcp55/mcp55_early_smbus.c"
58 #include "northbridge/amd/amdk8/raminit.h"
59 #include "cpu/amd/model_fxx/apic_timer.c"
60 #include "lib/delay.c"
61
62 #include "cpu/x86/lapic/boot_cpu.c"
63 #include "northbridge/amd/amdk8/reset_test.c"
64 #include "superio/winbond/w83627ehg/w83627ehg_early_serial.c"
65 #include "superio/winbond/w83627ehg/w83627ehg_early_init.c"
66
67 #include "cpu/x86/bist.h"
68
69 #include "northbridge/amd/amdk8/debug.c"
70
71 #include "cpu/x86/mtrr/earlymtrr.c"
72
73 #include "northbridge/amd/amdk8/setup_resource_map.c"
74
75 #define SERIAL_DEV PNP_DEV(0x2e, W83627EHG_SP1)
76
77 #include "southbridge/nvidia/mcp55/mcp55_early_ctrl.c"
78
79 static void memreset(int controllers, const struct mem_controller *ctrl)
80 {
81 }
82
83 static inline void activate_spd_rom(const struct mem_controller *ctrl)
84 {
85         /* nothing to do */
86 }
87
88 static inline int spd_read_byte(unsigned device, unsigned address)
89 {
90         return smbus_read_byte(device, address);
91 }
92
93 #include "northbridge/amd/amdk8/amdk8_f.h"
94 #include "northbridge/amd/amdk8/incoherent_ht.c"
95 #include "northbridge/amd/amdk8/coherent_ht.c"
96 #include "northbridge/amd/amdk8/raminit_f.c"
97 #include "lib/generic_sdram.c"
98
99 #include "resourcemap.c"
100
101 #include "cpu/amd/dualcore/dualcore.c"
102
103 #define MCP55_PCI_E_X_0 2
104 #define MCP55_PCI_E_X_1 4
105
106 #define MCP55_MB_SETUP \
107         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+37, 0x00, 0x44,/* GPIO38 PCI_REQ3 */ \
108         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+38, 0x00, 0x44,/* GPIO39 PCI_GNT3 */ \
109         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+39, 0x00, 0x44,/* GPIO40 PCI_GNT2 */ \
110         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+40, 0x00, 0x44,/* GPIO41 PCI_REQ2 */ \
111         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+59, 0x00, 0x60,/* GPIP60 FANCTL0 */ \
112         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+60, 0x00, 0x60,/* GPIO61 FANCTL1 */
113
114 #include "southbridge/nvidia/mcp55/mcp55_early_setup_ss.h"
115 #include "southbridge/nvidia/mcp55/mcp55_early_setup_car.c"
116
117
118
119 #include "cpu/amd/car/post_cache_as_ram.c"
120
121 #include "cpu/amd/model_fxx/init_cpus.c"
122
123 #include "cpu/amd/model_fxx/fidvid.c"
124
125 #include "southbridge/nvidia/mcp55/mcp55_enable_rom.c"
126 #include "northbridge/amd/amdk8/early_ht.c"
127
128 static void sio_setup(void)
129 {
130         uint32_t dword;
131         uint8_t byte;
132
133         byte = pci_read_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b);
134         byte |= 0x20;
135         pci_write_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b, byte);
136
137         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0);
138         dword |= (1<<0);
139         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0, dword);
140
141         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4);
142         dword |= (1<<16);
143         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4, dword);
144 }
145
146 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
147 {
148         static const uint16_t spd_addr [] = {
149                         // Node 0
150                         (0xa<<3)|0, (0xa<<3)|2, 0, 0,
151                         (0xa<<3)|1, (0xa<<3)|3, 0, 0,
152                         // Node 1
153                         (0xa<<3)|4, (0xa<<3)|6, 0, 0,
154                         (0xa<<3)|5, (0xa<<3)|7, 0, 0,
155         };
156
157         struct sys_info *sysinfo = (struct sys_info *)(CONFIG_DCACHE_RAM_BASE
158                 + CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
159
160         int needs_reset = 0;
161         unsigned bsp_apicid = 0;
162
163         if (!cpu_init_detectedx && boot_cpu()) {
164                 /* Nothing special needs to be done to find bus 0 */
165                 /* Allow the HT devices to be found */
166
167                 enumerate_ht_chain();
168
169                 sio_setup();
170
171                 /* Setup the mcp55 */
172                 mcp55_enable_rom();
173         }
174
175         if (bist == 0) {
176                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo);
177         }
178
179         pnp_enter_ext_func_mode(SERIAL_DEV);
180         pnp_write_config(SERIAL_DEV, 0x24, 0);
181         w83627ehg_enable_dev(SERIAL_DEV, CONFIG_TTYS0_BASE);
182         pnp_exit_ext_func_mode(SERIAL_DEV);
183
184         setup_mb_resource_map();
185
186         uart_init();
187
188         /* Halt if there was a built in self test failure */
189         report_bist_failure(bist);
190
191 #if CONFIG_USBDEBUG
192         mcp55_enable_usbdebug(CONFIG_USBDEBUG_DEFAULT_PORT);
193         early_usbdebug_init();
194 #endif
195         console_init();
196         printk(BIOS_DEBUG, "*sysinfo range: [%p,%p]\n",sysinfo,sysinfo+1);
197
198         print_debug("bsp_apicid="); print_debug_hex8(bsp_apicid); print_debug("\n");
199
200 #if CONFIG_MEM_TRAIN_SEQ == 1
201         set_sysinfo_in_ram(0); // in BSP so could hold all ap until sysinfo is in ram
202 #endif
203         setup_coherent_ht_domain(); // routing table and start other core0
204
205         wait_all_core0_started();
206 #if CONFIG_LOGICAL_CPUS==1
207         // It is said that we should start core1 after all core0 launched
208         /* becase optimize_link_coherent_ht is moved out from setup_coherent_ht_domain,
209          * So here need to make sure last core0 is started, esp for two way system,
210          * (there may be apic id conflicts in that case)
211          */
212         start_other_cores();
213         wait_all_other_cores_started(bsp_apicid);
214 #endif
215
216         /* it will set up chains and store link pair for optimization later */
217         ht_setup_chains_x(sysinfo); // it will init sblnk and sbbusn, nodes, sbdn
218
219 #if SET_FIDVID == 1
220
221         {
222                 msr_t msr;
223                 msr=rdmsr(0xc0010042);
224                 print_debug("begin msr fid, vid "); print_debug_hex32( msr.hi ); print_debug_hex32(msr.lo); print_debug("\n");
225
226         }
227
228         enable_fid_change();
229
230         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
231
232         init_fidvid_bsp(bsp_apicid);
233
234         // show final fid and vid
235         {
236                 msr_t msr;
237                 msr=rdmsr(0xc0010042);
238                 print_debug("end   msr fid, vid "); print_debug_hex32( msr.hi ); print_debug_hex32(msr.lo); print_debug("\n");
239
240         }
241 #endif
242         init_timer(); /* Need to use TMICT to synconize FID/VID. */
243
244         needs_reset |= optimize_link_coherent_ht();
245         needs_reset |= optimize_link_incoherent_ht(sysinfo);
246         needs_reset |= mcp55_early_setup_x();
247
248         // fidvid change will issue one LDTSTOP and the HT change will be effective too
249         if (needs_reset) {
250                 print_info("ht reset -\n");
251                 soft_reset();
252         }
253         allow_all_aps_stop(bsp_apicid);
254
255         //It's the time to set ctrl in sysinfo now;
256         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
257
258         enable_smbus();
259
260         /* all ap stopped? */
261
262         sdram_initialize(sysinfo->nodes, sysinfo->ctrl, sysinfo);
263
264         post_cache_as_ram(); // bsp swtich stack to ram and copy sysinfo ram now
265
266 }
267