Long ago we agreed on kicking the _direct appendix because everything in
[coreboot.git] / src / mainboard / nvidia / l1_2pvv / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 AMD
5  * Written by Yinghai Lu <yinghailu@amd.com> for AMD.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
20  */
21
22 #define RAMINIT_SYSINFO 1
23
24 #define K8_ALLOCATE_IO_RANGE 1
25
26 #define QRANK_DIMM_SUPPORT 1
27
28 #if CONFIG_LOGICAL_CPUS==1
29 #define SET_NB_CFG_54 1
30 #endif
31
32 //used by init_cpus and fidvid
33 #define SET_FIDVID 0
34 //if we want to wait for core1 done before DQS training, set it to 0
35 #define SET_FIDVID_CORE0_ONLY 1
36
37 #if CONFIG_K8_REV_F_SUPPORT == 1
38 #define K8_REV_F_SUPPORT_F0_F1_WORKAROUND 0
39 #endif
40
41 #define DBGP_DEFAULT 7
42
43 #include <stdint.h>
44 #include <string.h>
45 #include <device/pci_def.h>
46 #include <device/pci_ids.h>
47 #include <arch/io.h>
48 #include <device/pnp_def.h>
49 #include <arch/romcc_io.h>
50 #include <cpu/x86/lapic.h>
51 #include "option_table.h"
52 #include "pc80/mc146818rtc_early.c"
53
54 #include <console/console.h>
55 #if CONFIG_USBDEBUG_DIRECT
56 #include "southbridge/nvidia/mcp55/mcp55_enable_usbdebug.c"
57 #include "pc80/usbdebug_serial.c"
58 #endif
59 #include "lib/ramtest.c"
60
61 #include <cpu/amd/model_fxx_rev.h>
62
63 #include "southbridge/nvidia/mcp55/mcp55_early_smbus.c"
64 #include "northbridge/amd/amdk8/raminit.h"
65 #include "cpu/amd/model_fxx/apic_timer.c"
66 #include "lib/delay.c"
67
68 #include "cpu/x86/lapic/boot_cpu.c"
69 #include "northbridge/amd/amdk8/reset_test.c"
70 #include "superio/winbond/w83627ehg/w83627ehg_early_serial.c"
71 #include "superio/winbond/w83627ehg/w83627ehg_early_init.c"
72
73 #include "cpu/x86/bist.h"
74
75 #include "northbridge/amd/amdk8/debug.c"
76
77 #include "cpu/x86/mtrr/earlymtrr.c"
78
79 #include "northbridge/amd/amdk8/setup_resource_map.c"
80
81 #define SERIAL_DEV PNP_DEV(0x2e, W83627EHG_SP1)
82
83 #include "southbridge/nvidia/mcp55/mcp55_early_ctrl.c"
84
85 static void memreset(int controllers, const struct mem_controller *ctrl)
86 {
87 }
88
89 static inline void activate_spd_rom(const struct mem_controller *ctrl)
90 {
91         /* nothing to do */
92 }
93
94 static inline int spd_read_byte(unsigned device, unsigned address)
95 {
96         return smbus_read_byte(device, address);
97 }
98
99 #include "northbridge/amd/amdk8/amdk8_f.h"
100 #include "northbridge/amd/amdk8/incoherent_ht.c"
101 #include "northbridge/amd/amdk8/coherent_ht.c"
102 #include "northbridge/amd/amdk8/raminit_f.c"
103 #include "lib/generic_sdram.c"
104
105 #include "resourcemap.c"
106
107 #include "cpu/amd/dualcore/dualcore.c"
108
109 #define MCP55_NUM 2
110 #define MCP55_USE_NIC 1
111 #define MCP55_USE_AZA 1
112
113 #define MCP55_PCI_E_X_0 2
114 #define MCP55_PCI_E_X_1 4
115
116 #define MCP55_MB_SETUP \
117         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+37, 0x00, 0x44,/* GPIO38 PCI_REQ3 */ \
118         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+38, 0x00, 0x44,/* GPIO39 PCI_GNT3 */ \
119         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+39, 0x00, 0x44,/* GPIO40 PCI_GNT2 */ \
120         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+40, 0x00, 0x44,/* GPIO41 PCI_REQ2 */ \
121         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+59, 0x00, 0x60,/* GPIP60 FANCTL0 */ \
122         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+60, 0x00, 0x60,/* GPIO61 FANCTL1 */
123
124 #include "southbridge/nvidia/mcp55/mcp55_early_setup_ss.h"
125 #include "southbridge/nvidia/mcp55/mcp55_early_setup_car.c"
126
127
128
129 #include "cpu/amd/car/post_cache_as_ram.c"
130
131 #include "cpu/amd/model_fxx/init_cpus.c"
132
133 #include "cpu/amd/model_fxx/fidvid.c"
134
135 #include "southbridge/nvidia/mcp55/mcp55_enable_rom.c"
136 #include "northbridge/amd/amdk8/early_ht.c"
137
138 static void sio_setup(void)
139 {
140         uint32_t dword;
141         uint8_t byte;
142
143         byte = pci_read_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b);
144         byte |= 0x20;
145         pci_write_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b, byte);
146
147         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0);
148         dword |= (1<<0);
149         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0, dword);
150
151         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4);
152         dword |= (1<<16);
153         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4, dword);
154 }
155
156 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
157 {
158         static const uint16_t spd_addr [] = {
159                         // Node 0
160                         (0xa<<3)|0, (0xa<<3)|2, 0, 0,
161                         (0xa<<3)|1, (0xa<<3)|3, 0, 0,
162                         // Node 1
163                         (0xa<<3)|4, (0xa<<3)|6, 0, 0,
164                         (0xa<<3)|5, (0xa<<3)|7, 0, 0,
165         };
166
167         struct sys_info *sysinfo = (struct sys_info *)(CONFIG_DCACHE_RAM_BASE
168                 + CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
169
170         int needs_reset = 0;
171         unsigned bsp_apicid = 0;
172
173         if (!cpu_init_detectedx && boot_cpu()) {
174                 /* Nothing special needs to be done to find bus 0 */
175                 /* Allow the HT devices to be found */
176
177                 enumerate_ht_chain();
178
179                 sio_setup();
180
181                 /* Setup the mcp55 */
182                 mcp55_enable_rom();
183         }
184
185         if (bist == 0) {
186                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo);
187         }
188
189         pnp_enter_ext_func_mode(SERIAL_DEV);
190         pnp_write_config(SERIAL_DEV, 0x24, 0);
191         w83627ehg_enable_dev(SERIAL_DEV, CONFIG_TTYS0_BASE);
192         pnp_exit_ext_func_mode(SERIAL_DEV);
193
194         setup_mb_resource_map();
195
196         uart_init();
197
198         /* Halt if there was a built in self test failure */
199         report_bist_failure(bist);
200
201 #if CONFIG_USBDEBUG_DIRECT
202         mcp55_enable_usbdebug_direct(DBGP_DEFAULT);
203         early_usbdebug_direct_init();
204 #endif
205         console_init();
206         printk(BIOS_DEBUG, "*sysinfo range: [%p,%p]\n",sysinfo,sysinfo+1);
207
208         print_debug("bsp_apicid="); print_debug_hex8(bsp_apicid); print_debug("\n");
209
210 #if CONFIG_MEM_TRAIN_SEQ == 1
211         set_sysinfo_in_ram(0); // in BSP so could hold all ap until sysinfo is in ram
212 #endif
213         setup_coherent_ht_domain(); // routing table and start other core0
214
215         wait_all_core0_started();
216 #if CONFIG_LOGICAL_CPUS==1
217         // It is said that we should start core1 after all core0 launched
218         /* becase optimize_link_coherent_ht is moved out from setup_coherent_ht_domain,
219          * So here need to make sure last core0 is started, esp for two way system,
220          * (there may be apic id conflicts in that case)
221          */
222         start_other_cores();
223         wait_all_other_cores_started(bsp_apicid);
224 #endif
225
226         /* it will set up chains and store link pair for optimization later */
227         ht_setup_chains_x(sysinfo); // it will init sblnk and sbbusn, nodes, sbdn
228
229 #if SET_FIDVID == 1
230
231         {
232                 msr_t msr;
233                 msr=rdmsr(0xc0010042);
234                 print_debug("begin msr fid, vid "); print_debug_hex32( msr.hi ); print_debug_hex32(msr.lo); print_debug("\n");
235
236         }
237
238         enable_fid_change();
239
240         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
241
242         init_fidvid_bsp(bsp_apicid);
243
244         // show final fid and vid
245         {
246                 msr_t msr;
247                 msr=rdmsr(0xc0010042);
248                 print_debug("end   msr fid, vid "); print_debug_hex32( msr.hi ); print_debug_hex32(msr.lo); print_debug("\n");
249
250         }
251 #endif
252         init_timer(); /* Need to use TMICT to synconize FID/VID. */
253
254         needs_reset |= optimize_link_coherent_ht();
255         needs_reset |= optimize_link_incoherent_ht(sysinfo);
256         needs_reset |= mcp55_early_setup_x();
257
258         // fidvid change will issue one LDTSTOP and the HT change will be effective too
259         if (needs_reset) {
260                 print_info("ht reset -\n");
261                 soft_reset();
262         }
263         allow_all_aps_stop(bsp_apicid);
264
265         //It's the time to set ctrl in sysinfo now;
266         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
267
268         enable_smbus();
269
270         /* all ap stopped? */
271
272         sdram_initialize(sysinfo->nodes, sysinfo->ctrl, sysinfo);
273
274         post_cache_as_ram(); // bsp swtich stack to ram and copy sysinfo ram now
275
276 }
277