49b3e177c375878719289321a09fff5074c5a120
[coreboot.git] / src / mainboard / msi / ms9652_fam10 / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 AMD
5  * Written by Yinghai Lu <yinghailu@amd.com> for AMD.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
20  */
21
22 #define FAM10_SCAN_PCI_BUS 0
23 #define FAM10_ALLOCATE_IO_RANGE 1
24
25 #include <stdint.h>
26 #include <string.h>
27 #include <device/pci_def.h>
28 #include <device/pci_ids.h>
29 #include <arch/io.h>
30 #include <device/pnp_def.h>
31 #include <arch/romcc_io.h>
32 #include <cpu/x86/lapic.h>
33 #include <console/console.h>
34 #include <usbdebug.h>
35 #include <lib.h>
36 #include <spd.h>
37 #include <cpu/amd/model_10xxx_rev.h>
38 #include "southbridge/nvidia/mcp55/mcp55_early_smbus.c"
39 #include "northbridge/amd/amdfam10/raminit.h"
40 #include "northbridge/amd/amdfam10/amdfam10.h"
41 #include "cpu/amd/model_fxx/apic_timer.c"
42 #include "lib/delay.c"
43 #include "cpu/x86/lapic/boot_cpu.c"
44 #include "northbridge/amd/amdfam10/reset_test.c"
45 #include "superio/winbond/w83627ehg/w83627ehg_early_serial.c"
46 #include "cpu/x86/bist.h"
47 #include "northbridge/amd/amdfam10/debug.c"
48 #include "cpu/x86/mtrr/earlymtrr.c"
49 #include "northbridge/amd/amdfam10/setup_resource_map.c"
50 #include "southbridge/nvidia/mcp55/mcp55_early_ctrl.c"
51
52 #define SERIAL_DEV PNP_DEV(0x2e, W83627EHG_SP1)
53
54 static void activate_spd_rom(const struct mem_controller *ctrl) { }
55
56 static inline int spd_read_byte(unsigned device, unsigned address)
57 {
58         return smbus_read_byte(device, address);
59 }
60
61 #include "northbridge/amd/amdfam10/amdfam10.h"
62 #include "northbridge/amd/amdfam10/raminit_sysinfo_in_ram.c"
63 #include "northbridge/amd/amdfam10/amdfam10_pci.c"
64 #include "resourcemap.c"
65 #include "cpu/amd/quadcore/quadcore.c"
66
67 #define MCP55_MB_SETUP \
68         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+37, 0x00, 0x44,/* GPIO38 PCI_REQ3 */ \
69         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+38, 0x00, 0x44,/* GPIO39 PCI_GNT3 */ \
70         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+39, 0x00, 0x44,/* GPIO40 PCI_GNT2 */ \
71         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+40, 0x00, 0x44,/* GPIO41 PCI_REQ2 */ \
72         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+59, 0x00, 0x60,/* GPIP60 FANCTL0 */ \
73         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+60, 0x00, 0x60,/* GPIO61 FANCTL1 */
74
75 #include "southbridge/nvidia/mcp55/mcp55_early_setup_ss.h"
76 #include "southbridge/nvidia/mcp55/mcp55_early_setup_car.c"
77 #include "cpu/amd/car/post_cache_as_ram.c"
78 #include "cpu/amd/microcode/microcode.c"
79 #include "cpu/amd/model_10xxx/update_microcode.c"
80 #include "cpu/amd/model_10xxx/init_cpus.c"
81 #include "southbridge/nvidia/mcp55/mcp55_enable_rom.c"
82 #include "northbridge/amd/amdfam10/early_ht.c"
83
84 static void sio_setup(void)
85 {
86         u32 dword;
87         u8 byte;
88
89         byte = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b);
90         byte |= 0x20;
91         pci_write_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b, byte);
92
93         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0);
94         dword |= (1<<0);
95         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0, dword);
96 }
97
98 static const u8 spd_addr[] = {
99         //first node
100         RC00, DIMM0, DIMM2, 0, 0, DIMM1, DIMM3, 0, 0,
101 #if CONFIG_MAX_PHYSICAL_CPUS > 1
102         //second node
103         RC00, DIMM4, DIMM6, 0, 0, DIMM5, DIMM7, 0, 0,
104 #endif
105 };
106
107 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
108 {
109         struct sys_info *sysinfo = (struct sys_info *)(CONFIG_DCACHE_RAM_BASE + CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
110         u32 bsp_apicid = 0, val, wants_reset;
111         u8 reg;
112         msr_t msr;
113
114         if (!cpu_init_detectedx && boot_cpu()) {
115                 /* Nothing special needs to be done to find bus 0 */
116                 /* Allow the HT devices to be found */
117                 set_bsp_node_CHtExtNodeCfgEn();
118                 enumerate_ht_chain();
119                 sio_setup();
120                 mcp55_enable_rom();
121         }
122
123         post_code(0x30);
124
125         if (bist == 0)
126                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo);
127
128         post_code(0x32);
129
130         pnp_enter_ext_func_mode(SERIAL_DEV);
131         /* We have 24MHz input. */
132         reg = pnp_read_config(SERIAL_DEV, 0x24);
133         pnp_write_config(SERIAL_DEV, 0x24, (reg & 0xbf));
134         pnp_exit_ext_func_mode(SERIAL_DEV);
135
136         w83627ehg_enable_serial(SERIAL_DEV, CONFIG_TTYS0_BASE);
137         uart_init();
138         console_init();
139         printk(BIOS_DEBUG, "\n");
140
141         /* Halt if there was a built in self test failure */
142         report_bist_failure(bist);
143
144 #if CONFIG_USBDEBUG
145         mcp55_enable_usbdebug(CONFIG_USBDEBUG_DEFAULT_PORT);
146         early_usbdebug_init();
147 #endif
148
149         val = cpuid_eax(1);
150         printk(BIOS_DEBUG, "BSP Family_Model: %08x\n", val);
151         printk(BIOS_DEBUG, "*sysinfo range: [%p,%p]\n",sysinfo,sysinfo+1);
152         printk(BIOS_DEBUG, "bsp_apicid = %02x\n", bsp_apicid);
153         printk(BIOS_DEBUG, "cpu_init_detectedx = %08lx\n", cpu_init_detectedx);
154
155         /* Setup sysinfo defaults */
156         set_sysinfo_in_ram(0);
157
158         update_microcode(val);
159         post_code(0x33);
160
161         cpuSetAMDMSR();
162         post_code(0x34);
163
164         amd_ht_init(sysinfo);
165         post_code(0x35);
166
167         /* Setup nodes PCI space and start core 0 AP init. */
168         finalize_node_setup(sysinfo);
169         printk(BIOS_DEBUG, "finalize_node_setup done\n");
170
171         /* Setup any mainboard PCI settings etc. */
172         printk(BIOS_DEBUG, "setup_mb_resource_map begin\n");
173         setup_mb_resource_map();
174         printk(BIOS_DEBUG, "setup_mb_resource_map end\n");
175         post_code(0x36);
176
177         /* wait for all the APs core0 started by finalize_node_setup. */
178         /* FIXME: A bunch of cores are going to start output to serial at once.
179          * It would be nice to fixup prink spinlocks for ROM XIP mode.
180          * I think it could be done by putting the spinlock flag in the cache
181          * of the BSP located right after sysinfo.
182          */
183         wait_all_core0_started();
184
185 #if CONFIG_LOGICAL_CPUS==1
186         /* Core0 on each node is configured. Now setup any additional cores. */
187         printk(BIOS_DEBUG, "start_other_cores()\n");
188         start_other_cores();
189         post_code(0x37);
190         printk(BIOS_DEBUG, "wait_all_other_cores_started()\n");
191         wait_all_other_cores_started(bsp_apicid);
192 #endif
193
194         post_code(0x38);
195
196 #if CONFIG_SET_FIDVID
197         msr = rdmsr(0xc0010071);
198         printk(BIOS_DEBUG, "\nBegin FIDVID MSR 0xc0010071 0x%08x 0x%08x\n", msr.hi, msr.lo);
199
200         /* FIXME: The sb fid change may survive the warm reset and only
201          * need to be done once.*/
202         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
203
204         post_code(0x39);
205
206         if (!warm_reset_detect(0)) {                    // BSP is node 0
207                 init_fidvid_bsp(bsp_apicid, sysinfo->nodes);
208         } else {
209                 init_fidvid_stage2(bsp_apicid, 0);      // BSP is node 0
210         }
211
212         post_code(0x3A);
213
214         /* show final fid and vid */
215         msr=rdmsr(0xc0010071);
216         printk(BIOS_DEBUG, "End FIDVIDMSR 0xc0010071 0x%08x 0x%08x\n", msr.hi, msr.lo);
217 #endif
218         init_timer(); /* Need to use TMICT to synconize FID/VID. */
219
220         wants_reset = mcp55_early_setup_x();
221
222         /* Reset for HT, FIDVID, PLL and errata changes to take affect. */
223         if (!warm_reset_detect(0)) {
224                 print_info("...WARM RESET...\n\n\n");
225                 soft_reset();
226                 die("After soft_reset_x - shouldn't see this message!!!\n");
227         }
228
229         if (wants_reset)
230                 printk(BIOS_DEBUG, "mcp55_early_setup_x wanted additional reset!\n");
231
232         post_code(0x3B);
233
234         /* It's the time to set ctrl in sysinfo now; */
235         printk(BIOS_DEBUG, "fill_mem_ctrl()\n");
236         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
237         post_code(0x3D);
238
239         printk(BIOS_DEBUG, "enable_smbus()\n");
240         enable_smbus();
241
242         post_code(0x40);
243
244         printk(BIOS_DEBUG, "raminit_amdmct()\n");
245         raminit_amdmct(sysinfo);
246         post_code(0x41);
247
248         printk(BIOS_DEBUG, "\n*** Yes, the copy/decompress is taking a while, FIXME!\n");
249         post_cache_as_ram();    // BSP switch stack to ram, copy then execute LB.
250         post_code(0x43);        // Should never see this post code.
251 }