Since some people disapprove of white space cleanups mixed in regular commits
[coreboot.git] / src / mainboard / msi / ms7260 / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 AMD
5  * Written by Yinghai Lu <yinghailu@amd.com> for AMD.
6  * Copyright (C) 2007 Uwe Hermann <uwe@hermann-uwe.de>
7  *
8  * This program is free software; you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License as published by
10  * the Free Software Foundation; either version 2 of the License, or
11  * (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
21  */
22
23 // #define CACHE_AS_RAM_ADDRESS_DEBUG 1
24 // #define RAM_TIMING_DEBUG 1
25 // #define DQS_TRAIN_DEBUG 1
26 // #define RES_DEBUG 1
27
28 #define RAMINIT_SYSINFO 1
29 #define K8_ALLOCATE_IO_RANGE 1
30 #define QRANK_DIMM_SUPPORT 1
31 #if CONFIG_LOGICAL_CPUS == 1
32 #define SET_NB_CFG_54 1
33 #endif
34
35 /* Used by init_cpus and fidvid. */
36 #define SET_FIDVID 1
37
38 /* If we want to wait for core1 done before DQS training, set it to 0. */
39 #define SET_FIDVID_CORE0_ONLY 1
40
41 #if CONFIG_K8_REV_F_SUPPORT == 1
42 #define K8_REV_F_SUPPORT_F0_F1_WORKAROUND 0
43 #endif
44
45 #define DBGP_DEFAULT 7
46
47 #include <stdint.h>
48 #include <string.h>
49 #include <device/pci_def.h>
50 #include <device/pci_ids.h>
51 #include <arch/io.h>
52 #include <device/pnp_def.h>
53 #include <arch/romcc_io.h>
54 #include <cpu/x86/lapic.h>
55 #include "option_table.h"
56 #include "pc80/mc146818rtc_early.c"
57
58 #include "pc80/serial.c"
59 #include "console/console.c"
60 #if CONFIG_USBDEBUG_DIRECT
61 #include "southbridge/nvidia/mcp55/mcp55_enable_usbdebug_direct.c"
62 #include "pc80/usbdebug_direct_serial.c"
63 #endif
64 #include "lib/ramtest.c"
65 #include <cpu/amd/model_fxx_rev.h>
66 #include "southbridge/nvidia/mcp55/mcp55_early_smbus.c"
67 #include "northbridge/amd/amdk8/raminit.h"
68 #include "cpu/amd/model_fxx/apic_timer.c"
69 #include "lib/delay.c"
70
71 #include "cpu/x86/lapic/boot_cpu.c"
72 #include "northbridge/amd/amdk8/reset_test.c"
73 #include "superio/winbond/w83627ehg/w83627ehg_early_serial.c"
74 #include "superio/winbond/w83627ehg/w83627ehg_early_init.c"
75
76 #include "cpu/x86/bist.h"
77 #include "northbridge/amd/amdk8/debug.c"
78 #include "cpu/x86/mtrr/earlymtrr.c"
79 #include "northbridge/amd/amdk8/setup_resource_map.c"
80
81 /* Yes, on the MSI K9N Neo (MS-7260) the Super I/O is at 0x4e! */
82 #define SERIAL_DEV PNP_DEV(0x4e, W83627EHG_SP1)
83
84 #include "southbridge/nvidia/mcp55/mcp55_early_ctrl.c"
85
86 static void memreset(int controllers, const struct mem_controller *ctrl) {}
87 static inline void activate_spd_rom(const struct mem_controller *ctrl) {}
88
89 static inline int spd_read_byte(unsigned int device, unsigned int address)
90 {
91         return smbus_read_byte(device, address);
92 }
93
94 #include "northbridge/amd/amdk8/amdk8_f.h"
95 #include "northbridge/amd/amdk8/incoherent_ht.c"
96 #include "northbridge/amd/amdk8/coherent_ht.c"
97 #include "northbridge/amd/amdk8/raminit_f.c"
98 #include "lib/generic_sdram.c"
99
100 #include "resourcemap.c"
101 #include "cpu/amd/dualcore/dualcore.c"
102
103 #define MCP55_NUM 1
104 #define MCP55_USE_NIC 1
105 #define MCP55_USE_AZA 1
106 #define MCP55_PCI_E_X_0 0
107
108 #define MCP55_MB_SETUP \
109         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+37, 0x00, 0x44,/* GPIO38 PCI_REQ3 */ \
110         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+38, 0x00, 0x44,/* GPIO39 PCI_GNT3 */ \
111         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+39, 0x00, 0x44,/* GPIO40 PCI_GNT2 */ \
112         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+40, 0x00, 0x44,/* GPIO41 PCI_REQ2 */ \
113         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+59, 0x00, 0x60,/* GPIP60 FANCTL0 */ \
114         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+60, 0x00, 0x60,/* GPIO61 FANCTL1 */
115
116 #include "southbridge/nvidia/mcp55/mcp55_early_setup_ss.h"
117 #include "southbridge/nvidia/mcp55/mcp55_early_setup_car.c"
118
119 #include "cpu/amd/car/post_cache_as_ram.c"
120 #include "cpu/amd/model_fxx/init_cpus.c"
121 #include "cpu/amd/model_fxx/fidvid.c"
122
123 #include "southbridge/nvidia/mcp55/mcp55_enable_rom.c"
124 #include "northbridge/amd/amdk8/early_ht.c"
125
126 static void sio_setup(void)
127 {
128         uint32_t dword;
129         uint8_t byte;
130
131         byte = pci_read_config8(PCI_DEV(0, MCP55_DEVN_BASE + 1, 0), 0x7b);
132         byte |= 0x20;
133         pci_write_config8(PCI_DEV(0, MCP55_DEVN_BASE + 1, 0), 0x7b, byte);
134
135         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE + 1, 0), 0xa0);
136         dword |= (1 << 0);
137         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE + 1, 0), 0xa0, dword);
138
139         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE + 1, 0), 0xa4);
140         dword |= (1 << 16);
141         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE + 1, 0), 0xa4, dword);
142 }
143
144 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
145 {
146         static const uint16_t spd_addr[] = {
147                 // Node 0
148                 (0xa << 3) | 0, (0xa << 3) | 2, 0, 0,
149                 (0xa << 3) | 1, (0xa << 3) | 3, 0, 0,
150                 // Node 1
151                 (0xa << 3) | 4, (0xa << 3) | 6, 0, 0,
152                 (0xa << 3) | 5, (0xa << 3) | 7, 0, 0,
153         };
154
155         struct sys_info *sysinfo = (struct sys_info *)(CONFIG_DCACHE_RAM_BASE
156                 + CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
157
158         int needs_reset = 0;
159         unsigned bsp_apicid = 0;
160
161         if (!cpu_init_detectedx && boot_cpu()) {
162                 /* Nothing special needs to be done to find bus 0. */
163                 /* Allow the HT devices to be found. */
164                 enumerate_ht_chain();
165
166                 sio_setup();
167
168                 /* Setup the MCP55. */
169                 mcp55_enable_rom();
170         }
171
172         if (bist == 0)
173                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo);
174
175         /* FIXME: This should be part of the Super I/O code/config. */
176         pnp_enter_ext_func_mode(SERIAL_DEV);
177         /* Switch CLKSEL to 24MHz (default is 48MHz). Needed for serial! */
178         pnp_write_config(SERIAL_DEV, 0x24, 0);
179         w83627ehg_enable_dev(SERIAL_DEV, CONFIG_TTYS0_BASE);
180         pnp_exit_ext_func_mode(SERIAL_DEV);
181
182         setup_mb_resource_map();
183         uart_init();
184         report_bist_failure(bist); /* Halt upon BIST failure. */
185 #if CONFIG_USBDEBUG_DIRECT
186         mcp55_enable_usbdebug_direct(DBGP_DEFAULT);
187         early_usbdebug_direct_init();
188 #endif
189         console_init();
190
191         printk(BIOS_DEBUG, "*sysinfo range: [%p,%p]\n",sysinfo,sysinfo+1);
192         print_debug("bsp_apicid=");
193         print_debug_hex8(bsp_apicid);
194         print_debug("\n");
195
196 #if CONFIG_MEM_TRAIN_SEQ == 1
197         /* In BSP so could hold all AP until sysinfo is in RAM. */
198         set_sysinfo_in_ram(0);
199 #endif
200
201         setup_coherent_ht_domain(); /* Routing table and start other core0. */
202         wait_all_core0_started();
203
204 #if CONFIG_LOGICAL_CPUS == 1
205         /* It is said that we should start core1 after all core0 launched
206          * becase optimize_link_coherent_ht is moved out from
207          * setup_coherent_ht_domain, so here need to make sure last core0 is
208          * started, esp for two way system (there may be APIC ID conflicts in
209          * that case).
210          */
211         start_other_cores();
212         wait_all_other_cores_started(bsp_apicid);
213 #endif
214
215         /* Set up chains and store link pair for optimization later. */
216         ht_setup_chains_x(sysinfo); /* Init sblnk and sbbusn, nodes, sbdn. */
217
218 #if SET_FIDVID == 1
219         {
220                 msr_t msr = rdmsr(0xc0010042);
221                 print_debug("begin msr fid, vid ");
222                 print_debug_hex32(msr.hi);
223                 print_debug_hex32(msr.lo);
224                 print_debug("\n");
225         }
226
227         enable_fid_change();
228         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
229         init_fidvid_bsp(bsp_apicid);
230
231         {
232                 msr_t msr = rdmsr(0xc0010042);
233                 print_debug("end   msr fid, vid ");
234                 print_debug_hex32(msr.hi);
235                 print_debug_hex32(msr.lo);
236                 print_debug("\n");
237         }
238 #endif
239
240         init_timer(); /* Need to use TMICT to synconize FID/VID. */
241
242         needs_reset |= optimize_link_coherent_ht();
243         needs_reset |= optimize_link_incoherent_ht(sysinfo);
244         needs_reset |= mcp55_early_setup_x();
245
246         /* fidvid change will issue one LDTSTOP and the HT change will be effective too. */
247         if (needs_reset) {
248                 print_info("ht reset -\n");
249                 soft_reset();
250         }
251         allow_all_aps_stop(bsp_apicid);
252
253         /* It's the time to set ctrl in sysinfo now. */
254         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
255
256         enable_smbus();
257
258         /* All AP stopped? */
259
260         sdram_initialize(sysinfo->nodes, sysinfo->ctrl, sysinfo);
261
262         /* bsp switch stack to RAM and copy sysinfo RAM now. */
263         post_cache_as_ram();
264 }
265