Simplify a few code chunks, fix whitespace and indentation.
[coreboot.git] / src / mainboard / msi / ms7260 / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 AMD
5  * Written by Yinghai Lu <yinghailu@amd.com> for AMD.
6  * Copyright (C) 2007 Uwe Hermann <uwe@hermann-uwe.de>
7  *
8  * This program is free software; you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License as published by
10  * the Free Software Foundation; either version 2 of the License, or
11  * (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
21  */
22
23 #if CONFIG_K8_REV_F_SUPPORT == 1
24 #define K8_REV_F_SUPPORT_F0_F1_WORKAROUND 0
25 #endif
26
27 #include <stdint.h>
28 #include <string.h>
29 #include <device/pci_def.h>
30 #include <device/pci_ids.h>
31 #include <arch/io.h>
32 #include <device/pnp_def.h>
33 #include <arch/romcc_io.h>
34 #include <cpu/x86/lapic.h>
35 #include <pc80/mc146818rtc.h>
36 #include <console/console.h>
37 #include <usbdebug.h>
38 #include <cpu/amd/model_fxx_rev.h>
39 #include "southbridge/nvidia/mcp55/mcp55_early_smbus.c"
40 #include "northbridge/amd/amdk8/raminit.h"
41 #include "cpu/amd/model_fxx/apic_timer.c"
42 #include "lib/delay.c"
43 #include <lib.h>
44 #include <spd.h>
45 #include "cpu/x86/lapic/boot_cpu.c"
46 #include "northbridge/amd/amdk8/reset_test.c"
47 #include "superio/winbond/w83627ehg/w83627ehg_early_serial.c"
48 #include "superio/winbond/w83627ehg/w83627ehg_early_init.c"
49 #include "cpu/x86/bist.h"
50 #include "northbridge/amd/amdk8/debug.c"
51 #include "cpu/x86/mtrr/earlymtrr.c"
52 #include "northbridge/amd/amdk8/setup_resource_map.c"
53 #include "southbridge/nvidia/mcp55/mcp55_early_ctrl.c"
54
55 #define SERIAL_DEV PNP_DEV(0x4e, W83627EHG_SP1)
56
57 static void memreset(int controllers, const struct mem_controller *ctrl) {}
58 static inline void activate_spd_rom(const struct mem_controller *ctrl) {}
59
60 static inline int spd_read_byte(unsigned int device, unsigned int address)
61 {
62         return smbus_read_byte(device, address);
63 }
64
65 #include "northbridge/amd/amdk8/amdk8_f.h"
66 #include "northbridge/amd/amdk8/incoherent_ht.c"
67 #include "northbridge/amd/amdk8/coherent_ht.c"
68 #include "northbridge/amd/amdk8/raminit_f.c"
69 #include "lib/generic_sdram.c"
70 #include "resourcemap.c"
71 #include "cpu/amd/dualcore/dualcore.c"
72
73 #define MCP55_MB_SETUP \
74         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+37, 0x00, 0x44,/* GPIO38 PCI_REQ3 */ \
75         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+38, 0x00, 0x44,/* GPIO39 PCI_GNT3 */ \
76         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+39, 0x00, 0x44,/* GPIO40 PCI_GNT2 */ \
77         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+40, 0x00, 0x44,/* GPIO41 PCI_REQ2 */ \
78         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+59, 0x00, 0x60,/* GPIP60 FANCTL0 */ \
79         RES_PORT_IO_8, SYSCTRL_IO_BASE + 0xc0+60, 0x00, 0x60,/* GPIO61 FANCTL1 */
80
81 #include "southbridge/nvidia/mcp55/mcp55_early_setup_ss.h"
82 #include "southbridge/nvidia/mcp55/mcp55_early_setup_car.c"
83 #include "cpu/amd/car/post_cache_as_ram.c"
84 #include "cpu/amd/model_fxx/init_cpus.c"
85 #include "cpu/amd/model_fxx/fidvid.c"
86 #include "southbridge/nvidia/mcp55/mcp55_enable_rom.c"
87 #include "northbridge/amd/amdk8/early_ht.c"
88
89 static void sio_setup(void)
90 {
91         uint32_t dword;
92         uint8_t byte;
93
94         byte = pci_read_config8(PCI_DEV(0, MCP55_DEVN_BASE + 1, 0), 0x7b);
95         byte |= 0x20;
96         pci_write_config8(PCI_DEV(0, MCP55_DEVN_BASE + 1, 0), 0x7b, byte);
97
98         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE + 1, 0), 0xa0);
99         dword |= (1 << 0);
100         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE + 1, 0), 0xa0, dword);
101
102         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE + 1, 0), 0xa4);
103         dword |= (1 << 16);
104         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE + 1, 0), 0xa4, dword);
105 }
106
107 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
108 {
109         static const uint16_t spd_addr[] = {
110                 // Node 0
111                 DIMM0, DIMM2, 0, 0,
112                 DIMM1, DIMM3, 0, 0,
113                 // Node 1
114                 DIMM4, DIMM6, 0, 0,
115                 DIMM5, DIMM7, 0, 0,
116         };
117
118         struct sys_info *sysinfo = (struct sys_info *)(CONFIG_DCACHE_RAM_BASE
119                 + CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
120         int needs_reset = 0;
121         unsigned bsp_apicid = 0;
122
123         if (!cpu_init_detectedx && boot_cpu()) {
124                 /* Nothing special needs to be done to find bus 0. */
125                 /* Allow the HT devices to be found. */
126                 enumerate_ht_chain();
127                 sio_setup();
128                 mcp55_enable_rom();
129         }
130
131         if (bist == 0)
132                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo);
133
134         /* FIXME: This should be part of the Super I/O code/config. */
135         pnp_enter_ext_func_mode(SERIAL_DEV);
136         /* Switch CLKSEL to 24MHz (default is 48MHz). Needed for serial! */
137         pnp_write_config(SERIAL_DEV, 0x24, 0);
138         w83627ehg_enable_dev(SERIAL_DEV, CONFIG_TTYS0_BASE);
139         pnp_exit_ext_func_mode(SERIAL_DEV);
140
141         setup_mb_resource_map();
142         uart_init();
143         report_bist_failure(bist); /* Halt upon BIST failure. */
144 #if CONFIG_USBDEBUG
145         mcp55_enable_usbdebug(CONFIG_USBDEBUG_DEFAULT_PORT);
146         early_usbdebug_init();
147 #endif
148         console_init();
149
150         printk(BIOS_DEBUG, "*sysinfo range: [%p,%p]\n",sysinfo,sysinfo+1);
151         print_debug("bsp_apicid=");
152         print_debug_hex8(bsp_apicid);
153         print_debug("\n");
154
155 #if CONFIG_MEM_TRAIN_SEQ == 1
156         /* In BSP so could hold all AP until sysinfo is in RAM. */
157         set_sysinfo_in_ram(0);
158 #endif
159
160         setup_coherent_ht_domain(); /* Routing table and start other core0. */
161         wait_all_core0_started();
162
163 #if CONFIG_LOGICAL_CPUS == 1
164         /* It is said that we should start core1 after all core0 launched
165          * becase optimize_link_coherent_ht is moved out from
166          * setup_coherent_ht_domain, so here need to make sure last core0 is
167          * started, esp for two way system (there may be APIC ID conflicts in
168          * that case).
169          */
170         start_other_cores();
171         wait_all_other_cores_started(bsp_apicid);
172 #endif
173
174         /* Set up chains and store link pair for optimization later. */
175         ht_setup_chains_x(sysinfo); /* Init sblnk and sbbusn, nodes, sbdn. */
176
177 #if CONFIG_SET_FIDVID
178         {
179                 msr_t msr = rdmsr(0xc0010042);
180                 print_debug("begin msr fid, vid ");
181                 print_debug_hex32(msr.hi);
182                 print_debug_hex32(msr.lo);
183                 print_debug("\n");
184         }
185         enable_fid_change();
186         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
187         init_fidvid_bsp(bsp_apicid);
188         {
189                 msr_t msr = rdmsr(0xc0010042);
190                 print_debug("end   msr fid, vid ");
191                 print_debug_hex32(msr.hi);
192                 print_debug_hex32(msr.lo);
193                 print_debug("\n");
194         }
195 #endif
196
197         init_timer(); /* Need to use TMICT to synconize FID/VID. */
198
199         needs_reset |= optimize_link_coherent_ht();
200         needs_reset |= optimize_link_incoherent_ht(sysinfo);
201         needs_reset |= mcp55_early_setup_x();
202
203         /* fidvid change will issue one LDTSTOP and the HT change will be effective too. */
204         if (needs_reset) {
205                 print_info("ht reset -\n");
206                 soft_reset();
207         }
208         allow_all_aps_stop(bsp_apicid);
209
210         /* It's the time to set ctrl in sysinfo now. */
211         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
212
213         enable_smbus();
214
215         /* All AP stopped? */
216
217         sdram_initialize(sysinfo->nodes, sysinfo->ctrl, sysinfo);
218
219         /* bsp switch stack to RAM and copy sysinfo RAM now. */
220         post_cache_as_ram();
221 }