4fb44c5fbc864fd07776d90bea85989e2e2c3bd2
[coreboot.git] / src / mainboard / lippert / literunner-lx / irq_tables.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2010 LiPPERT Embedded Computers GmbH
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; either version 2 of the License, or
9  * (at your option) any later version.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
19  */
20
21 /* Based on irq_tables.c from the SpaceRunner-LX mainboard. */
22
23 #include <arch/pirq_routing.h>
24 #include <console/console.h>
25 #include <arch/io.h>
26 #include <arch/pirq_routing.h>
27 #include "../../../southbridge/amd/cs5536/cs5536.h"
28
29 /* Platform IRQs */
30 #define PIRQA 10
31 #define PIRQB 11
32 #define PIRQC 5
33 #define PIRQD 15
34
35 /* Map */
36 #define M_PIRQA (1 << PIRQA)    /* Bitmap of supported IRQs */
37 #define M_PIRQB (1 << PIRQB)    /* Bitmap of supported IRQs */
38 #define M_PIRQC (1 << PIRQC)    /* Bitmap of supported IRQs */
39 #define M_PIRQD (1 << PIRQD)    /* Bitmap of supported IRQs */
40
41 /* Link */
42 #define L_PIRQA  1              /* Means Slot INTx# Connects To Chipset INTA# */
43 #define L_PIRQB  2              /* Means Slot INTx# Connects To Chipset INTB# */
44 #define L_PIRQC  3              /* Means Slot INTx# Connects To Chipset INTC# */
45 #define L_PIRQD  4              /* Means Slot INTx# Connects To Chipset INTD# */
46
47 const struct irq_routing_table intel_irq_routing_table = {
48         PIRQ_SIGNATURE,         /* u32 signature */
49         PIRQ_VERSION,           /* u16 version   */
50         32 + 16 * CONFIG_IRQ_SLOT_COUNT,/* There can be total CONFIG_IRQ_SLOT_COUNT devices on the bus */
51         0x00,                   /* Where the interrupt router lies (bus) */
52         (0x0F << 3) | 0x0,      /* Where the interrupt router lies (dev) */
53         0x00,                   /* IRQs devoted exclusively to PCI usage */
54         0x100B,                 /* Vendor */
55         0x002B,                 /* Device */
56         0,                      /* Crap (miniport) */
57         {0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0},      /* u8 rfu[11] */
58         0xB8,                   /* u8 checksum, this has to set to some value that would give 0 after the sum of all bytes for this structure (including checksum) */
59         {
60                 /* If you change the number of entries, change the CONFIG_IRQ_SLOT_COUNT above! */
61                 /* bus, dev|fn,           {link, bitmap},      {link, bitmap},     {link, bitmap},     {link, bitmap},     slot, rfu */
62                 {0x00, (0x01 << 3) | 0x0, {{L_PIRQA, M_PIRQA}, {0x00, 0x00},       {0x00, 0x00},       {0x00, 0x00}},       0x0, 0x0},  /* CPU */
63                 {0x00, (0x0F << 3) | 0x0, {{L_PIRQA, M_PIRQA}, {L_PIRQB, M_PIRQB}, {L_PIRQC, M_PIRQC}, {L_PIRQD, M_PIRQD}}, 0x0, 0x0},  /* chipset */
64                 {0x00, (0x0E << 3) | 0x0, {{L_PIRQC, M_PIRQC}, {0x00, 0x00},       {0x00, 0x00},       {0x00, 0x00}},       0x0, 0x0},  /* ethernet 1 */
65                 {0x00, (0x08 << 3) | 0x0, {{L_PIRQD, M_PIRQD}, {0x00, 0x00},       {0x00, 0x00},       {0x00, 0x00}},       0x0, 0x0},  /* ethernet 2 */
66                 {0x00, (0x0D << 3) | 0x0, {{L_PIRQB, M_PIRQB}, {L_PIRQA, M_PIRQA}, {0x00, 0x00},       {0x00, 0x00}},       0x1, 0x0},  /* Mini-PCI */
67         }
68 };
69
70 unsigned long write_pirq_routing_table(unsigned long addr)
71 {
72         return copy_pirq_routing_table(addr);
73 }