Remove incorrect IOAPIC lines from some mptable.c files.
[coreboot.git] / src / mainboard / intel / eagleheights / mptable.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007-2008 coresystems GmbH
5  * Copyright (C) 2009 Thomas Jourdan <thomas.jourdan@gmail.com>
6  *
7  * This program is free software; you can redistribute it and/or
8  * modify it under the terms of the GNU General Public License as
9  * published by the Free Software Foundation; version 2 of
10  * the License.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston,
20  * MA 02110-1301 USA
21  */
22
23 #include <console/console.h>
24 #include <arch/io.h>
25 #include <arch/ioapic.h>
26 #include <arch/smp/mpspec.h>
27 #include <device/pci.h>
28 #include <string.h>
29 #include <stdint.h>
30
31 // Generate MP-table IRQ numbers for PCI devices.
32 #define IO_APIC0 2
33
34 #define INT_A   0
35 #define INT_B   1
36 #define INT_C   2
37 #define INT_D   3
38 #define PCI_IRQ(dev, intLine)   (((dev)<<2) | intLine)
39
40 #define PIRQ_A 16
41 #define PIRQ_B 17
42 #define PIRQ_C 18
43 #define PIRQ_D 19
44 #define PIRQ_E 20
45 #define PIRQ_F 21
46 #define PIRQ_G 22
47 #define PIRQ_H 23
48
49 // RCBA
50 #define RCBA 0xF0
51
52 #define RCBA_D31IP 0x3100
53 #define RCBA_D30IP 0x3104
54 #define RCBA_D29IP 0x3108
55 #define RCBA_D28IP 0x310C
56 #define RCBA_D31IR 0x3140
57 #define RCBA_D30IR 0x3142
58 #define RCBA_D29IR 0x3144
59 #define RCBA_D28IR 0x3146
60
61 static void *smp_write_config_table(void *v)
62 {
63         struct mp_config_table *mc;
64         unsigned char bus_num, bus_chipset, bus_isa, bus_pci;
65         unsigned char bus_pcie_a, bus_pcie_a1, bus_pcie_b;
66         int i;
67         uint32_t pin, route;
68         device_t dev;
69         struct resource *res;
70         unsigned long rcba;
71
72         dev = dev_find_slot(0, PCI_DEVFN(0x1F,0));
73         res = find_resource(dev, RCBA);
74         if (!res) {
75           return NULL;
76         }
77         rcba = res->base;
78
79         mc = (void *)(((char *)v) + SMP_FLOATING_TABLE_LEN);
80
81         mptable_init(mc, "EagleHeights", LAPIC_ADDR);
82
83         smp_write_processors(mc);
84
85         /* Get bus numbers */
86         bus_chipset = 0;
87
88         /* PCI */
89         dev = dev_find_slot(0, PCI_DEVFN(0x1E,0));
90         if (dev) {
91           bus_pci = pci_read_config8(dev, PCI_SECONDARY_BUS);
92           bus_isa = pci_read_config8(dev, PCI_SUBORDINATE_BUS);
93           bus_isa++;
94         } else {
95           printk(BIOS_DEBUG, "ERROR - could not find PCI 0:1e.0, using defaults\n");
96           bus_pci = 6;
97           bus_isa = 7;
98         }
99
100         dev = dev_find_slot(0, PCI_DEVFN(2,0));
101         if(dev) {
102           bus_pcie_a = pci_read_config8(dev, PCI_SECONDARY_BUS);
103         } else {
104           printk(BIOS_DEBUG, "ERROR - could not find PCIe Port A  0:2.0, using defaults\n");
105           bus_pcie_a = 1;
106         }
107
108         dev = dev_find_slot(0, PCI_DEVFN(3,0));
109         if(dev) {
110           bus_pcie_a1 = pci_read_config8(dev, PCI_SECONDARY_BUS);
111         } else {
112           printk(BIOS_DEBUG, "ERROR - could not find PCIe Port B 0:3.0, using defaults\n");
113           bus_pcie_a1 = 2;
114         }
115
116         dev = dev_find_slot(0, PCI_DEVFN(0x1C,0));
117         if(dev) {
118           bus_pcie_b = pci_read_config8(dev, PCI_SECONDARY_BUS);
119         } else {
120           printk(BIOS_DEBUG, "ERROR - could not find PCIe Port B 0:3.0, using defaults\n");
121           bus_pcie_b = 3;
122         }
123
124         /*Bus: Bus ID Type*/
125         for(bus_num = 0; bus_num < bus_isa; bus_num++) {
126           smp_write_bus(mc, bus_num, "PCI   ");
127         }
128         smp_write_bus(mc, bus_isa, "ISA   ");
129
130         /*I/O APICs: APIC ID Version State Address*/
131         smp_write_ioapic(mc, 2, 0x20, IO_APIC_ADDR);
132
133         mptable_add_isa_interrupts(mc, bus_isa, IO_APIC0, 0);
134
135         /*Local Ints:   Type    Polarity    Trigger     Bus ID   IRQ    APIC ID PIN#*/
136         smp_write_lintsrc(mc, mp_ExtINT, MP_IRQ_TRIGGER_DEFAULT|MP_IRQ_POLARITY_DEFAULT, bus_isa, 0, MP_APIC_ALL, 0);
137         smp_write_lintsrc(mc, mp_NMI,    MP_IRQ_TRIGGER_DEFAULT|MP_IRQ_POLARITY_DEFAULT, bus_isa, 0, MP_APIC_ALL, 1);
138
139         /* Internal PCI device for i3100 */
140
141         /* EDMA
142          */
143         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_chipset, PCI_IRQ(1, INT_A), IO_APIC0, PIRQ_A);
144
145         /* PCIe Port A
146          */
147         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_chipset, PCI_IRQ(2, INT_A), IO_APIC0, PIRQ_A);
148
149         /* PCIe Port A1
150          */
151         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_chipset, PCI_IRQ(3, INT_A), IO_APIC0, PIRQ_A);
152
153         /* PCIe Port B
154          */
155         for(i = 0; i < 4; i++) {
156           pin = (read32(rcba + RCBA_D28IP) >> (i * 4)) & 0x0F;
157           if(pin > 0) {
158             pin -= 1;
159             route = PIRQ_A + ((read16(rcba + RCBA_D28IR) >> (pin * 4)) & 0x07);
160             smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_chipset, PCI_IRQ(28, pin), IO_APIC0, route);
161           }
162         }
163
164         /* USB 1.1 : device 29, function 0, 1
165          */
166         for(i = 0; i < 2; i++) {
167           pin = (read32(rcba + RCBA_D29IP) >> (i * 4)) & 0x0F;
168           if(pin > 0) {
169             pin -= 1;
170             route = PIRQ_A + ((read16(rcba + RCBA_D29IR) >> (pin * 4)) & 0x07);
171             smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_chipset, PCI_IRQ(29, pin), IO_APIC0, route);
172           }
173         }
174
175         /* USB 2.0 : device 29, function 7
176         */
177         pin = (read32(rcba + RCBA_D29IP) >> (7 * 4)) & 0x0F;
178         if(pin > 0) {
179           pin -= 1;
180           route = PIRQ_A + ((read16(rcba + RCBA_D29IR) >> (pin * 4)) & 0x07);
181           smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_chipset, PCI_IRQ(29, pin), IO_APIC0, route);
182         }
183
184         /* SATA : device 31 function 2
185            SMBus : device 31 function 3
186            Performance counters : device 31 function 4
187          */
188         for(i = 2; i < 5; i++) {
189           pin = (read32(rcba + RCBA_D31IP) >> (i * 4)) & 0x0F;
190           if(pin > 0) {
191             pin -= 1;
192             route = PIRQ_A + ((read16(rcba + RCBA_D31IR) >> (pin * 4)) & 0x07);
193             smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_chipset, PCI_IRQ(31, pin), IO_APIC0, route);
194           }
195         }
196
197         /* SLOTS */
198
199         /* PCIe 4x slot A
200          */
201         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_pcie_a, PCI_IRQ(0, INT_A), IO_APIC0, PIRQ_A);
202         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_pcie_a, PCI_IRQ(0, INT_B), IO_APIC0, PIRQ_B);
203         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_pcie_a, PCI_IRQ(0, INT_C), IO_APIC0, PIRQ_C);
204         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_pcie_a, PCI_IRQ(0, INT_D), IO_APIC0, PIRQ_D);
205
206         /* PCIe 4x slot A1
207          */
208         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_pcie_a1, PCI_IRQ(0, INT_A), IO_APIC0, PIRQ_A);
209         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_pcie_a1, PCI_IRQ(0, INT_B), IO_APIC0, PIRQ_B);
210         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_pcie_a1, PCI_IRQ(0, INT_C), IO_APIC0, PIRQ_C);
211         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_pcie_a1, PCI_IRQ(0, INT_D), IO_APIC0, PIRQ_D);
212
213         /* PCIe 4x slot B
214          */
215         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_pcie_b, PCI_IRQ(0, INT_A), IO_APIC0, PIRQ_A);
216         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_pcie_b, PCI_IRQ(0, INT_B), IO_APIC0, PIRQ_B);
217         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_pcie_b, PCI_IRQ(0, INT_C), IO_APIC0, PIRQ_C);
218         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_pcie_b, PCI_IRQ(0, INT_D), IO_APIC0, PIRQ_D);
219
220         /* PCI slot
221          */
222         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_pci, PCI_IRQ(0, INT_A), IO_APIC0, PIRQ_A);
223         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_pci, PCI_IRQ(0, INT_B), IO_APIC0, PIRQ_B);
224         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_pci, PCI_IRQ(0, INT_C), IO_APIC0, PIRQ_C);
225         smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, bus_pci, PCI_IRQ(0, INT_D), IO_APIC0, PIRQ_D);
226
227         /* There is no extension information... */
228
229         /* Compute the checksums */
230         mc->mpe_checksum = smp_compute_checksum(smp_next_mpc_entry(mc), mc->mpe_length);
231         mc->mpc_checksum = smp_compute_checksum(mc, mc->mpc_length);
232         printk(BIOS_DEBUG, "Wrote the mp table end at: %p - %p\n",
233                 mc, smp_next_mpe_entry(mc));
234         return smp_next_mpe_entry(mc);
235 }
236
237 unsigned long write_smp_table(unsigned long addr)
238 {
239         void *v;
240         v = smp_write_floating_table(addr);
241         return (unsigned long)smp_write_config_table(v);
242 }