Since some people disapprove of white space cleanups mixed in regular commits
[coreboot.git] / src / mainboard / intel / d945gclf / acpi / ich7_pci_irqs.asl
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007-2009 coresystems GmbH
5  *
6  * This program is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU General Public License as
8  * published by the Free Software Foundation; version 2 of the License.
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA 02110-1301 USA
18  */
19
20 /* This is board specific information: IRQ routing for the
21  * 0:1e.0 PCI bridge of the ICH7
22  */
23
24 If (PICM) {
25         Return (Package() {
26                 Package() { 0x0000ffff, 0, 0, 21},
27                 Package() { 0x0000ffff, 1, 0, 22},
28                 Package() { 0x0000ffff, 2, 0, 23},
29                 Package() { 0x0000ffff, 3, 0, 20},
30
31                 Package() { 0x0001ffff, 0, 0, 22},
32                 Package() { 0x0001ffff, 1, 0, 21},
33                 Package() { 0x0001ffff, 2, 0, 20},
34                 Package() { 0x0001ffff, 3, 0, 23},
35
36                 Package() { 0x0002ffff, 0, 0, 18},
37                 Package() { 0x0002ffff, 1, 0, 19},
38                 Package() { 0x0002ffff, 2, 0, 17},
39                 Package() { 0x0002ffff, 3, 0, 16},
40
41                 Package() { 0x0003ffff, 0, 0, 19},
42                 Package() { 0x0003ffff, 1, 0, 18},
43                 Package() { 0x0003ffff, 2, 0, 21},
44                 Package() { 0x0003ffff, 3, 0, 22},
45
46                 Package() { 0x0005ffff, 0, 0, 17},
47                 Package() { 0x0005ffff, 1, 0, 20},
48                 Package() { 0x0005ffff, 2, 0, 22},
49                 Package() { 0x0005ffff, 3, 0, 21},
50
51                 Package() { 0x0008ffff, 0, 0, 20},
52         })
53 } Else {
54         Return (Package() {
55                 Package() { 0x0000ffff, 0, \_SB.PCI0.LPCB.LNKF, 0},
56                 Package() { 0x0000ffff, 1, \_SB.PCI0.LPCB.LNKG, 0},
57                 Package() { 0x0000ffff, 2, \_SB.PCI0.LPCB.LNKH, 0},
58                 Package() { 0x0000ffff, 3, \_SB.PCI0.LPCB.LNKE, 0},
59
60                 Package() { 0x0001ffff, 0, \_SB.PCI0.LPCB.LNKG, 0},
61                 Package() { 0x0001ffff, 1, \_SB.PCI0.LPCB.LNKF, 0},
62                 Package() { 0x0001ffff, 2, \_SB.PCI0.LPCB.LNKE, 0},
63                 Package() { 0x0001ffff, 3, \_SB.PCI0.LPCB.LNKH, 0},
64
65                 Package() { 0x0002ffff, 0, \_SB.PCI0.LPCB.LNKC, 0},
66                 Package() { 0x0002ffff, 1, \_SB.PCI0.LPCB.LNKD, 0},
67                 Package() { 0x0002ffff, 2, \_SB.PCI0.LPCB.LNKB, 0},
68                 Package() { 0x0002ffff, 3, \_SB.PCI0.LPCB.LNKA, 0},
69
70                 Package() { 0x0003ffff, 0, \_SB.PCI0.LPCB.LNKD, 0},
71                 Package() { 0x0003ffff, 1, \_SB.PCI0.LPCB.LNKC, 0},
72                 Package() { 0x0003ffff, 2, \_SB.PCI0.LPCB.LNKF, 0},
73                 Package() { 0x0003ffff, 3, \_SB.PCI0.LPCB.LNKG, 0},
74
75                 Package() { 0x0005ffff, 0, \_SB.PCI0.LPCB.LNKB, 0},
76                 Package() { 0x0005ffff, 1, \_SB.PCI0.LPCB.LNKE, 0},
77                 Package() { 0x0005ffff, 2, \_SB.PCI0.LPCB.LNKG, 0},
78                 Package() { 0x0005ffff, 3, \_SB.PCI0.LPCB.LNKF, 0},
79
80                 Package() { 0x0008ffff, 0, \_SB.PCI0.LPCB.LNKE, 0},
81         })
82 }
83