Remove old AMD fam10 fixme comment
[coreboot.git] / src / mainboard / iei / kino-780am2-fam10 / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2010 Advanced Micro Devices, Inc.
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; version 2 of the License.
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
18  */
19
20 //#define SYSTEM_TYPE 0 /* SERVER */
21 #define SYSTEM_TYPE 1   /* DESKTOP */
22 //#define SYSTEM_TYPE 2 /* MOBILE */
23
24 //used by incoherent_ht
25 #define FAM10_SCAN_PCI_BUS 0
26 #define FAM10_ALLOCATE_IO_RANGE 0
27
28 #include <stdint.h>
29 #include <string.h>
30 #include <device/pci_def.h>
31 #include <device/pci_ids.h>
32 #include <arch/io.h>
33 #include <device/pnp_def.h>
34 #include <arch/romcc_io.h>
35 #include <cpu/x86/lapic.h>
36 #include <console/console.h>
37 #include <cpu/amd/model_10xxx_rev.h>
38 #include "northbridge/amd/amdfam10/raminit.h"
39 #include "northbridge/amd/amdfam10/amdfam10.h"
40 #include <lib.h>
41 #include "cpu/x86/lapic/boot_cpu.c"
42 #include "northbridge/amd/amdfam10/reset_test.c"
43 #include <console/loglevel.h>
44 #include "cpu/x86/bist.h"
45 #include "superio/fintek/f71859/early_serial.c"
46 #include "cpu/x86/mtrr/earlymtrr.c"
47 #include <cpu/amd/mtrr.h>
48 #include "northbridge/amd/amdfam10/setup_resource_map.c"
49 #include "southbridge/amd/rs780/early_setup.c"
50 #include "southbridge/amd/sb700/sb700.h"
51 #include "southbridge/amd/sb700/smbus.h"
52 #include "northbridge/amd/amdfam10/debug.c"
53
54 #define SERIAL_DEV PNP_DEV(0x2e, F71859_SP1)
55
56 static void activate_spd_rom(const struct mem_controller *ctrl) { }
57
58 static int spd_read_byte(u32 device, u32 address)
59 {
60         return do_smbus_read_byte(SMBUS_IO_BASE, device, address);
61 }
62
63 #include "northbridge/amd/amdfam10/amdfam10.h"
64 #include "northbridge/amd/amdfam10/raminit_sysinfo_in_ram.c"
65 #include "northbridge/amd/amdfam10/pci.c"
66 #include "resourcemap.c"
67 #include "cpu/amd/quadcore/quadcore.c"
68 #include "cpu/amd/car/post_cache_as_ram.c"
69 #include "cpu/amd/microcode/microcode.c"
70
71 #if CONFIG_UPDATE_CPU_MICROCODE
72 #include "cpu/amd/model_10xxx/update_microcode.c"
73 #endif
74
75 #include "cpu/amd/model_10xxx/init_cpus.c"
76 #include "northbridge/amd/amdfam10/early_ht.c"
77 #include <spd.h>
78
79 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
80 {
81         struct sys_info *sysinfo = (struct sys_info *)(CONFIG_DCACHE_RAM_BASE + CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
82         static const u8 spd_addr[] = {RC00, DIMM0, DIMM2, 0, 0, DIMM1, DIMM3, 0, 0, };
83         u32 bsp_apicid = 0, val;
84         msr_t msr;
85
86         if (!cpu_init_detectedx && boot_cpu()) {
87                 /* Nothing special needs to be done to find bus 0 */
88                 /* Allow the HT devices to be found */
89                 /* mov bsp to bus 0xff when > 8 nodes */
90                 set_bsp_node_CHtExtNodeCfgEn();
91                 enumerate_ht_chain();
92                 sb7xx_51xx_pci_port80();
93         }
94
95         post_code(0x30);
96
97         if (bist == 0) {
98                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo); /* mmconf is inited in init_cpus */
99                 /* All cores run this but the BSP(node0,core0) is the only core that returns. */
100         }
101
102         post_code(0x32);
103
104         enable_rs780_dev8();
105         sb7xx_51xx_lpc_init();
106
107         f71859_enable_serial(SERIAL_DEV, CONFIG_TTYS0_BASE);
108
109         console_init();
110
111 //      dump_mem(CONFIG_DCACHE_RAM_BASE+CONFIG_DCACHE_RAM_SIZE-0x200, CONFIG_DCACHE_RAM_BASE+CONFIG_DCACHE_RAM_SIZE);
112
113         /* Halt if there was a built in self test failure */
114         report_bist_failure(bist);
115
116         // Load MPB
117         val = cpuid_eax(1);
118         printk(BIOS_DEBUG, "BSP Family_Model: %08x \n", val);
119         printk(BIOS_DEBUG, "*sysinfo range: [%p,%p]\n",sysinfo,sysinfo+1);
120         printk(BIOS_DEBUG, "bsp_apicid = %02x \n", bsp_apicid);
121         printk(BIOS_DEBUG, "cpu_init_detectedx = %08lx \n", cpu_init_detectedx);
122
123         /* Setup sysinfo defaults */
124         set_sysinfo_in_ram(0);
125
126 #if CONFIG_UPDATE_CPU_MICROCODE
127         update_microcode(val);
128 #endif
129         post_code(0x33);
130
131         cpuSetAMDMSR();
132         post_code(0x34);
133
134         amd_ht_init(sysinfo);
135         post_code(0x35);
136
137         /* Setup nodes PCI space and start core 0 AP init. */
138         finalize_node_setup(sysinfo);
139
140         /* Setup any mainboard PCI settings etc. */
141         setup_mb_resource_map();
142         post_code(0x36);
143
144         /* wait for all the APs core0 started by finalize_node_setup. */
145         /* FIXME: A bunch of cores are going to start output to serial at once.
146            It would be nice to fixup prink spinlocks for ROM XIP mode.
147            I think it could be done by putting the spinlock flag in the cache
148            of the BSP located right after sysinfo.
149          */
150         wait_all_core0_started();
151
152  #if CONFIG_LOGICAL_CPUS==1
153         /* Core0 on each node is configured. Now setup any additional cores. */
154         printk(BIOS_DEBUG, "start_other_cores()\n");
155         start_other_cores();
156         post_code(0x37);
157         wait_all_other_cores_started(bsp_apicid);
158  #endif
159
160         post_code(0x38);
161
162         /* run _early_setup before soft-reset. */
163         rs780_early_setup();
164         sb7xx_51xx_early_setup();
165
166  #if CONFIG_SET_FIDVID
167         msr = rdmsr(0xc0010071);
168         printk(BIOS_DEBUG, "\nBegin FIDVID MSR 0xc0010071 0x%08x 0x%08x \n", msr.hi, msr.lo);
169
170         /* FIXME: The sb fid change may survive the warm reset and only
171            need to be done once.*/
172         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
173
174         post_code(0x39);
175
176         if (!warm_reset_detect(0)) {                    // BSP is node 0
177                 init_fidvid_bsp(bsp_apicid, sysinfo->nodes);
178         } else {
179                 init_fidvid_stage2(bsp_apicid, 0);      // BSP is node 0
180         }
181
182         post_code(0x3A);
183
184         /* show final fid and vid */
185         msr=rdmsr(0xc0010071);
186         printk(BIOS_DEBUG, "End FIDVIDMSR 0xc0010071 0x%08x 0x%08x \n", msr.hi, msr.lo);
187  #endif
188
189         rs780_htinit();
190
191         /* Reset for HT, FIDVID, PLL and errata changes to take affect. */
192         if (!warm_reset_detect(0)) {
193                 print_info("...WARM RESET...\n\n\n");
194                 soft_reset();
195                 die("After soft_reset_x - shouldn't see this message!!!\n");
196         }
197
198         post_code(0x3B);
199
200         /* It's the time to set ctrl in sysinfo now; */
201         printk(BIOS_DEBUG, "fill_mem_ctrl()\n");
202         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
203
204         post_code(0x40);
205
206 //      die("Die Before MCT init.");
207
208         printk(BIOS_DEBUG, "raminit_amdmct()\n");
209         raminit_amdmct(sysinfo);
210         post_code(0x41);
211
212 /*
213         dump_pci_device_range(PCI_DEV(0, 0x18, 0), 0, 0x200);
214         dump_pci_device_range(PCI_DEV(0, 0x18, 1), 0, 0x200);
215         dump_pci_device_range(PCI_DEV(0, 0x18, 2), 0, 0x200);
216         dump_pci_device_range(PCI_DEV(0, 0x18, 3), 0, 0x200);
217 */
218
219 //      die("After MCT init before CAR disabled.");
220
221         rs780_before_pci_init();
222         sb7xx_51xx_before_pci_init();
223
224         post_code(0x42);
225         post_cache_as_ram();    // BSP switch stack to ram, copy then execute LB.
226         post_code(0x43);        // Should never see this post code.
227 }
228
229 /**
230  * BOOL AMD_CB_ManualBUIDSwapList(u8 Node, u8 Link, u8 **List)
231  * Description:
232  *      This routine is called every time a non-coherent chain is processed.
233  *      BUID assignment may be controlled explicitly on a non-coherent chain. Provide a
234  *      swap list. The first part of the list controls the BUID assignment and the
235  *      second part of the list provides the device to device linking.  Device orientation
236  *      can be detected automatically, or explicitly.  See documentation for more details.
237  *
238  *      Automatic non-coherent init assigns BUIDs starting at 1 and incrementing sequentially
239  *      based on each device's unit count.
240  *
241  * Parameters:
242  *      @param[in]  u8  node    = The node on which this chain is located
243  *      @param[in]  u8  link    = The link on the host for this chain
244  *      @param[out] u8** list   = supply a pointer to a list
245  *      @param[out] BOOL result = true to use a manual list
246  *                                false to initialize the link automatically
247  */
248 BOOL AMD_CB_ManualBUIDSwapList (u8 node, u8 link, const u8 **List)
249 {
250         static const u8 swaplist[] = {0, 1, 0xFF, 0, 0xFF};
251         /* If the BUID was adjusted in early_ht we need to do the manual override */
252                 if ((node == 0) && (link == 0)) {       /* BSP SB link */
253                         *List = swaplist;
254                         return 1;
255                 }
256
257         return 0;
258 }