Remove duplicate line from pci_ids.h.
[coreboot.git] / src / mainboard / hp / dl165_g6_fam10 / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2006 Tyan
5  * Copyright (C) 2006 AMD
6  * Written by Yinghai Lu <yinghailu@gmail.com> for Tyan and AMD.
7  *
8  * Copyright (C) 2007 University of Mannheim
9  * Written by Philipp Degler <pdegler@rumms.uni-mannheim.de> for University of Mannheim
10  * Copyright (C) 2009 University of Heidelberg
11  * Written by Mondrian Nuessle <nuessle@uni-heidelberg.de> for University of Heidelberg
12  *
13  * This program is free software; you can redistribute it and/or modify
14  * it under the terms of the GNU General Public License as published by
15  * the Free Software Foundation; either version 2 of the License, or
16  * (at your option) any later version.
17  *
18  * This program is distributed in the hope that it will be useful,
19  * but WITHOUT ANY WARRANTY; without even the implied warranty of
20  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
21  * GNU General Public License for more details.
22  *
23  * You should have received a copy of the GNU General Public License
24  * along with this program; if not, write to the Free Software
25  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
26  */
27
28 #define FAM10_SCAN_PCI_BUS 0
29 #define FAM10_ALLOCATE_IO_RANGE 1
30
31 #define QRANK_DIMM_SUPPORT 1
32
33 #if CONFIG_LOGICAL_CPUS==1
34 #define SET_NB_CFG_54 1
35 #endif
36
37 #define SET_FIDVID 1
38 #define SET_FIDVID_CORE_RANGE 0
39
40 #include <stdint.h>
41 #include <string.h>
42 #include <device/pci_def.h>
43 #include <device/pci_ids.h>
44 #include <arch/io.h>
45 #include <device/pnp_def.h>
46 #include <arch/romcc_io.h>
47 #include <cpu/x86/lapic.h>
48 #include "option_table.h"
49 #include <console/console.h>
50 #include <cpu/amd/model_10xxx_rev.h>
51 #include "southbridge/broadcom/bcm5785/bcm5785_early_smbus.c"
52 #include "northbridge/amd/amdfam10/raminit.h"
53 #include "northbridge/amd/amdfam10/amdfam10.h"
54 #include <lib.h>
55
56 #include "cpu/amd/model_10xxx/apic_timer.c"
57 #include "lib/delay.c"
58 #include "cpu/x86/lapic/boot_cpu.c"
59 #include "northbridge/amd/amdfam10/reset_test.c"
60
61 #include "superio/serverengines/pilot/pilot_early_serial.c"
62 #include "superio/serverengines/pilot/pilot_early_init.c"
63 #include "superio/nsc/pc87417/pc87417_early_serial.c"
64
65 #include "cpu/x86/bist.h"
66
67 #include "northbridge/amd/amdfam10/debug.c"
68
69 #include "cpu/x86/mtrr/earlymtrr.c"
70
71 //#include "northbridge/amd/amdfam10/setup_resource_map.c"
72
73 #define SERIAL_DEV PNP_DEV(0x2e, PILOT_SP1)
74 #define RTC_DEV PNP_DEV(0x4e, PC87417_RTC)
75
76 #include "southbridge/broadcom/bcm5785/bcm5785_early_setup.c"
77
78 static inline void activate_spd_rom(const struct mem_controller *ctrl)
79 {
80         u8 val;
81         outb(0x3d, 0x0cd6);
82         outb(0x87, 0x0cd7);
83
84         outb(0x44, 0xcd6);
85         val = inb(0xcd7);
86         outb((val & ~3) | ctrl->spd_switch_addr, 0xcd7);
87 }
88
89 static inline int spd_read_byte(unsigned device, unsigned address)
90 {
91         return smbus_read_byte(device, address);
92 }
93
94 #include "northbridge/amd/amdfam10/amdfam10.h"
95
96 #include "northbridge/amd/amdfam10/raminit_sysinfo_in_ram.c"
97 #include "northbridge/amd/amdfam10/amdfam10_pci.c"
98
99 #include "cpu/amd/quadcore/quadcore.c"
100
101 #include "cpu/amd/car/post_cache_as_ram.c"
102
103 #include "cpu/amd/microcode/microcode.c"
104 #include "cpu/amd/model_10xxx/update_microcode.c"
105 #include "cpu/amd/model_10xxx/init_cpus.c"
106
107 #include "northbridge/amd/amdfam10/early_ht.c"
108
109 #include "spd_addr.h"
110
111 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
112 {
113         struct sys_info *sysinfo =  (struct sys_info *)(CONFIG_DCACHE_RAM_BASE + CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
114
115
116         u32 bsp_apicid = 0;
117         u32 val;
118         msr_t msr;
119  
120         if (!cpu_init_detectedx && boot_cpu()) {
121             /* Nothing special needs to be done to find bus 0 */
122                 /* Allow the HT devices to be found */
123                 /* mov bsp to bus 0xff when > 8 nodes */
124                 set_bsp_node_CHtExtNodeCfgEn();
125                 enumerate_ht_chain();
126
127                 /* Setup the rom access for 4M */
128                 bcm5785_enable_rom();
129                 bcm5785_enable_lpc();
130                 //enable RTC
131                 pc87417_enable_dev(RTC_DEV);
132         }
133
134         post_code(0x30);
135
136         if (bist == 0) {
137                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo);
138         }
139
140         pilot_enable_serial(SERIAL_DEV, CONFIG_TTYS0_BASE);
141
142         uart_init();
143
144         /* Halt if there was a built in self test failure */
145         report_bist_failure(bist);
146
147         console_init();
148         pilot_early_init(SERIAL_DEV); //config port is being taken from SERIAL_DEV
149
150         val = cpuid_eax(1);
151         printk(BIOS_DEBUG, "BSP Family_Model: %08x\n", val);
152         printk(BIOS_DEBUG, "*sysinfo range: [%p,%p]\n",sysinfo,sysinfo+1);
153         printk(BIOS_DEBUG, "bsp_apicid = %02x\n", bsp_apicid);
154         printk(BIOS_DEBUG, "cpu_init_detectedx = %08lx\n", cpu_init_detectedx);
155
156         /* Setup sysinfo defaults */
157         set_sysinfo_in_ram(0);
158
159         update_microcode(val);
160         post_code(0x33);
161
162         cpuSetAMDMSR();
163         post_code(0x34);
164
165         amd_ht_init(sysinfo);
166         post_code(0x35);
167
168         /* Setup nodes PCI space and start core 0 AP init. */
169         finalize_node_setup(sysinfo);
170
171         post_code(0x36);
172
173         /* wait for all the APs core0 started by finalize_node_setup. */
174         /* FIXME: A bunch of cores are going to start output to serial at once.
175          * It would be nice to fixup prink spinlocks for ROM XIP mode.
176          * I think it could be done by putting the spinlock flag in the cache
177          * of the BSP located right after sysinfo.
178          */
179
180         wait_all_core0_started();
181
182 #if CONFIG_LOGICAL_CPUS==1
183         /* Core0 on each node is configured. Now setup any additional cores. */
184         printk(BIOS_DEBUG, "start_other_cores()\n");
185         start_other_cores();
186         post_code(0x37);
187         wait_all_other_cores_started(bsp_apicid);
188 #endif
189
190 #if SET_FIDVID == 1
191         msr = rdmsr(0xc0010071);
192         printk(BIOS_DEBUG, "\nBegin FIDVID MSR 0xc0010071 0x%08x 0x%08x\n", msr.hi, msr.lo);
193
194         /* FIXME: The sb fid change may survive the warm reset and only
195          * need to be done once.*/
196
197         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
198
199         post_code(0x39);
200
201         if (!warm_reset_detect(0)) {                    // BSP is node 0
202                 init_fidvid_bsp(bsp_apicid, sysinfo->nodes);
203         } else {
204                 init_fidvid_stage2(bsp_apicid, 0);      // BSP is node 0
205         }
206
207         post_code(0x3A);
208
209         /* show final fid and vid */
210         msr=rdmsr(0xc0010071);
211         printk(BIOS_DEBUG, "End FIDVIDMSR 0xc0010071 0x%08x 0x%08x\n", msr.hi, msr.lo);
212 #endif
213
214         init_timer();
215
216         /* Reset for HT, FIDVID, PLL and errata changes to take affect. */
217         if (!warm_reset_detect(0)) {
218                 print_info("...WARM RESET...\n\n\n");
219                 soft_reset();
220                 die("After soft_reset_x - shouldn't see this message!!!\n");
221         }
222
223         /* It's the time to set ctrl in sysinfo now; */
224         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
225         enable_smbus();
226
227         //do we need apci timer, tsc...., only debug need it for better output
228         /* all ap stopped? */
229 //      init_timer(); // Need to use TMICT to synconize FID/VID
230
231         printk(BIOS_DEBUG, "raminit_amdmct()\n");
232         raminit_amdmct(sysinfo);
233         post_code(0x41);
234
235         bcm5785_early_setup();
236
237         post_cache_as_ram();
238 }