Remove comments that are obsolete since r6028.
[coreboot.git] / src / mainboard / gigabyte / ma78gm / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2010 Advanced Micro Devices, Inc.
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; version 2 of the License.
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
18  */
19
20 //#define SYSTEM_TYPE 0 /* SERVER */
21 #define SYSTEM_TYPE 1   /* DESKTOP */
22 //#define SYSTEM_TYPE 2 /* MOBILE */
23
24 #define SET_NB_CFG_54 1
25
26 //used by incoherent_ht
27 #define FAM10_SCAN_PCI_BUS 0
28 #define FAM10_ALLOCATE_IO_RANGE 0
29
30 //used by init_cpus and fidvid
31 #define SET_FIDVID 1
32 #define SET_FIDVID_CORE_RANGE 0
33
34 #include <stdint.h>
35 #include <string.h>
36 #include <device/pci_def.h>
37 #include <device/pci_ids.h>
38 #include <arch/io.h>
39 #include <device/pnp_def.h>
40 #include <arch/romcc_io.h>
41 #include <cpu/x86/lapic.h>
42 #include <console/console.h>
43 #include <cpu/amd/model_10xxx_rev.h>
44 #include "northbridge/amd/amdfam10/raminit.h"
45 #include "northbridge/amd/amdfam10/amdfam10.h"
46 #include <lib.h>
47
48 #include "cpu/x86/lapic/boot_cpu.c"
49 #include "northbridge/amd/amdfam10/reset_test.c"
50
51 #include <console/loglevel.h>
52 #include "cpu/x86/bist.h"
53
54 static int smbus_read_byte(u32 device, u32 address);
55
56 #include "superio/ite/it8718f/it8718f_early_serial.c"
57 #include <usbdebug.h>
58
59 #include "cpu/x86/mtrr/earlymtrr.c"
60 #include <cpu/amd/mtrr.h>
61 #include "northbridge/amd/amdfam10/setup_resource_map.c"
62
63 #include "southbridge/amd/rs780/rs780_early_setup.c"
64 #include "southbridge/amd/sb700/sb700_early_setup.c"
65 #include "northbridge/amd/amdfam10/debug.c"
66
67 static void activate_spd_rom(const struct mem_controller *ctrl)
68 {
69 }
70
71 static int spd_read_byte(u32 device, u32 address)
72 {
73         int result;
74         result = smbus_read_byte(device, address);
75         return result;
76 }
77
78 #include "northbridge/amd/amdfam10/amdfam10.h"
79
80 #include "northbridge/amd/amdfam10/raminit_sysinfo_in_ram.c"
81 #include "northbridge/amd/amdfam10/amdfam10_pci.c"
82
83 #include "resourcemap.c"
84 #include "cpu/amd/quadcore/quadcore.c"
85
86 #include "cpu/amd/car/post_cache_as_ram.c"
87 #include "cpu/amd/microcode/microcode.c"
88 #include "cpu/amd/model_10xxx/update_microcode.c"
89 #include "cpu/amd/model_10xxx/init_cpus.c"
90
91 #include "northbridge/amd/amdfam10/early_ht.c"
92 #include "southbridge/amd/sb700/sb700_early_setup.c"
93
94
95 #define RC00  0
96 #define RC01  1
97
98 #define DIMM0 0x50
99 #define DIMM1 0x51
100 #define DIMM2 0x52
101 #define DIMM3 0x53
102
103 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
104 {
105
106         struct sys_info *sysinfo = (struct sys_info *)(CONFIG_DCACHE_RAM_BASE + CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
107         static const u8 spd_addr[] = {RC00, DIMM0, DIMM2, 0, 0, DIMM1, DIMM3, 0, 0, };
108         u32 bsp_apicid = 0;
109         u32 val;
110         msr_t msr;
111
112         if (!cpu_init_detectedx && boot_cpu()) {
113                 /* Nothing special needs to be done to find bus 0 */
114                 /* Allow the HT devices to be found */
115                 /* mov bsp to bus 0xff when > 8 nodes */
116                 set_bsp_node_CHtExtNodeCfgEn();
117                 enumerate_ht_chain();
118
119                 sb700_pci_port80();
120         }
121
122         post_code(0x30);
123
124         if (bist == 0) {
125                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo); /* mmconf is inited in init_cpus */
126                 /* All cores run this but the BSP(node0,core0) is the only core that returns. */
127         }
128
129         post_code(0x32);
130
131         enable_rs780_dev8();
132         sb700_lpc_init();
133
134         it8718f_enable_serial(0, CONFIG_TTYS0_BASE);
135         it8718f_disable_reboot();
136         uart_init();
137
138 #if CONFIG_USBDEBUG
139         sb700_enable_usbdebug(CONFIG_USBDEBUG_DEFAULT_PORT);
140         early_usbdebug_init();
141 #endif
142
143         console_init();
144         printk(BIOS_DEBUG, "\n");
145
146
147         /* Halt if there was a built in self test failure */
148         report_bist_failure(bist);
149
150         // Load MPB
151         val = cpuid_eax(1);
152         printk(BIOS_DEBUG, "BSP Family_Model: %08x \n", val);
153         printk(BIOS_DEBUG, "*sysinfo range: [%p,%p]\n",sysinfo,sysinfo+1);
154         printk(BIOS_DEBUG, "bsp_apicid = %02x \n", bsp_apicid);
155         printk(BIOS_DEBUG, "cpu_init_detectedx = %08lx \n", cpu_init_detectedx);
156
157         /* Setup sysinfo defaults */
158         set_sysinfo_in_ram(0);
159
160         update_microcode(val);
161         post_code(0x33);
162
163         cpuSetAMDMSR();
164         post_code(0x34);
165
166         amd_ht_init(sysinfo);
167         post_code(0x35);
168
169         /* Setup nodes PCI space and start core 0 AP init. */
170         finalize_node_setup(sysinfo);
171
172         /* Setup any mainboard PCI settings etc. */
173         setup_mb_resource_map();
174         post_code(0x36);
175
176         /* wait for all the APs core0 started by finalize_node_setup. */
177         /* FIXME: A bunch of cores are going to start output to serial at once.
178            It would be nice to fixup prink spinlocks for ROM XIP mode.
179            I think it could be done by putting the spinlock flag in the cache
180            of the BSP located right after sysinfo.
181          */
182         wait_all_core0_started();
183
184  #if CONFIG_LOGICAL_CPUS==1
185         /* Core0 on each node is configured. Now setup any additional cores. */
186         printk(BIOS_DEBUG, "start_other_cores()\n");
187         start_other_cores();
188         post_code(0x37);
189         wait_all_other_cores_started(bsp_apicid);
190  #endif
191
192         post_code(0x38);
193
194         /* run _early_setup before soft-reset. */
195         rs780_early_setup();
196         sb700_early_setup();
197
198  #if SET_FIDVID == 1
199         msr = rdmsr(0xc0010071);
200         printk(BIOS_DEBUG, "\nBegin FIDVID MSR 0xc0010071 0x%08x 0x%08x \n", msr.hi, msr.lo);
201
202         /* FIXME: The sb fid change may survive the warm reset and only
203            need to be done once.*/
204         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
205
206         post_code(0x39);
207
208         if (!warm_reset_detect(0)) {                    // BSP is node 0
209                 init_fidvid_bsp(bsp_apicid, sysinfo->nodes);
210         } else {
211                 init_fidvid_stage2(bsp_apicid, 0);      // BSP is node 0
212         }
213
214         post_code(0x3A);
215
216         /* show final fid and vid */
217         msr=rdmsr(0xc0010071);
218         printk(BIOS_DEBUG, "End FIDVIDMSR 0xc0010071 0x%08x 0x%08x \n", msr.hi, msr.lo);
219  #endif
220
221         rs780_htinit();
222
223         /* Reset for HT, FIDVID, PLL and errata changes to take affect. */
224         if (!warm_reset_detect(0)) {
225                 print_info("...WARM RESET...\n\n\n");
226                 soft_reset();
227                 die("After soft_reset_x - shouldn't see this message!!!\n");
228         }
229
230         post_code(0x3B);
231
232         /* It's the time to set ctrl in sysinfo now; */
233         printk(BIOS_DEBUG, "fill_mem_ctrl()\n");
234         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
235
236         post_code(0x40);
237
238 //      die("Die Before MCT init.");
239
240         printk(BIOS_DEBUG, "raminit_amdmct()\n");
241         raminit_amdmct(sysinfo);
242         post_code(0x41);
243
244 /*
245         dump_pci_device_range(PCI_DEV(0, 0x18, 0), 0, 0x200);
246         dump_pci_device_range(PCI_DEV(0, 0x18, 1), 0, 0x200);
247         dump_pci_device_range(PCI_DEV(0, 0x18, 2), 0, 0x200);
248         dump_pci_device_range(PCI_DEV(0, 0x18, 3), 0, 0x200);
249 */
250
251 //      ram_check(0x00200000, 0x00200000 + (640 * 1024));
252 //      ram_check(0x40200000, 0x40200000 + (640 * 1024));
253
254 //      die("After MCT init before CAR disabled.");
255
256         rs780_before_pci_init();
257         sb700_before_pci_init();
258
259         post_code(0x42);
260         printk(BIOS_DEBUG, "\n*** Yes, the copy/decompress is taking a while, FIXME!\n");
261         post_cache_as_ram();    // BSP switch stack to ram, copy then execute LB.
262         post_code(0x43);        // Should never see this post code.
263 }
264