Various CONFIG_DEBUG_RAM_SETUP related fixes (trivial).
[coreboot.git] / src / mainboard / getac / p470 / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  * 
4  * Copyright (C) 2007-2009 coresystems GmbH
5  *
6  * This program is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU General Public License as
8  * published by the Free Software Foundation; version 2 of
9  * the License.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston,
19  * MA 02110-1301 USA
20  */
21
22 /* Configuration of the i945 driver */
23 #define CHIPSET_I945GM 1
24 #define CHANNEL_XOR_RANDOMIZATION 1
25
26 #include <stdint.h>
27 #include <string.h>
28 #include <arch/io.h>
29 #include <arch/romcc_io.h>
30 #include <device/pci_def.h>
31 #include <device/pnp_def.h>
32 #include <cpu/x86/lapic.h>
33
34 #include <pc80/mc146818rtc.h>
35
36 #include <console/console.h>
37 #include <cpu/x86/bist.h>
38
39 #if CONFIG_USBDEBUG
40 #include "southbridge/intel/i82801gx/i82801gx_usb_debug.c"
41 #include "pc80/usbdebug_serial.c"
42 #endif
43
44 #include "lib/ramtest.c"
45 #include "southbridge/intel/i82801gx/i82801gx_early_smbus.c"
46
47 #include "northbridge/intel/i945/udelay.c"
48
49 #include "southbridge/intel/i82801gx/i82801gx.h"
50 static void setup_ich7_gpios(void)
51 {
52         u32 gpios;
53
54         printk(BIOS_DEBUG, " GPIOS...");
55         /* General Registers */
56         outl(0x1f28f7c2, DEFAULT_GPIOBASE + 0x00);      /* GPIO_USE_SEL */
57         outl(0xe0e809c3, DEFAULT_GPIOBASE + 0x04);      /* GP_IO_SEL */
58         // Power On value is eede1fbf, we set: (TODO explain why)
59         //   -- [21] = 1
60         //   -- [20] = 0
61         //   -- [18] = 0
62         //   -- [17] = 0
63         //   -- [13] = 1
64         //   -- [05] = 0
65         //   -- [04] = 0
66         //   -- [03] = 0
67         //   -- [02] = 0
68         //   We should probably do this explicitly bitwise, see below.
69         outl(0xeee83f83, DEFAULT_GPIOBASE + 0x0c);      /* GP_LVL */
70         /* Output Control Registers */
71         outl(0x00000000, DEFAULT_GPIOBASE + 0x18);      /* GPO_BLINK */
72         /* Input Control Registers */
73         outl(0x00000180, DEFAULT_GPIOBASE + 0x2c);      /* GPI_INV */
74         outl(0x000000e6, DEFAULT_GPIOBASE + 0x30);      /* GPIO_USE_SEL2 */
75         outl(0x000000d0, DEFAULT_GPIOBASE + 0x34);      /* GP_IO_SEL2 */
76         outl(0x00000034, DEFAULT_GPIOBASE + 0x38);      /* GP_LVL2 */
77
78         printk(BIOS_SPEW, "\n  Initializing drive bay...\n");
79         gpios = inl(DEFAULT_GPIOBASE + 0x38); // GPIO Level 2
80         gpios |= (1 << 0); // GPIO33 = ODD
81         gpios |= (1 << 1); // GPIO34 = IDE_RST#
82         outl(gpios, DEFAULT_GPIOBASE + 0x38);   /* GP_LVL2 */
83
84         gpios = inl(DEFAULT_GPIOBASE + 0x0c); // GPIO Level
85         gpios &= ~(1 << 13);    // ??
86         outl(gpios, DEFAULT_GPIOBASE + 0x0c);   /* GP_LVL */
87
88         printk(BIOS_SPEW, "\n  Initializing Ethernet NIC...\n");
89         gpios = inl(DEFAULT_GPIOBASE + 0x0c); // GPIO Level
90         gpios &= ~(1 << 24);    // Enable LAN Power
91         outl(gpios, DEFAULT_GPIOBASE + 0x0c);   /* GP_LVL */
92 }
93
94 #include "northbridge/intel/i945/early_init.c"
95
96 static inline int spd_read_byte(unsigned device, unsigned address)
97 {
98         return smbus_read_byte(device, address);
99 }
100
101 #include "northbridge/intel/i945/raminit.h"
102 #include "northbridge/intel/i945/raminit.c"
103 #include "northbridge/intel/i945/errata.c"
104 #include "northbridge/intel/i945/debug.c"
105
106 static void ich7_enable_lpc(void)
107 {
108         // Enable Serial IRQ
109         pci_write_config8(PCI_DEV(0, 0x1f, 0), 0x64, 0xd0);
110         // decode range
111         pci_write_config16(PCI_DEV(0, 0x1f, 0), 0x80, 0x0007);
112         // decode range
113         pci_write_config16(PCI_DEV(0, 0x1f, 0), 0x82, 0x3f0f);
114         // Enable 0x02e0 - 0x2ff
115         pci_write_config32(PCI_DEV(0, 0x1f, 0), 0x84, 0x001c02e1);
116         // Enable 0x600 - 0x6ff
117         pci_write_config32(PCI_DEV(0, 0x1f, 0), 0x88, 0x00fc0601);
118         // Enable 0x68 - 0x6f
119         pci_write_config32(PCI_DEV(0, 0x1f, 0), 0x8c, 0x00040069);
120 }
121
122
123 /* This box has two superios, so enabling serial becomes slightly excessive.
124  * We disable a lot of stuff to make sure that there are no conflicts between
125  * the two. Also set up the GPIOs from the beginning. This is the "no schematic
126  * but safe anyways" method.
127  */
128 static void pnp_enter_ext_func_mode(device_t dev)
129 {
130         unsigned int port = dev >> 8;
131         outb(0x55, port);
132 }
133
134 static void pnp_exit_ext_func_mode(device_t dev)
135 {
136         unsigned int port = dev >> 8;
137         outb(0xaa, port);
138 }
139
140 static void pnp_write_register(device_t dev, int reg, int val)
141 {
142         unsigned int port = dev >> 8;
143         outb(reg, port);
144         outb(val, port+1);
145 }
146
147 static void early_superio_config(void)
148 {
149         device_t dev;
150
151         dev=PNP_DEV(0x4e, 0x00);
152
153         pnp_enter_ext_func_mode(dev);
154         pnp_write_register(dev, 0x02, 0x0e); // UART power
155         pnp_write_register(dev, 0x1b, (0x3e8 >> 2)); // UART3 base
156         pnp_write_register(dev, 0x1c, (0x2e8 >> 2)); // UART4 base
157         pnp_write_register(dev, 0x1d, (5 << 4) | 11); // UART3,4 IRQ
158         pnp_write_register(dev, 0x1e, 1); // no 32khz clock
159         pnp_write_register(dev, 0x24, (0x3f8 >> 2)); // UART1 base
160         pnp_write_register(dev, 0x28, (4 << 4) | 0); // UART1,2 IRQ
161         pnp_write_register(dev, 0x2c, 0); // DMA0 FIR
162         pnp_write_register(dev, 0x30, (0x600 >> 4)); // Runtime Register Block Base
163
164         pnp_write_register(dev, 0x31, 0xce); // GPIO1 DIR
165         pnp_write_register(dev, 0x32, 0x00); // GPIO1 POL
166         pnp_write_register(dev, 0x33, 0x0f); // GPIO2 DIR
167         pnp_write_register(dev, 0x34, 0x00); // GPIO2 POL
168         pnp_write_register(dev, 0x35, 0xa8); // GPIO3 DIR
169         pnp_write_register(dev, 0x36, 0x00); // GPIO3 POL
170         pnp_write_register(dev, 0x37, 0xa8); // GPIO4 DIR
171         pnp_write_register(dev, 0x38, 0x00); // GPIO4 POL
172
173         pnp_write_register(dev, 0x39, 0x00); // GPIO1 OUT
174         pnp_write_register(dev, 0x40, 0x80); // GPIO2/MISC OUT
175         pnp_write_register(dev, 0x41, 0x00); // GPIO5 OUT
176         pnp_write_register(dev, 0x42, 0xa8); // GPIO5 DIR
177         pnp_write_register(dev, 0x43, 0x00); // GPIO5 POL
178         pnp_write_register(dev, 0x44, 0x00); // GPIO ALT1
179         pnp_write_register(dev, 0x45, 0x50); // GPIO ALT2
180         pnp_write_register(dev, 0x46, 0x00); // GPIO ALT3
181
182         pnp_write_register(dev, 0x48, 0x55); // GPIO ALT5
183         pnp_write_register(dev, 0x49, 0x55); // GPIO ALT6
184         pnp_write_register(dev, 0x4a, 0x55); // GPIO ALT7
185         pnp_write_register(dev, 0x4b, 0x55); // GPIO ALT8
186         pnp_write_register(dev, 0x4c, 0x55); // GPIO ALT9
187         pnp_write_register(dev, 0x4d, 0x55); // GPIO ALT10
188
189         pnp_exit_ext_func_mode(dev);
190 }
191
192 static void rcba_config(void)
193 {
194         /* Set up virtual channel 0 */
195         //RCBA32(0x0014) = 0x80000001;
196         //RCBA32(0x001c) = 0x03128010;
197
198         /* Device 1f interrupt pin register */
199         RCBA32(0x3100) = 0x00042220;
200         /* Device 1d interrupt pin register */
201         RCBA32(0x310c) = 0x00214321;
202
203         /* dev irq route register */
204         RCBA16(0x3140) = 0x0232;
205         RCBA16(0x3142) = 0x3246;
206         RCBA16(0x3144) = 0x0237;
207         RCBA16(0x3146) = 0x3201;
208         RCBA16(0x3148) = 0x3216;
209
210         /* Enable IOAPIC */
211         RCBA8(0x31ff) = 0x03;
212
213         /* Enable upper 128bytes of CMOS */
214         RCBA32(0x3400) = (1 << 2);
215
216         /* Disable unused devices */
217         RCBA32(0x3418) = FD_PCIE6 | FD_PCIE5 | FD_INTLAN | FD_ACMOD | FD_ACAUD | FD_PATA;
218         RCBA32(0x3418) |= (1 << 0); // Required.
219
220         /* Enable PCIe Root Port Clock Gate */
221         // RCBA32(0x341c) = 0x00000001;
222
223
224         /* This should probably go into the ACPI enable trap */
225         /* Set up I/O Trap #0 for 0xfe00 (SMIC) */
226         RCBA32(0x1e84) = 0x00020001;
227         RCBA32(0x1e80) = 0x0000fe01;
228
229         /* Set up I/O Trap #3 for 0x800-0x80c (Trap) */
230         RCBA32(0x1e9c) = 0x000200f0;
231         RCBA32(0x1e98) = 0x000c0801;
232 }
233
234 static void early_ich7_init(void)
235 {
236         uint8_t reg8;
237         uint32_t reg32;
238
239         // program secondary mlt XXX byte?
240         pci_write_config8(PCI_DEV(0, 0x1e, 0), 0x1b, 0x20);
241
242         // reset rtc power status
243         reg8 = pci_read_config8(PCI_DEV(0, 0x1f, 0), 0xa4);
244         reg8 &= ~(1 << 2);
245         pci_write_config8(PCI_DEV(0, 0x1f, 0), 0xa4, reg8);
246
247         // usb transient disconnect
248         reg8 = pci_read_config8(PCI_DEV(0, 0x1f, 0), 0xad);
249         reg8 |= (3 << 0);
250         pci_write_config8(PCI_DEV(0, 0x1f, 0), 0xad, reg8);
251
252         reg32 = pci_read_config32(PCI_DEV(0, 0x1d, 7), 0xfc);
253         reg32 |= (1 << 29) | (1 << 17);
254         pci_write_config32(PCI_DEV(0, 0x1d, 7), 0xfc, reg32);
255
256         reg32 = pci_read_config32(PCI_DEV(0, 0x1d, 7), 0xdc);
257         reg32 |= (1 << 31) | (1 << 27);
258         pci_write_config32(PCI_DEV(0, 0x1d, 7), 0xdc, reg32);
259
260         RCBA32(0x0088) = 0x0011d000;
261         RCBA16(0x01fc) = 0x060f;
262         RCBA32(0x01f4) = 0x86000040;
263         RCBA32(0x0214) = 0x10030549;
264         RCBA32(0x0218) = 0x00020504;
265         RCBA8(0x0220) = 0xc5;
266         reg32 = RCBA32(0x3410);
267         reg32 |= (1 << 6);
268         RCBA32(0x3410) = reg32;
269         reg32 = RCBA32(0x3430);
270         reg32 &= ~(3 << 0);
271         reg32 |= (1 << 0);
272         RCBA32(0x3430) = reg32;
273         RCBA32(0x3418) |= (1 << 0);
274         RCBA16(0x0200) = 0x2008;
275         RCBA8(0x2027) = 0x0d;
276         RCBA16(0x3e08) |= (1 << 7);
277         RCBA16(0x3e48) |= (1 << 7);
278         RCBA32(0x3e0e) |= (1 << 7);
279         RCBA32(0x3e4e) |= (1 << 7);
280
281         // next step only on ich7m b0 and later:
282         reg32 = RCBA32(0x2034);
283         reg32 &= ~(0x0f << 16);
284         reg32 |= (5 << 16);
285         RCBA32(0x2034) = reg32;
286 }
287
288 #include <cbmem.h>
289
290 // Now, this needs to be included because it relies on the symbol
291 // __PRE_RAM_ being set during CAR stage (in order to compile the 
292 // BSS free versions of the functions). Either rewrite the code
293 // to be always BSS free, or invent a flag that's better suited than
294 // __PRE_RAM__ to determine whether we're in ram init stage (stage 1)
295 //
296 #include "lib/cbmem.c"
297
298 void main(unsigned long bist)
299 {
300         u32 reg32;
301         int boot_mode = 0;
302
303         if (bist == 0) {
304                 enable_lapic();
305         }
306
307 #if 0
308         /* Force PCIRST# */
309         pci_write_config16(PCI_DEV(0, 0x1e, 0), BCTRL, SBR);
310         udelay(200 * 1000);
311         pci_write_config16(PCI_DEV(0, 0x1e, 0), BCTRL, 0);
312 #endif
313
314         ich7_enable_lpc();
315         early_superio_config();
316
317         /* Set up the console */
318         uart_init();
319
320 #if CONFIG_USBDEBUG
321         i82801gx_enable_usbdebug(1);
322         early_usbdebug_init();
323 #endif
324         console_init();
325
326         /* Halt if there was a built in self test failure */
327         report_bist_failure(bist);
328
329         if (MCHBAR16(SSKPD) == 0xCAFE) {
330                 printk(BIOS_DEBUG, "soft reset detected, rebooting properly\n");
331                 outb(0x6, 0xcf9);
332                 while (1) asm("hlt");
333         }
334
335         /* Perform some early chipset initialization required
336          * before RAM initialization can work
337          */
338         i945_early_initialization();
339
340         /* Read PM1_CNT */
341         reg32 = inl(DEFAULT_PMBASE + 0x04);
342         printk(BIOS_DEBUG, "PM1_CNT: %08x\n", reg32);
343         if (((reg32 >> 10) & 7) == 5) {
344 #if CONFIG_HAVE_ACPI_RESUME
345                 printk(BIOS_DEBUG, "Resume from S3 detected.\n");
346                 boot_mode = 2;
347                 /* Clear SLP_TYPE. This will break stage2 but
348                  * we care for that when we get there.
349                  */
350                 outl(reg32 & ~(7 << 10), DEFAULT_PMBASE + 0x04);
351
352 #else
353                 printk(BIOS_DEBUG, "Resume from S3 detected, but disabled.\n");
354 #endif
355         }
356
357         /* Enable SPD ROMs and DDR-II DRAM */
358         enable_smbus();
359         
360 #if CONFIG_DEFAULT_CONSOLE_LOGLEVEL > 8
361         dump_spd_registers();
362 #endif
363
364         sdram_initialize(boot_mode);
365
366         /* Perform some initialization that must run before stage2 */
367         early_ich7_init();
368
369         /* This should probably go away. Until now it is required 
370          * and mainboard specific 
371          */
372         rcba_config();
373
374         /* Chipset Errata! */
375         fixup_i945_errata();
376
377         /* Initialize the internal PCIe links before we go into stage2 */
378         i945_late_initialization();
379
380 #if CONFIG_HAVE_ACPI_RESUME == 0
381         /* When doing resume, we must not overwrite RAM */
382 #if CONFIG_DEBUG_RAM_SETUP
383         sdram_dump_mchbar_registers();
384
385         {
386                 /* This will not work if TSEG is in place! */
387                 u32 tom = pci_read_config32(PCI_DEV(0,2,0), 0x5c);
388
389                 printk(BIOS_DEBUG, "TOM: 0x%08x\n", tom);
390                 ram_check(0x00000000, 0x000a0000);
391                 ram_check(0x00100000, tom);
392         }
393 #endif
394 #endif
395         MCHBAR16(SSKPD) = 0xCAFE;
396
397 #if CONFIG_HAVE_ACPI_RESUME
398         /* Start address of high memory tables */
399         unsigned long high_ram_base = get_top_of_ram() - HIGH_MEMORY_SIZE;
400
401         /* If there is no high memory area, we didn't boot before, so
402          * this is not a resume. In that case we just create the cbmem toc.
403          */
404         if ((boot_mode == 2) && cbmem_reinit((u64)high_ram_base)) {
405                 void *resume_backup_memory = cbmem_find(CBMEM_ID_RESUME);
406
407                 /* copy 1MB - 64K to high tables ram_base to prevent memory corruption
408                  * through stage 2. We could keep stuff like stack and heap in high tables
409                  * memory completely, but that's a wonderful clean up task for another
410                  * day.
411                  */
412                 if (resume_backup_memory) 
413                         memcpy(resume_backup_memory, (void *)CONFIG_RAMBASE, HIGH_MEMORY_SAVE);
414
415                 /* Magic for S3 resume */
416                 pci_write_config32(PCI_DEV(0, 0x00, 0), SKPAD, 0xcafed00d);
417         }
418 #endif
419 }
420