the tool chain settings should not be in renamed (as they will never live in
[coreboot.git] / src / mainboard / digitallogic / msm586seg / Options.lb
1 uses CONFIG_HAVE_MP_TABLE
2 uses CONFIG_CBFS
3 uses CONFIG_HAVE_PIRQ_TABLE
4 uses CONFIG_USE_FALLBACK_IMAGE
5 uses CONFIG_HAVE_FALLBACK_BOOT
6 uses CONFIG_HAVE_HARD_RESET
7 uses CONFIG_HAVE_OPTION_TABLE
8 uses CONFIG_USE_OPTION_TABLE
9 uses CONFIG_COMPRESS
10 uses CONFIG_ROM_PAYLOAD
11 uses CONFIG_USE_INIT
12 uses CONFIG_IRQ_SLOT_COUNT
13 uses CONFIG_MAINBOARD
14 uses CONFIG_MAINBOARD_VENDOR
15 uses CONFIG_MAINBOARD_PART_NUMBER
16 uses COREBOOT_EXTRA_VERSION
17 uses CONFIG_ARCH
18 uses CONFIG_FALLBACK_SIZE
19 uses CONFIG_STACK_SIZE
20 uses CONFIG_HEAP_SIZE
21 uses CONFIG_ROM_SIZE
22 uses CONFIG_ROM_SECTION_SIZE
23 uses CONFIG_ROM_IMAGE_SIZE
24 uses CONFIG_ROM_SECTION_SIZE
25 uses CONFIG_ROM_SECTION_OFFSET
26 uses CONFIG_ROM_PAYLOAD_START
27 uses CONFIG_COMPRESSED_PAYLOAD_LZMA
28 uses CONFIG_PRECOMPRESSED_PAYLOAD
29 uses CONFIG_PAYLOAD_SIZE
30 uses CONFIG_ROMBASE
31 uses CONFIG_RAMBASE
32 uses CONFIG_XIP_ROM_SIZE
33 uses CONFIG_XIP_ROM_BASE
34 uses CONFIG_HAVE_MP_TABLE
35 uses CONFIG_CROSS_COMPILE
36 uses CC
37 uses HOSTCC
38 uses CONFIG_OBJCOPY
39
40 uses CONFIG_CONSOLE_SERIAL8250
41
42
43 uses CONFIG_DEFAULT_CONSOLE_LOGLEVEL
44 uses CONFIG_MAXIMUM_CONSOLE_LOGLEVEL
45
46 # VGA support
47 uses CONFIG_CONSOLE_VGA
48 #uses CONFIG_LEGACY_VGABIOS
49 #uses VGABIOS_START
50 uses CONFIG_PCI_ROM_RUN
51
52
53 default CONFIG_CONSOLE_SERIAL8250=1
54 default CONFIG_DEFAULT_CONSOLE_LOGLEVEL=9
55 default CONFIG_MAXIMUM_CONSOLE_LOGLEVEL=9
56 ## CONFIG_ROM_SIZE is the size of boot ROM that this board will use.
57 default CONFIG_ROM_SIZE  = 256*1024
58
59 ###
60 ### Build options
61 ###
62
63 ##
64 ## Build code for the fallback boot
65 ##
66 default CONFIG_HAVE_FALLBACK_BOOT=1
67
68 ##
69 ## no MP table
70 ##
71 default CONFIG_HAVE_MP_TABLE=0
72
73 ##
74 ## Build code to reset the motherboard from coreboot
75 ##
76 default CONFIG_HAVE_HARD_RESET=0
77
78 ##
79 ## Build code to export a programmable irq routing table
80 ##
81 default CONFIG_HAVE_PIRQ_TABLE=1
82 default CONFIG_IRQ_SLOT_COUNT=7
83 #object irq_tables.o
84
85 ##
86 ## Build code to export a CMOS option table
87 ##
88 default CONFIG_HAVE_OPTION_TABLE=1
89
90 ###
91 ### coreboot layout values
92 ###
93
94 ## CONFIG_ROM_IMAGE_SIZE is the amount of space to allow coreboot to occupy.
95 default CONFIG_ROM_IMAGE_SIZE = 65536
96 default CONFIG_FALLBACK_SIZE = 131072
97
98 ##
99 ## Use a small 8K stack
100 ##
101 default CONFIG_STACK_SIZE=0x2000
102
103 ##
104 ## Use a small 16K heap
105 ##
106 default CONFIG_HEAP_SIZE=0x4000
107
108 ##
109 ## Only use the option table in a normal image
110 ##
111 #default CONFIG_USE_OPTION_TABLE = !CONFIG_USE_FALLBACK_IMAGE
112 default CONFIG_USE_OPTION_TABLE = 0
113
114 default CONFIG_RAMBASE = 0x00004000
115
116 default CONFIG_ROM_PAYLOAD     = 1
117
118 ##
119 ## The default compiler
120 ##
121 default CC="$(CONFIG_CROSS_COMPILE)gcc -m32"
122 default HOSTCC="gcc"
123
124
125
126 #
127 # CBFS
128 #
129 #
130 default CONFIG_CBFS=0
131 end