04fa6a73c354687e4995e37dad13280da92e6b41
[coreboot.git] / src / mainboard / asus / p3b-f / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 Uwe Hermann <uwe@hermann-uwe.de>
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; either version 2 of the License, or
9  * (at your option) any later version.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
19  */
20
21 #include <stdint.h>
22 #include <device/pci_def.h>
23 #include <arch/io.h>
24 #include <device/pnp_def.h>
25 #include <arch/romcc_io.h>
26 #include <arch/hlt.h>
27 #include <stdlib.h>
28 #include <console/console.h>
29 #include "southbridge/intel/i82371eb/i82371eb.h"
30 #include "northbridge/intel/i440bx/raminit.h"
31 #include "pc80/udelay_io.c"
32 #include "lib/delay.c"
33 #include "cpu/x86/bist.h"
34 /* FIXME: The ASUS P3B-F has a Winbond W83977EF, actually. */
35 #include "superio/winbond/w83977tf/w83977tf_early_serial.c"
36 #include <lib.h>
37
38 void enable_pm(void);
39 void enable_smbus(void);
40 int smbus_read_byte(u8 device, u8 address);
41
42 /* FIXME: The ASUS P3B-F has a Winbond W83977EF, actually. */
43 #define SERIAL_DEV PNP_DEV(0x3f0, W83977TF_SP1)
44
45 int spd_read_byte(unsigned int device, unsigned int address)
46 {
47         return smbus_read_byte(device, address);
48 }
49
50 /*
51  * ASUS P3B-F specific SPD enable magic.
52  *
53  * Setting the byte at offset 0x37 in the PM I/O space to 0x6f will make the
54  * board DIMMs accessible at SMBus/SPD offsets 0x50-0x53. Per default the SPD
55  * offsets 0x50-0x53 are _not_ readable (all SPD reads will return 0xff) which
56  * will make RAM init fail.
57  *
58  * Tested values for PM I/O offset 0x37:
59  * 0x67: 11 00 111: Only SMBus/I2C offsets 0x48/0x49/0x2d accessible
60  * 0x6f: 11 01 111: Only SMBus/I2C offsets 0x50-0x53 (SPD) accessible
61  * 0x77: 11 10 111: Only SMBus/I2C offset 0x69 accessible
62  *
63  * PM I/O space offset 0x37 is GPOREG[31:24], i.e. it controls the GPIOs
64  * 24-30 of the PIIX4E (bit 31 is reserved). Thus, GPIOs 27 and 28
65  * control which SMBus/I2C offsets can be accessed.
66  */
67 static void enable_spd(void)
68 {
69         outb(0x6f, PM_IO_BASE + 0x37);
70 }
71
72 /*
73  * Disable SPD access after RAM init to allow access to SMBus/I2C offsets
74  * 0x48/0x49/0x2d, which is required e.g. by lm-sensors.
75  */
76 static void disable_spd(void)
77 {
78         outb(0x67, PM_IO_BASE + 0x37);
79 }
80
81 void main(unsigned long bist)
82 {
83         /* FIXME: The ASUS P3B-F has a Winbond W83977EF, actually. */
84         w83977tf_enable_serial(SERIAL_DEV, CONFIG_TTYS0_BASE);
85         uart_init();
86         console_init();
87         report_bist_failure(bist);
88
89         enable_smbus();
90         enable_pm();
91
92         enable_spd();
93
94         dump_spd_registers();
95         sdram_set_registers();
96         sdram_set_spd_registers();
97         sdram_enable();
98
99         disable_spd();
100 }