Since some people disapprove of white space cleanups mixed in regular commits
[coreboot.git] / src / mainboard / asus / mew-vm / irq_tables.c
1 /* This file was generated by getpir.c, do not modify!
2  * (but if you do, please run checkpir on it to verify)
3  * Contains the IRQ Routing Table dumped directly from your memory, which BIOS sets up
4  *
5  * Documentation at : http://www.microsoft.com/hwdev/busbios/PCIIRQ.HTM
6 */
7
8 #include <arch/pirq_routing.h>
9
10 const struct irq_routing_table intel_irq_routing_table = {
11         PIRQ_SIGNATURE,  /* u32 signature */
12         PIRQ_VERSION,    /* u16 version   */
13         32+16*CONFIG_IRQ_SLOT_COUNT,     /* there can be total CONFIG_IRQ_SLOT_COUNT devices on the bus */
14         0x00,            /* Where the interrupt router lies (bus) */
15         (0x11<<3)|0x0,   /* Where the interrupt router lies (dev) */
16         0xe20,           /* IRQs devoted exclusively to PCI usage */
17         0x8086,          /* Vendor */
18         0x7120,          /* Device */
19         0,               /* Crap (miniport) */
20         { 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }, /* u8 rfu[11] */
21         0x89,            /*  u8 checksum , this has to set to some value
22 that would give 0 after the sum of all bytes for this structure (including checksum) */
23         {
24                 /* bus,     dev|fn,   {link, bitmap}, {link, bitmap}, {link, bitmap}, {link, bitmap},  slot, rfu */
25                 {0x00,(0x08<<3)|0x0, {{0x02, 0xdea0}, {0x03, 0xdea0}, {0x04, 0xdea0}, {0x01, 0x0dea0}}, 0x1, 0x0},
26                 {0x00,(0x09<<3)|0x0, {{0x03, 0xdea0}, {0x04, 0xdea0}, {0x01, 0xdea0}, {0x02, 0x0dea0}}, 0x2, 0x0},
27                 {0x00,(0x0a<<3)|0x0, {{0x04, 0xdea0}, {0x01, 0xdea0}, {0x02, 0xdea0}, {0x03, 0x0dea0}}, 0x3, 0x0},
28                 {0x00,(0x0b<<3)|0x0, {{0x04, 0xdea0}, {0x01, 0xdea0}, {0x02, 0xdea0}, {0x03, 0x0dea0}}, 0x4, 0x0},
29                 {0x00,(0x0c<<3)|0x0, {{0x01, 0xdea0}, {0x02, 0xdea0}, {0x03, 0xdea0}, {0x04, 0x0dea0}}, 0x5, 0x0},
30                 {0x00,(0x0d<<3)|0x0, {{0x01, 0xdea0}, {0x02, 0xdea0}, {0x03, 0xdea0}, {0x04, 0x0dea0}}, 0x6, 0x0},
31                 {0x00,(0x11<<3)|0x0, {{0x00, 0xdea0}, {0x00, 0xdea0}, {0x03, 0xdea0}, {0x04, 0x0dea0}}, 0x0, 0x0},
32                 {0x00,(0x0f<<3)|0x0, {{0x01, 0xdea0}, {0x02, 0xdea0}, {0x03, 0xdea0}, {0x04, 0x0dea0}}, 0x0, 0x0},
33                 {0x00,(0x01<<3)|0x0, {{0x01, 0xdea0}, {0x02, 0xdea0}, {0x03, 0xdea0}, {0x04, 0x0dea0}}, 0x0, 0x0},
34                 {0x00,(0x10<<3)|0x0, {{0x01, 0xdea0}, {0x02, 0xdea0}, {0x03, 0xdea0}, {0x04, 0x0dea0}}, 0x0, 0x0},
35                 {0x00,(0x12<<3)|0x0, {{0x01, 0xdea0}, {0x00, 0xdea0}, {0x00, 0xdea0}, {0x00, 0x0dea0}}, 0x0, 0x0},
36         }
37 };
38
39 unsigned long write_pirq_routing_table(unsigned long addr)
40 {
41         return copy_pirq_routing_table(addr);
42 }