03086ec1283c6302b2493d67ad368063bddb37ff
[coreboot.git] / src / mainboard / asus / m2v-mx_se / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2006 AMD
5  * (Written by Yinghai Lu <yinghailu@amd.com> for AMD)
6  * Copyright (C) 2006 MSI
7  * (Written by Bingxun Shi <bingxunshi@gmail.com> for MSI)
8  * Copyright (C) 2008 Rudolf Marek <r.marek@assembler.cz>
9  *
10  * This program is free software; you can redistribute it and/or modify
11  * it under the terms of the GNU General Public License as published by
12  * the Free Software Foundation; either version 2 of the License, or
13  * (at your option) any later version.
14  *
15  * This program is distributed in the hope that it will be useful,
16  * but WITHOUT ANY WARRANTY; without even the implied warranty of
17  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18  * GNU General Public License for more details.
19  *
20  * You should have received a copy of the GNU General Public License
21  * along with this program; if not, write to the Free Software
22  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
23  */
24
25 #define RAMINIT_SYSINFO 1
26
27 #define CACHE_AS_RAM_ADDRESS_DEBUG 0
28
29 unsigned int get_sbdn(unsigned bus);
30
31 /* Used by raminit. */
32 #define QRANK_DIMM_SUPPORT 1
33
34 /* Used by init_cpus and fidvid */
35 #define SET_FIDVID 1
36
37 /* If we want to wait for core1 done before DQS training, set it to 0. */
38 #define SET_FIDVID_CORE0_ONLY 1
39
40 #if CONFIG_K8_REV_F_SUPPORT == 1
41 #define K8_REV_F_SUPPORT_F0_F1_WORKAROUND 0
42 #endif
43
44 #include <stdint.h>
45 #include <string.h>
46 #include <device/pci_def.h>
47 #include <arch/io.h>
48 #include <device/pnp_def.h>
49 #include <arch/romcc_io.h>
50 #include <cpu/amd/mtrr.h>
51 #include <cpu/x86/lapic.h>
52 #include <pc80/mc146818rtc.h>
53 #include <console/console.h>
54 #include <cpu/amd/model_fxx_rev.h>
55 #include "northbridge/amd/amdk8/raminit.h"
56 #include "cpu/amd/model_fxx/apic_timer.c"
57 #include "lib/delay.c"
58 #include "northbridge/amd/amdk8/reset_test.c"
59 #include "northbridge/amd/amdk8/debug.c"
60 #include "northbridge/amd/amdk8/early_ht.c"
61 #include "superio/ite/it8712f/it8712f_early_serial.c"
62 #include "southbridge/via/vt8237r/vt8237r_early_smbus.c"
63 #include "cpu/x86/mtrr/earlymtrr.c"
64 #include "cpu/x86/bist.h"
65 #include "northbridge/amd/amdk8/setup_resource_map.c"
66
67 #define SERIAL_DEV PNP_DEV(0x2e, IT8712F_SP1)
68 #define WATCHDOG_DEV PNP_DEV(0x2e, IT8712F_GPIO)
69
70 static void memreset(int controllers, const struct mem_controller *ctrl)
71 {
72 }
73
74 static inline int spd_read_byte(unsigned device, unsigned address)
75 {
76         return smbus_read_byte(device, address);
77 }
78
79 static void activate_spd_rom(const struct mem_controller *ctrl)
80 {
81 }
82
83 // defines S3_NVRAM_EARLY:
84 #include "southbridge/via/k8t890/k8t890_early_car.c"
85
86 #define K8_4RANK_DIMM_SUPPORT 1
87
88 #include "northbridge/amd/amdk8/amdk8.h"
89 #include "northbridge/amd/amdk8/incoherent_ht.c"
90 #include "northbridge/amd/amdk8/coherent_ht.c"
91 #include "northbridge/amd/amdk8/raminit_f.c"
92 #include "lib/generic_sdram.c"
93
94 #include "cpu/amd/dualcore/dualcore.c"
95
96 #include "cpu/amd/car/post_cache_as_ram.c"
97 #include "cpu/amd/model_fxx/init_cpus.c"
98
99 #define SB_VFSMAF 0
100
101 /* this function might fail on some K8 CPUs with errata #181 */
102 static void ldtstop_sb(void)
103 {
104         print_debug("toggle LDTSTP#\n");
105         u8 reg = inb (VT8237R_ACPI_IO_BASE + 0x5c);
106         reg = reg ^ (1 << 0);
107         outb(reg, VT8237R_ACPI_IO_BASE + 0x5c);
108         reg = inb(VT8237R_ACPI_IO_BASE + 0x15);
109         print_debug("done\n");
110 }
111
112 #include "cpu/amd/model_fxx/fidvid.c"
113 #include "northbridge/amd/amdk8/resourcemap.c"
114
115 void soft_reset(void)
116 {
117         uint8_t tmp;
118
119         set_bios_reset();
120         print_debug("soft reset \n");
121
122         /* PCI reset */
123         tmp = pci_read_config8(PCI_DEV(0, 0x11, 0), 0x4f);
124         tmp |= 0x01;
125         /* FIXME from S3 set bit1 to disable USB reset VT8237A/S */
126         pci_write_config8(PCI_DEV(0, 0x11, 0), 0x4f, tmp);
127
128         while (1) {
129                 /* daisy daisy ... */
130                 hlt();
131         }
132 }
133
134 unsigned int get_sbdn(unsigned bus)
135 {
136         device_t dev;
137
138         dev = pci_locate_device_on_bus(PCI_ID(PCI_VENDOR_ID_VIA,
139                                         PCI_DEVICE_ID_VIA_VT8237R_LPC), bus);
140         return (dev >> 15) & 0x1f;
141 }
142
143 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
144 {
145         static const uint16_t spd_addr[] = {
146                 // Node 0
147                 (0xa << 3) | 0, (0xa << 3) | 2, 0, 0,
148                 (0xa << 3) | 1, (0xa << 3) | 3, 0, 0,
149                 // Node 1
150                 (0xa << 3) | 4, (0xa << 3) | 6, 0, 0,
151                 (0xa << 3) | 5, (0xa << 3) | 7, 0, 0,
152         };
153         unsigned bsp_apicid = 0;
154         int needs_reset = 0;
155         struct sys_info *sysinfo =
156             (struct sys_info *)(CONFIG_DCACHE_RAM_BASE + CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
157
158         it8712f_enable_serial(SERIAL_DEV, CONFIG_TTYS0_BASE);
159         it8712f_kill_watchdog();
160         it8712f_enable_3vsbsw();
161         uart_init();
162         console_init();
163         enable_rom_decode();
164
165         printk(BIOS_INFO, "now booting... \n");
166
167         if (bist == 0)
168                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo);
169
170         /* Halt if there was a built in self test failure. */
171         report_bist_failure(bist);
172         setup_default_resource_map();
173         setup_coherent_ht_domain();
174         wait_all_core0_started();
175
176         printk(BIOS_INFO, "now booting... All core 0 started\n");
177
178 #if CONFIG_LOGICAL_CPUS==1
179         /* It is said that we should start core1 after all core0 launched. */
180         start_other_cores();
181         wait_all_other_cores_started(bsp_apicid);
182 #endif
183         init_timer();
184         ht_setup_chains_x(sysinfo); /* Init sblnk and sbbusn, nodes, sbdn. */
185
186         needs_reset = optimize_link_coherent_ht();
187         print_debug_hex8(needs_reset);
188         needs_reset |= optimize_link_incoherent_ht(sysinfo);
189         print_debug_hex8(needs_reset);
190         needs_reset |= k8t890_early_setup_ht();
191         print_debug_hex8(needs_reset);
192
193         vt8237_early_network_init(NULL);
194         vt8237_early_spi_init();
195
196         if (needs_reset) {
197                 printk(BIOS_DEBUG, "ht reset -\n");
198                 soft_reset();
199                 printk(BIOS_DEBUG, "FAILED!\n");
200         }
201
202         /* the HT settings needs to be OK, because link freq chnage may cause HT disconnect */
203         /* allow LDT STOP asserts */
204         vt8237_sb_enable_fid_vid();
205
206         enable_fid_change();
207         print_debug("after enable_fid_change\n");
208
209         init_fidvid_bsp(bsp_apicid);
210
211         /* Stop the APs so we can start them later in init. */
212         allow_all_aps_stop(bsp_apicid);
213
214         /* It's the time to set ctrl now. */
215         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
216         enable_smbus();
217         sdram_initialize(sysinfo->nodes, sysinfo->ctrl, sysinfo);
218         post_cache_as_ram();
219 }
220