Following patch adds support for the ACPI resume on Asus M2V-MX SE. The ACPI
[coreboot.git] / src / mainboard / asus / m2v-mx_se / Options.lb
1 ##
2 ## This file is part of the coreboot project.
3 ##
4 ## Copyright (C) 2007, 2009 Rudolf Marek <r.marek@assembler.cz>
5 ##
6 ## This program is free software; you can redistribute it and/or modify
7 ## it under the terms of the GNU General Public License v2 as published by
8 ## the Free Software Foundation.
9 ##
10 ## This program is distributed in the hope that it will be useful,
11 ## but WITHOUT ANY WARRANTY; without even the implied warranty of
12 ## MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13 ## GNU General Public License for more details.
14 ##
15 ## You should have received a copy of the GNU General Public License
16 ## along with this program; if not, write to the Free Software
17 ## Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
18 ##
19
20 uses HAVE_MP_TABLE
21 uses CONFIG_ROMFS
22 uses HAVE_PIRQ_TABLE
23 uses USE_FALLBACK_IMAGE
24 uses HAVE_FALLBACK_BOOT
25 uses HAVE_HARD_RESET
26 uses IRQ_SLOT_COUNT
27 uses HAVE_OPTION_TABLE
28 uses CONFIG_MAX_CPUS
29 uses CONFIG_MAX_PHYSICAL_CPUS
30 uses CONFIG_LOGICAL_CPUS
31 uses CONFIG_IOAPIC
32 uses CONFIG_SMP
33 uses FALLBACK_SIZE
34 uses ROM_SIZE
35 uses ROM_SECTION_SIZE
36 uses ROM_IMAGE_SIZE
37 uses ROM_SECTION_SIZE
38 uses ROM_SECTION_OFFSET
39 uses CONFIG_ROM_PAYLOAD
40 uses CONFIG_ROM_PAYLOAD_START
41 uses PAYLOAD_SIZE
42 uses _ROMBASE
43 uses XIP_ROM_SIZE
44 uses XIP_ROM_BASE
45 uses STACK_SIZE
46 uses HEAP_SIZE
47 # uses USE_OPTION_TABLE
48 uses CONFIG_LB_MEM_TOPK
49 uses HAVE_ACPI_TABLES
50 uses HAVE_MAINBOARD_RESOURCES
51 uses HAVE_HIGH_TABLES
52 uses HAVE_ACPI_RESUME
53 uses HAVE_LOW_TABLES
54 uses LB_CKS_RANGE_START
55 uses LB_CKS_RANGE_END
56 uses LB_CKS_LOC
57 uses MAINBOARD
58 uses MAINBOARD_PART_NUMBER
59 uses MAINBOARD_VENDOR
60 uses MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID
61 uses MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID
62 uses COREBOOT_EXTRA_VERSION
63 uses _RAMBASE
64 uses CONFIG_GDB_STUB
65 uses CROSS_COMPILE
66 uses CC
67 uses HOSTCC
68 uses OBJCOPY
69 uses TTYS0_BAUD
70 uses TTYS0_BASE
71 uses TTYS0_LCS
72 uses DEFAULT_CONSOLE_LOGLEVEL
73 uses MAXIMUM_CONSOLE_LOGLEVEL
74 uses MAINBOARD_POWER_ON_AFTER_POWER_FAIL
75 uses CONFIG_CONSOLE_SERIAL8250
76 uses HAVE_INIT_TIMER
77 uses CONFIG_GDB_STUB
78 uses CONFIG_CONSOLE_VGA
79 uses CONFIG_PCI_ROM_RUN
80 # bx_b001- uses K8_HW_MEM_HOLE_SIZEK
81 uses K8_HT_FREQ_1G_SUPPORT
82 uses USE_DCACHE_RAM
83 uses DCACHE_RAM_BASE
84 uses DCACHE_RAM_SIZE
85 uses DCACHE_RAM_GLOBAL_VAR_SIZE
86 uses CONFIG_USE_INIT
87 uses ENABLE_APIC_EXT_ID
88 uses APIC_ID_OFFSET
89 uses LIFT_BSP_APIC_ID
90 uses HT_CHAIN_UNITID_BASE
91 uses HT_CHAIN_END_UNITID_BASE
92 # bx_b001- uses K8_SB_HT_CHAIN_ON_BUS0
93 uses SB_HT_CHAIN_UNITID_OFFSET_ONLY
94 # bx_b005+
95 uses SB_HT_CHAIN_ON_BUS0
96 uses CONFIG_COMPRESSED_PAYLOAD_NRV2B
97 uses CONFIG_COMPRESSED_PAYLOAD_LZMA
98 uses CONFIG_USE_PRINTK_IN_CAR\r
99
100 default ROM_SIZE = 512 * 1024
101 default FALLBACK_SIZE = 256 * 1024
102 default HAVE_FALLBACK_BOOT = 1
103 default HAVE_HARD_RESET = 1
104 default HAVE_PIRQ_TABLE = 0
105 default IRQ_SLOT_COUNT = 11     # FIXME?
106 default HAVE_MP_TABLE = 1
107 default HAVE_OPTION_TABLE = 0   # FIXME
108 # Move the default coreboot CMOS range off of AMD RTC registers.
109 default LB_CKS_RANGE_START = 49
110 default LB_CKS_RANGE_END = 122
111 default LB_CKS_LOC = 123
112 default CONFIG_SMP = 1
113 default CONFIG_MAX_CPUS = 2
114 default CONFIG_MAX_PHYSICAL_CPUS = 1
115 default CONFIG_LOGICAL_CPUS = 1
116 default HAVE_ACPI_TABLES = 1
117 default HAVE_MAINBOARD_RESOURCES = 1
118 default HAVE_HIGH_TABLES = 1
119 default HAVE_LOW_TABLES = 0
120 default HAVE_ACPI_RESUME = 1
121
122 # 1G memory hole
123 # bx_b001- default K8_HW_MEM_HOLE_SIZEK = 0x100000
124
125 # Opteron K8 1G HT support
126 default K8_HT_FREQ_1G_SUPPORT = 1
127
128 # HT Unit ID offset, default is 1, the typical one.
129 default HT_CHAIN_UNITID_BASE = 0x0
130
131 # Real SB Unit ID, default is 0x20, mean don't touch it at last.
132 # default HT_CHAIN_END_UNITID_BASE = 0x0
133
134 # Make the SB HT chain on bus 0, default is not (0).
135 # bx_b001- default K8_SB_HT_CHAIN_ON_BUS0 = 2
136
137 # bx_b005+ make the SB HT chain on bus 0.
138 default SB_HT_CHAIN_ON_BUS0 = 1
139
140 # Only offset for SB chain?, default is yes(1).
141 default SB_HT_CHAIN_UNITID_OFFSET_ONLY = 0
142
143 default CONFIG_CONSOLE_VGA = 1          # Needed for VGA.
144 default CONFIG_PCI_ROM_RUN = 0          # Needed for VGA.
145 default USE_DCACHE_RAM = 1
146 default DCACHE_RAM_BASE = 0xcc000
147 default DCACHE_RAM_SIZE = 0x4000
148 default DCACHE_RAM_GLOBAL_VAR_SIZE = 0x01000
149 default CONFIG_USE_INIT = 0
150 default ENABLE_APIC_EXT_ID = 0
151 default APIC_ID_OFFSET = 0x10
152 default LIFT_BSP_APIC_ID = 0
153 default CONFIG_IOAPIC = 1
154 default MAINBOARD_VENDOR = "ASUS"
155 default MAINBOARD_PART_NUMBER = "M2V-MX SE"
156 default MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID = 0x1043
157 # default MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID = 0x1234    # FIXME
158 default ROM_IMAGE_SIZE = 64 * 1024
159 default STACK_SIZE = 8 * 1024
160 default HEAP_SIZE = 256 * 1024
161 # More 1M for pgtbl.
162 default CONFIG_LB_MEM_TOPK = 32768
163 # to 1MB
164 default _RAMBASE = 0x1F00000
165 # default USE_OPTION_TABLE = !USE_FALLBACK_IMAGE
166 default CONFIG_ROM_PAYLOAD = 1
167 default CC = "$(CROSS_COMPILE)gcc -m32"
168 default HOSTCC = "gcc"
169 default CONFIG_GDB_STUB = 0
170 default CONFIG_USE_PRINTK_IN_CAR=1
171 default CONFIG_CONSOLE_SERIAL8250 = 1
172 default TTYS0_BAUD = 115200
173 default TTYS0_BASE = 0x3f8
174 default TTYS0_LCS = 0x3         # 8n1
175 default DEFAULT_CONSOLE_LOGLEVEL = 9
176 default MAXIMUM_CONSOLE_LOGLEVEL = 9
177 default MAINBOARD_POWER_ON_AFTER_POWER_FAIL = "MAINBOARD_POWER_ON"
178 #
179 # ROMFS
180 #
181 #
182 default CONFIG_ROMFS=0
183 end