AMD Tilapia board support as a demonstration of an AMD Fam10 DDR3 board.
[coreboot.git] / src / mainboard / amd / tilapia_fam10 / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2010 Advanced Micro Devices, Inc.
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; version 2 of the License.
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
18  */
19
20 //#define SYSTEM_TYPE 0 /* SERVER */
21 #define SYSTEM_TYPE 1   /* DESKTOP */
22 //#define SYSTEM_TYPE 2 /* MOBILE */
23
24 #define RAMINIT_SYSINFO 1
25 #define CACHE_AS_RAM_ADDRESS_DEBUG 1
26
27 #define SET_NB_CFG_54 1
28
29 //used by raminit
30 #define QRANK_DIMM_SUPPORT 1
31
32 //used by incoherent_ht
33 #define FAM10_SCAN_PCI_BUS 0
34 #define FAM10_ALLOCATE_IO_RANGE 0
35
36 //used by init_cpus and fidvid
37 #define SET_FIDVID 1
38 #define SET_FIDVID_CORE_RANGE 0
39
40 #include <stdint.h>
41 #include <string.h>
42 #include <device/pci_def.h>
43 #include <device/pci_ids.h>
44 #include <arch/io.h>
45 #include <device/pnp_def.h>
46 #include <arch/romcc_io.h>
47 #include <cpu/x86/lapic.h>
48 #include "option_table.h"
49 #include "pc80/mc146818rtc_early.c"
50 #include "console/console.c"
51 #include "pc80/serial.c"
52 #include "lib/ramtest.c"
53 #include <cpu/amd/model_10xxx_rev.h>
54 #include "northbridge/amd/amdfam10/raminit.h"
55 #include "northbridge/amd/amdfam10/amdfam10.h"
56
57 #include "cpu/x86/lapic/boot_cpu.c"
58 #include "northbridge/amd/amdfam10/reset_test.c"
59
60 #include <console/loglevel.h>
61 #include "cpu/x86/bist.h"
62
63 static int smbus_read_byte(u32 device, u32 address);
64
65 #include "superio/ite/it8718f/it8718f_early_serial.c"
66 #include "cpu/x86/mtrr/earlymtrr.c"
67 #include <cpu/amd/mtrr.h>
68 #include "northbridge/amd/amdfam10/setup_resource_map.c"
69
70 #include "southbridge/amd/rs780/rs780_early_setup.c"
71 #include "southbridge/amd/sb700/sb700_early_setup.c"
72 #include "northbridge/amd/amdfam10/debug.c"
73
74 static void activate_spd_rom(const struct mem_controller *ctrl)
75 {
76 }
77
78 static int spd_read_byte(u32 device, u32 address)
79 {
80         int result;
81         result = smbus_read_byte(device, address);
82         return result;
83 }
84
85 #include "northbridge/amd/amdfam10/amdfam10.h"
86 #include "northbridge/amd/amdht/ht_wrapper.c"
87
88 #include "northbridge/amd/amdfam10/raminit_sysinfo_in_ram.c"
89 #include "northbridge/amd/amdfam10/raminit_amdmct.c"
90 #include "northbridge/amd/amdfam10/amdfam10_pci.c"
91
92 #include "resourcemap.c"
93 #include "cpu/amd/quadcore/quadcore.c"
94
95 #include "cpu/amd/car/post_cache_as_ram.c"
96 #include "cpu/amd/microcode/microcode.c"
97 #include "cpu/amd/model_10xxx/update_microcode.c"
98 #include "cpu/amd/model_10xxx/init_cpus.c"
99 #include "cpu/amd/model_10xxx/fidvid.c"
100
101 #include "northbridge/amd/amdfam10/early_ht.c"
102 #include "southbridge/amd/sb700/sb700_early_setup.c"
103
104 //#include "spd_addr.h"
105
106 #define RC00  0
107 #define RC01  1
108
109 #define DIMM0 0x50
110 #define DIMM1 0x51
111 #define DIMM2 0x52
112 #define DIMM3 0x53
113
114 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
115 {
116
117         struct sys_info *sysinfo = (struct sys_info *)(CONFIG_DCACHE_RAM_BASE + CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
118         static const u8 spd_addr[] = {RC00, DIMM0, DIMM2, 0, 0, DIMM1, DIMM3, 0, 0, };
119         u32 bsp_apicid = 0;
120         u32 val;
121         msr_t msr;
122
123         if (!cpu_init_detectedx && boot_cpu()) {
124                 /* Nothing special needs to be done to find bus 0 */
125                 /* Allow the HT devices to be found */
126                 /* mov bsp to bus 0xff when > 8 nodes */
127                 set_bsp_node_CHtExtNodeCfgEn();
128                 enumerate_ht_chain();
129
130                 sb700_pci_port80();
131         }
132
133         post_code(0x30);
134
135         if (bist == 0) {
136                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo); /* mmconf is inited in init_cpus */
137                 /* All cores run this but the BSP(node0,core0) is the only core that returns. */
138         }
139
140         post_code(0x32);
141
142         enable_rs780_dev8();
143         sb700_lpc_init();
144
145         it8718f_enable_serial(0, CONFIG_TTYS0_BASE);
146         uart_init();
147         console_init();
148         printk(BIOS_DEBUG, "\n");
149
150 //      dump_mem(CONFIG_DCACHE_RAM_BASE+CONFIG_DCACHE_RAM_SIZE-0x200, CONFIG_DCACHE_RAM_BASE+CONFIG_DCACHE_RAM_SIZE);
151
152         /* Halt if there was a built in self test failure */
153         report_bist_failure(bist);
154
155         // Load MPB
156         val = cpuid_eax(1);
157         printk(BIOS_DEBUG, "BSP Family_Model: %08x \n", val);
158         printk(BIOS_DEBUG, "*sysinfo range: [%p,%p]\n",sysinfo,sysinfo+1);
159         printk(BIOS_DEBUG, "bsp_apicid = %02x \n", bsp_apicid);
160         printk(BIOS_DEBUG, "cpu_init_detectedx = %08lx \n", cpu_init_detectedx);
161
162         /* Setup sysinfo defaults */
163         set_sysinfo_in_ram(0);
164
165         update_microcode(val);
166         post_code(0x33);
167
168         cpuSetAMDMSR();
169         post_code(0x34);
170
171         amd_ht_init(sysinfo);
172         post_code(0x35);
173
174         /* Setup nodes PCI space and start core 0 AP init. */
175         finalize_node_setup(sysinfo);
176
177         /* Setup any mainboard PCI settings etc. */
178         setup_mb_resource_map();
179         post_code(0x36);
180
181         /* wait for all the APs core0 started by finalize_node_setup. */
182         /* FIXME: A bunch of cores are going to start output to serial at once.
183            It would be nice to fixup prink spinlocks for ROM XIP mode.
184            I think it could be done by putting the spinlock flag in the cache
185            of the BSP located right after sysinfo.
186          */
187         wait_all_core0_started();
188
189  #if CONFIG_LOGICAL_CPUS==1
190         /* Core0 on each node is configured. Now setup any additional cores. */
191         printk(BIOS_DEBUG, "start_other_cores()\n");
192         start_other_cores();
193         post_code(0x37);
194         wait_all_other_cores_started(bsp_apicid);
195  #endif
196
197         post_code(0x38);
198
199         /* run _early_setup before soft-reset. */
200         rs780_early_setup();
201         sb700_early_setup();
202
203  #if SET_FIDVID == 1
204         msr = rdmsr(0xc0010071);
205         printk(BIOS_DEBUG, "\nBegin FIDVID MSR 0xc0010071 0x%08x 0x%08x \n", msr.hi, msr.lo);
206
207         /* FIXME: The sb fid change may survive the warm reset and only
208            need to be done once.*/
209         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
210
211         post_code(0x39);
212
213         if (!warm_reset_detect(0)) {                    // BSP is node 0
214                 init_fidvid_bsp(bsp_apicid, sysinfo->nodes);
215         } else {
216                 init_fidvid_stage2(bsp_apicid, 0);      // BSP is node 0
217         }
218
219         post_code(0x3A);
220
221         /* show final fid and vid */
222         msr=rdmsr(0xc0010071);
223         printk(BIOS_DEBUG, "End FIDVIDMSR 0xc0010071 0x%08x 0x%08x \n", msr.hi, msr.lo);
224  #endif
225
226         rs780_htinit();
227
228         /* Reset for HT, FIDVID, PLL and errata changes to take affect. */
229         if (!warm_reset_detect(0)) {
230                 print_info("...WARM RESET...\n\n\n");
231                 soft_reset();
232                 die("After soft_reset_x - shouldn't see this message!!!\n");
233         }
234
235         post_code(0x3B);
236
237         /* It's the time to set ctrl in sysinfo now; */
238         printk(BIOS_DEBUG, "fill_mem_ctrl()\n");
239         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
240
241         post_code(0x40);
242
243 //      die("Die Before MCT init.");
244
245         printk(BIOS_DEBUG, "raminit_amdmct()\n");
246         raminit_amdmct(sysinfo);
247         post_code(0x41);
248
249 /*
250         dump_pci_device_range(PCI_DEV(0, 0x18, 0), 0, 0x200);
251         dump_pci_device_range(PCI_DEV(0, 0x18, 1), 0, 0x200);
252         dump_pci_device_range(PCI_DEV(0, 0x18, 2), 0, 0x200);
253         dump_pci_device_range(PCI_DEV(0, 0x18, 3), 0, 0x200);
254 */
255
256 //      ram_check(0x00200000, 0x00200000 + (640 * 1024));
257 //      ram_check(0x40200000, 0x40200000 + (640 * 1024));
258
259
260 //      die("After MCT init before CAR disabled.");
261
262         rs780_before_pci_init();
263         sb700_before_pci_init();
264
265         post_code(0x42);
266         printk(BIOS_DEBUG, "\n*** Yes, the copy/decompress is taking a while, FIXME!\n");
267         post_cache_as_ram();    // BSP switch stack to ram, copy then execute LB.
268         post_code(0x43);        // Should never see this post code.
269 }