0c0c8f0c31d18fc6ab05bc70cab2b0f2272fb664
[coreboot.git] / src / mainboard / amd / rumba / devicetree.cb
1 chip northbridge/amd/gx2
2         register "setupflash" = "0"
3         #register "irqmap" = "0xaa5b"
4         device apic_cluster 0 on
5                 chip cpu/amd/model_gx2
6                         device apic 0 on end
7                 end
8         end
9         device pci_domain 0 on 
10                 device pci 1.0 on end
11                 device pci 1.1 on end
12                 chip southbridge/amd/cs5536
13                         register "lpc_serirq_enable" = "0x80"  # enabled with default timing
14                         device pci d.0 on end   # Realtek 8139 LAN
15                         device pci f.0 on end   # ISA Bridge
16                         device pci f.2 on end   # IDE Controller
17                         device pci f.3 on end   # Audio
18                         device pci f.4 on end   # OHCI
19                         device pci f.4 on end   # UHCI
20                 end
21         end
22 end
23