I need to do uses HAVE_ACPI_RESUME for each board. Here we go.
[coreboot.git] / src / mainboard / amd / pistachio / Options.lb
1 ##
2 ## This file is part of the coreboot project.
3 ##
4 ## Copyright (C) 2008 Advanced Micro Devices, Inc.
5 ##
6 ## This program is free software; you can redistribute it and/or modify
7 ## it under the terms of the GNU General Public License as published by
8 ## the Free Software Foundation; version 2 of the License.
9 ##
10 ## This program is distributed in the hope that it will be useful,
11 ## but WITHOUT ANY WARRANTY; without even the implied warranty of
12 ## MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13 ## GNU General Public License for more details.
14 ##
15 ## You should have received a copy of the GNU General Public License
16 ## along with this program; if not, write to the Free Software
17 ## Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
18 ##
19 ##
20 ##
21
22 uses HAVE_MP_TABLE
23 uses CONFIG_ROMFS
24 uses HAVE_PIRQ_TABLE
25 uses HAVE_ACPI_TABLES
26 uses HAVE_ACPI_RESUME
27 uses USE_FALLBACK_IMAGE
28 uses HAVE_FALLBACK_BOOT
29 uses HAVE_HARD_RESET
30 uses IRQ_SLOT_COUNT
31 uses HAVE_OPTION_TABLE
32 uses CONFIG_MAX_CPUS
33 uses CONFIG_MAX_PHYSICAL_CPUS
34 uses CONFIG_LOGICAL_CPUS
35 uses CONFIG_IOAPIC
36 uses CONFIG_SMP
37 uses FALLBACK_SIZE
38 uses ROM_SIZE
39 uses ROM_SECTION_SIZE
40 uses ROM_IMAGE_SIZE
41 uses ROM_SECTION_SIZE
42 uses ROM_SECTION_OFFSET
43 uses CONFIG_ROM_PAYLOAD
44 uses CONFIG_ROM_PAYLOAD_START
45 uses CONFIG_COMPRESSED_PAYLOAD_LZMA
46 uses PAYLOAD_SIZE
47 uses _ROMBASE
48 uses XIP_ROM_SIZE
49 uses XIP_ROM_BASE
50 uses STACK_SIZE
51 uses HEAP_SIZE
52 uses USE_OPTION_TABLE
53 uses LB_CKS_RANGE_START
54 uses LB_CKS_RANGE_END
55 uses LB_CKS_LOC
56 uses MAINBOARD_PART_NUMBER
57 uses MAINBOARD_VENDOR
58 uses MAINBOARD
59 uses MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID
60 uses MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID
61 uses COREBOOT_EXTRA_VERSION
62 uses _RAMBASE
63 uses TTYS0_BAUD
64 uses TTYS0_BASE
65 uses TTYS0_LCS
66 uses DEFAULT_CONSOLE_LOGLEVEL
67 uses MAXIMUM_CONSOLE_LOGLEVEL
68 uses MAINBOARD_POWER_ON_AFTER_POWER_FAIL
69 uses CONFIG_CONSOLE_SERIAL8250
70 uses HAVE_INIT_TIMER
71 uses CONFIG_GDB_STUB
72 uses CONFIG_GDB_STUB
73 uses CROSS_COMPILE
74 uses CC
75 uses HOSTCC
76 uses OBJCOPY
77 uses CONFIG_CONSOLE_VGA
78 uses CONFIG_PCI_ROM_RUN
79 uses HW_MEM_HOLE_SIZEK
80 uses HT_CHAIN_UNITID_BASE
81 uses HT_CHAIN_END_UNITID_BASE
82 uses SB_HT_CHAIN_ON_BUS0
83
84 uses USE_DCACHE_RAM
85 uses DCACHE_RAM_BASE
86 uses DCACHE_RAM_SIZE
87 uses DCACHE_RAM_GLOBAL_VAR_SIZE
88 uses CONFIG_USE_INIT
89
90 uses SB_HT_CHAIN_UNITID_OFFSET_ONLY
91 uses CONFIG_USE_PRINTK_IN_CAR
92
93 uses CONFIG_VIDEO_MB
94 uses CONFIG_GFXUMA
95 uses HAVE_MAINBOARD_RESOURCES
96
97 ###
98 ### Build options
99 ###
100
101 ##
102 ## ROM_SIZE is the size of boot ROM that this board will use.
103 ##
104 default ROM_SIZE=524288
105
106 ##
107 ## FALLBACK_SIZE is the amount of the ROM the complete fallback image will use
108 ##
109 #default FALLBACK_SIZE=131072
110 #256K
111 default FALLBACK_SIZE=0x40000
112
113 ##
114 ## Build code for the fallback boot
115 ##
116 default HAVE_FALLBACK_BOOT=1
117
118 ##
119 ## Build code to reset the motherboard from coreboot
120 ##
121 default HAVE_HARD_RESET=1
122
123 ##
124 ## Build code to export a programmable irq routing table
125 ##
126 default HAVE_PIRQ_TABLE=1
127 default IRQ_SLOT_COUNT=11
128
129 ##
130 ## Build code to export an x86 MP table
131 ## Useful for specifying IRQ routing values
132 ##
133 default HAVE_MP_TABLE=1
134
135 ## ACPI tables will be included
136 default HAVE_ACPI_TABLES=1
137
138 ##
139 ## Build code to export a CMOS option table
140 ##
141 default HAVE_OPTION_TABLE=0
142
143 ##
144 ## Move the default coreboot cmos range off of AMD RTC registers
145 ##
146 default LB_CKS_RANGE_START=49
147 default LB_CKS_RANGE_END=122
148 default LB_CKS_LOC=123
149
150 ##
151 ## Build code for SMP support
152 ## Only worry about 2 micro processors
153 ##
154 default CONFIG_SMP=1
155 default CONFIG_MAX_CPUS=2
156
157 default CONFIG_MAX_PHYSICAL_CPUS=1
158 default CONFIG_LOGICAL_CPUS=1
159
160 #1G memory hole
161 default HW_MEM_HOLE_SIZEK=0x100000
162
163 #VGA Console
164 default CONFIG_CONSOLE_VGA=1
165 default CONFIG_PCI_ROM_RUN=1
166
167 # BTDC: Only one HT device on Herring.
168 #HT Unit ID offset
169 #default HT_CHAIN_UNITID_BASE=0x6
170 default HT_CHAIN_UNITID_BASE=0x0
171
172
173 #real SB Unit ID
174 default HT_CHAIN_END_UNITID_BASE=0x1
175
176 #make the SB HT chain on bus 0
177 default SB_HT_CHAIN_ON_BUS0=1
178
179 ##
180 ## enable CACHE_AS_RAM specifics
181 ##
182 default USE_DCACHE_RAM=1
183 default DCACHE_RAM_BASE=0xc8000
184 default DCACHE_RAM_SIZE=0x8000
185 default DCACHE_RAM_GLOBAL_VAR_SIZE=0x01000
186 default CONFIG_USE_INIT=0
187
188 ##
189 ## Build code to setup a generic IOAPIC
190 ##
191 default CONFIG_IOAPIC=1
192
193 ##
194 ## Clean up the motherboard id strings
195 ##
196 default MAINBOARD_PART_NUMBER="pistachio"
197 default MAINBOARD_VENDOR="amd"
198 default MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID=0x1022
199 default MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID=0x3050
200
201
202 ###
203 ### coreboot layout values
204 ###
205
206 ## ROM_IMAGE_SIZE is the amount of space to allow coreboot to occupy.
207 default ROM_IMAGE_SIZE = 65536
208
209 ##
210 ## Use a small 8K stack
211 ##
212 default STACK_SIZE=0x2000
213
214 ##
215 ## Use a small 16K heap
216 ##
217 default HEAP_SIZE=0x4000
218
219 ##
220 ## Only use the option table in a normal image
221 ##
222 #default USE_OPTION_TABLE = !USE_FALLBACK_IMAGE
223 default USE_OPTION_TABLE = 0
224
225 ##
226 ## coreboot C code runs at this location in RAM
227 ##
228 default _RAMBASE=0x00004000
229
230 ##
231 ## Load the payload from the ROM
232 ##
233 default CONFIG_ROM_PAYLOAD = 1
234
235 ###
236 ### Defaults of options that you may want to override in the target config file
237 ###
238
239 ##
240 ## The default compiler
241 ##
242 default CC="$(CROSS_COMPILE)gcc -m32"
243 default HOSTCC="gcc"
244
245 ##
246 ## Disable the gdb stub by default
247 ##
248 default CONFIG_GDB_STUB=0
249
250
251 default CONFIG_USE_PRINTK_IN_CAR=1
252
253 ##
254 ## The Serial Console
255 ##
256
257 # To Enable the Serial Console
258 default CONFIG_CONSOLE_SERIAL8250=1
259
260 ## Select the serial console baud rate
261 default TTYS0_BAUD=115200
262 #default TTYS0_BAUD=57600
263 #default TTYS0_BAUD=38400
264 #default TTYS0_BAUD=19200
265 #default TTYS0_BAUD=9600
266 #default TTYS0_BAUD=4800
267 #default TTYS0_BAUD=2400
268 #default TTYS0_BAUD=1200
269
270 # Select the serial console base port
271 default TTYS0_BASE=0x3f8
272
273 # Select the serial protocol
274 # This defaults to 8 data bits, 1 stop bit, and no parity
275 default TTYS0_LCS=0x3
276
277 ##
278 ### Select the coreboot loglevel
279 ##
280 ## EMERG      1   system is unusable
281 ## ALERT      2   action must be taken immediately
282 ## CRIT       3   critical conditions
283 ## ERR        4   error conditions
284 ## WARNING    5   warning conditions
285 ## NOTICE     6   normal but significant condition
286 ## INFO       7   informational
287 ## DEBUG      8   debug-level messages
288 ## SPEW       9   Way too many details
289
290 ## Request this level of debugging output
291 default  DEFAULT_CONSOLE_LOGLEVEL=8
292 ## At a maximum only compile in this level of debugging
293 default  MAXIMUM_CONSOLE_LOGLEVEL=8
294
295 ##
296 ## Select power on after power fail setting
297 default MAINBOARD_POWER_ON_AFTER_POWER_FAIL="MAINBOARD_POWER_ON"
298
299 default CONFIG_VIDEO_MB=1
300 default CONFIG_GFXUMA=1
301 default HAVE_MAINBOARD_RESOURCES=1
302
303 ### End Options.lb
304 #
305 # ROMFS
306 #
307 #
308 default CONFIG_ROMFS=0
309 end