Unify Local APIC address definitions
[coreboot.git] / src / mainboard / amd / persimmon / mptable.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2011 Advanced Micro Devices, Inc.
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; version 2 of the License.
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA 02110-1301 USA
18  */
19
20
21 #include <console/console.h>
22 #include <arch/smp/mpspec.h>
23 #include <device/pci.h>
24 #include <arch/io.h>
25 #include <string.h>
26 #include <stdint.h>
27 #include <cpu/amd/amdfam14.h>
28 #include <SBPLATFORM.h>
29
30 extern u8 bus_sb800[2];
31
32 extern u32 apicid_sb800;
33
34 extern u32 bus_type[256];
35 extern u32 sbdn_sb800;
36
37 u8 intr_data[] = {
38         [0x00] = 0x10,0x11,0x12,0x13,0x14,0x15,0x16,0x17, /* INTA# - INTH# */
39         [0x08] = 0x00,0x00,0x00,0x00,0x1F,0x1F,0x1F,0x1F, /* Misc-nil,0,1,2, INT from Serial irq */
40         [0x10] = 0x09,0x1F,0x1F,0x10,0x1F,0x12,0x1F,0x00,0x00,0x00,0x00,0x00,0x00,0x00,0x00,0x00,
41         0x1F,0x1F,0x1F,0x1F,0x1F,0x1F,0x00,0x00,0x00,0x00,0x00,0x00,0x00,0x00,0x00,0x00,
42         0x12,0x11,0x12,0x11,0x12,0x11,0x12,0x00,0x00,0x00,0x00,0x00,0x00,0x00,0x00,0x00,
43         0x11,0x13,0x00,0x00,0x00,0x00,0x00,0x00,0x00,0x00,0x00,0x00,0x00,0x00,0x00,0x00,
44         0x10,0x11,0x12,0x13
45 };
46
47 static void *smp_write_config_table(void *v)
48 {
49         struct mp_config_table *mc;
50         int bus_isa;
51
52         mc = (void *)(((char *)v) + SMP_FLOATING_TABLE_LEN);
53
54         mptable_init(mc, LOCAL_APIC_ADDR);
55         memcpy(mc->mpc_oem, "AMD         ", 8);
56
57         smp_write_processors(mc);
58
59         get_bus_conf();
60
61         mptable_write_buses(mc, NULL, &bus_isa);
62
63         /* I/O APICs:    APIC ID Version State   Address */
64
65         u32 dword;
66         u8 byte;
67
68         ReadPMIO(SB_PMIOA_REG34, AccWidthUint32, &dword);
69         dword &= 0xFFFFFFF0;
70         smp_write_ioapic(mc, apicid_sb800, 0x21, dword);
71
72         for (byte = 0x0; byte < sizeof(intr_data); byte ++) {
73         outb(byte | 0x80, 0xC00);
74         outb(intr_data[byte], 0xC01);
75         }
76
77         /* I/O Ints:    Type    Polarity        Trigger  Bus ID  IRQ    APIC ID PIN# */
78 #define IO_LOCAL_INT(type, intr, apicid, pin) \
79         smp_write_lintsrc(mc, (type), MP_IRQ_TRIGGER_EDGE | MP_IRQ_POLARITY_HIGH, bus_isa, (intr), (apicid), (pin));
80
81         mptable_add_isa_interrupts(mc, bus_isa, apicid_sb800, 0);
82
83         /* PCI interrupts are level triggered, and are
84          * associated with a specific bus/device/function tuple.
85          */
86 #if CONFIG_GENERATE_ACPI_TABLES == 0
87 #define PCI_INT(bus, dev, fn, pin) \
88                 smp_write_intsrc(mc, mp_INT, MP_IRQ_TRIGGER_LEVEL|MP_IRQ_POLARITY_LOW, (bus), (((dev)<<2)|(fn)), apicid_sb800, (pin))
89 #else
90 #define PCI_INT(bus, dev, fn, pin)
91 #endif
92
93         /* APU Internal Graphic Device*/
94         PCI_INT(0x0, 0x01, 0x0, intr_data[0x02]);
95         PCI_INT(0x0, 0x01, 0x1, intr_data[0x03]);
96
97         //PCI_INT(0x0, 0x14, 0x1, 0x11); /* IDE. */
98         PCI_INT(0x0, 0x14, 0x0, 0x10);
99         /* Southbridge HD Audio: */
100         PCI_INT(0x0, 0x14, 0x2, 0x12);
101
102         PCI_INT(0x0, 0x12, 0x0, intr_data[0x30]); /* USB */
103         PCI_INT(0x0, 0x12, 0x1, intr_data[0x31]);
104         PCI_INT(0x0, 0x13, 0x0, intr_data[0x32]);
105         PCI_INT(0x0, 0x13, 0x1, intr_data[0x33]);
106         PCI_INT(0x0, 0x16, 0x0, intr_data[0x34]);
107         PCI_INT(0x0, 0x16, 0x1, intr_data[0x35]);
108
109         /* sata */
110         PCI_INT(0x0, 0x11, 0x0, intr_data[0x41]);
111
112         /* on board NIC & Slot PCIE.    */
113
114         /* PCI slots */
115         /* PCI_SLOT 0. */
116         PCI_INT(bus_sb800[1], 0x5, 0x0, 0x14);
117         PCI_INT(bus_sb800[1], 0x5, 0x1, 0x15);
118         PCI_INT(bus_sb800[1], 0x5, 0x2, 0x16);
119         PCI_INT(bus_sb800[1], 0x5, 0x3, 0x17);
120
121         /* PCI_SLOT 1. */
122         PCI_INT(bus_sb800[1], 0x6, 0x0, 0x15);
123         PCI_INT(bus_sb800[1], 0x6, 0x1, 0x16);
124         PCI_INT(bus_sb800[1], 0x6, 0x2, 0x17);
125         PCI_INT(bus_sb800[1], 0x6, 0x3, 0x14);
126
127         /* PCI_SLOT 2. */
128         PCI_INT(bus_sb800[1], 0x7, 0x0, 0x16);
129         PCI_INT(bus_sb800[1], 0x7, 0x1, 0x17);
130         PCI_INT(bus_sb800[1], 0x7, 0x2, 0x14);
131         PCI_INT(bus_sb800[1], 0x7, 0x3, 0x15);
132
133         PCI_INT(bus_sb800[2], 0x0, 0x0, 0x12);
134         PCI_INT(bus_sb800[2], 0x0, 0x1, 0x13);
135         PCI_INT(bus_sb800[2], 0x0, 0x2, 0x14);
136
137         /* PCIe PortA */
138         PCI_INT(0x0, 0x15, 0x0, 0x10);
139         /* PCIe PortB */
140         PCI_INT(0x0, 0x15, 0x1, 0x11);
141         /* PCIe PortC */
142         PCI_INT(0x0, 0x15, 0x2, 0x12);
143         /* PCIe PortD */
144         PCI_INT(0x0, 0x15, 0x3, 0x13);
145
146         /*Local Ints:    Type   Polarity        Trigger  Bus ID  IRQ    APIC ID PIN# */
147         IO_LOCAL_INT(mp_ExtINT, 0x0, MP_APIC_ALL, 0x0);
148         IO_LOCAL_INT(mp_NMI, 0x0, MP_APIC_ALL, 0x1);
149         /* There is no extension information... */
150
151         /* Compute the checksums */
152         return mptable_finalize(mc);
153 }
154
155 unsigned long write_smp_table(unsigned long addr)
156 {
157         void *v;
158         v = smp_write_floating_table(addr, 0);
159         return (unsigned long)smp_write_config_table(v);
160 }