the tool chain settings should not be in renamed (as they will never live in
[coreboot.git] / src / mainboard / amd / norwich / Options.lb
1 uses CONFIG_HAVE_MP_TABLE
2 uses CONFIG_CBFS
3 uses CONFIG_HAVE_PIRQ_TABLE
4 uses CONFIG_USE_FALLBACK_IMAGE
5 uses CONFIG_HAVE_FALLBACK_BOOT
6 uses CONFIG_HAVE_HARD_RESET
7 uses CONFIG_HAVE_OPTION_TABLE
8 uses CONFIG_USE_OPTION_TABLE
9 uses CONFIG_ROM_PAYLOAD
10 uses CONFIG_IRQ_SLOT_COUNT
11 uses CONFIG_MAINBOARD
12 uses CONFIG_MAINBOARD_VENDOR
13 uses CONFIG_MAINBOARD_PART_NUMBER
14 uses COREBOOT_EXTRA_VERSION
15 uses CONFIG_ARCH
16 uses CONFIG_FALLBACK_SIZE
17 uses CONFIG_STACK_SIZE
18 uses CONFIG_HEAP_SIZE
19 uses CONFIG_ROM_SIZE
20 uses CONFIG_ROM_SECTION_SIZE
21 uses CONFIG_ROM_IMAGE_SIZE
22 uses CONFIG_ROM_SECTION_SIZE
23 uses CONFIG_ROM_SECTION_OFFSET
24 uses CONFIG_ROM_PAYLOAD_START
25 uses CONFIG_COMPRESSED_PAYLOAD_NRV2B
26 uses CONFIG_COMPRESSED_PAYLOAD_LZMA
27 uses CONFIG_PRECOMPRESSED_PAYLOAD
28 uses CONFIG_PAYLOAD_SIZE
29 uses CONFIG_ROMBASE
30 uses CONFIG_RAMBASE
31 uses CONFIG_XIP_ROM_SIZE
32 uses CONFIG_XIP_ROM_BASE
33 uses CONFIG_HAVE_MP_TABLE
34 uses CONFIG_CROSS_COMPILE
35 uses CC
36 uses HOSTCC
37 uses CONFIG_OBJCOPY
38 uses CONFIG_DEFAULT_CONSOLE_LOGLEVEL
39 uses CONFIG_MAXIMUM_CONSOLE_LOGLEVEL
40 uses CONFIG_CONSOLE_SERIAL8250
41 uses CONFIG_TTYS0_BAUD
42 uses CONFIG_TTYS0_BASE
43 uses CONFIG_TTYS0_LCS
44 uses CONFIG_UDELAY_TSC
45 uses CONFIG_TSC_X86RDTSC_CALIBRATE_WITH_TIMER2
46 uses CONFIG_CONSOLE_VGA
47 uses CONFIG_PCI_ROM_RUN
48 uses CONFIG_VIDEO_MB
49 uses CONFIG_USE_DCACHE_RAM
50 uses CONFIG_DCACHE_RAM_BASE
51 uses CONFIG_DCACHE_RAM_SIZE
52 uses CONFIG_USE_PRINTK_IN_CAR
53 uses CONFIG_PIRQ_ROUTE
54
55 ## CONFIG_ROM_SIZE is the size of boot ROM that this board will use.
56 default CONFIG_ROM_SIZE  = 256*1024
57
58 ###
59 ### Build options
60 ###
61 default CONFIG_CONSOLE_VGA=0
62 default CONFIG_VIDEO_MB=8
63 default CONFIG_PCI_ROM_RUN=0
64
65 ##
66 ## Build code for the fallback boot
67 ##
68 default CONFIG_HAVE_FALLBACK_BOOT=1
69
70 ##
71 ## no MP table
72 ##
73 default CONFIG_HAVE_MP_TABLE=0
74
75 ##
76 ## Build code to reset the motherboard from coreboot
77 ##
78 default CONFIG_HAVE_HARD_RESET=0
79
80 ## Delay timer options
81 ##
82 default CONFIG_UDELAY_TSC=1
83 default CONFIG_TSC_X86RDTSC_CALIBRATE_WITH_TIMER2=1
84
85 ##
86 ## Build code to export a programmable irq routing table
87 ##
88 default CONFIG_HAVE_PIRQ_TABLE=1
89 default CONFIG_IRQ_SLOT_COUNT=6
90 default CONFIG_PIRQ_ROUTE=1
91 #object irq_tables.o
92
93 ##
94 ## Build code to export a CMOS option table
95 ##
96 default CONFIG_HAVE_OPTION_TABLE=0
97
98 ###
99 ### coreboot layout values
100 ###
101
102 ## CONFIG_ROM_IMAGE_SIZE is the amount of space to allow coreboot to occupy.
103 default CONFIG_ROM_IMAGE_SIZE = 65536
104 default CONFIG_FALLBACK_SIZE = 131072
105
106 ##
107 ## enable CACHE_AS_RAM specifics
108 ##
109 default CONFIG_USE_DCACHE_RAM=1
110 default CONFIG_DCACHE_RAM_BASE=0xc8000
111 default CONFIG_DCACHE_RAM_SIZE=0x08000
112 default CONFIG_USE_PRINTK_IN_CAR=1
113
114 ##
115 ## Use a small 8K stack
116 ##
117 default CONFIG_STACK_SIZE=0x2000
118
119 ##
120 ## Use a small 16K heap
121 ##
122 default CONFIG_HEAP_SIZE=0x4000
123
124 ##
125 ## Only use the option table in a normal image
126 ##
127 #default CONFIG_USE_OPTION_TABLE = !CONFIG_USE_FALLBACK_IMAGE
128 default CONFIG_USE_OPTION_TABLE = 0
129
130 default CONFIG_RAMBASE = 0x00004000
131
132 default CONFIG_ROM_PAYLOAD     = 1
133
134 ##
135 ## The default compiler
136 ##
137 default CONFIG_CROSS_COMPILE=""
138 default CC="$(CONFIG_CROSS_COMPILE)gcc -m32"
139 default HOSTCC="gcc"
140
141 ##
142 ## The Serial Console
143 ##
144
145 # To Enable the Serial Console
146 default CONFIG_CONSOLE_SERIAL8250=1
147
148 ## Select the serial console baud rate
149 default CONFIG_TTYS0_BAUD=115200
150 #default CONFIG_TTYS0_BAUD=57600
151 #default CONFIG_TTYS0_BAUD=38400
152 #default CONFIG_TTYS0_BAUD=19200
153 #default CONFIG_TTYS0_BAUD=9600
154 #default CONFIG_TTYS0_BAUD=4800
155 #default CONFIG_TTYS0_BAUD=2400
156 #default CONFIG_TTYS0_BAUD=1200
157
158 # Select the serial console base port
159 default CONFIG_TTYS0_BASE=0x3f8
160
161 # Select the serial protocol
162 # This defaults to 8 data bits, 1 stop bit, and no parity
163 default CONFIG_TTYS0_LCS=0x3
164
165 ##
166 ### Select the coreboot loglevel
167 ##
168 ## EMERG      1   system is unusable
169 ## ALERT      2   action must be taken immediately
170 ## CRIT       3   critical conditions
171 ## ERR        4   error conditions
172 ## WARNING    5   warning conditions
173 ## NOTICE     6   normal but significant condition
174 ## INFO       7   informational
175 ## CONFIG_DEBUG      8   debug-level messages
176 ## SPEW       9   Way too many details
177
178 ## Request this level of debugging output
179 default  CONFIG_DEFAULT_CONSOLE_LOGLEVEL=8
180 ## At a maximum only compile in this level of debugging
181 default  CONFIG_MAXIMUM_CONSOLE_LOGLEVEL=8
182
183
184 #
185 # CBFS
186 #
187 #
188 default CONFIG_CBFS=0
189 end