Add CONFIG_GENERATE_* for tables so that the user can select which tables not
[coreboot.git] / src / mainboard / amd / db800 / Options.lb
1 uses CONFIG_GENERATE_MP_TABLE
2 uses CONFIG_GENERATE_PIRQ_TABLE
3 uses CONFIG_USE_FALLBACK_IMAGE
4 uses CONFIG_HAVE_FALLBACK_BOOT
5 uses CONFIG_HAVE_HARD_RESET
6 uses CONFIG_HAVE_OPTION_TABLE
7 uses CONFIG_USE_OPTION_TABLE
8 uses CONFIG_ROM_PAYLOAD
9 uses CONFIG_IRQ_SLOT_COUNT
10 uses CONFIG_MAINBOARD
11 uses CONFIG_MAINBOARD_VENDOR
12 uses CONFIG_MAINBOARD_PART_NUMBER
13 uses COREBOOT_EXTRA_VERSION
14 uses CONFIG_ARCH
15 uses CONFIG_FALLBACK_SIZE
16 uses CONFIG_STACK_SIZE
17 uses CONFIG_HEAP_SIZE
18 uses CONFIG_ROM_SIZE
19 uses CONFIG_ROM_SECTION_SIZE
20 uses CONFIG_ROM_IMAGE_SIZE
21 uses CONFIG_ROM_SECTION_SIZE
22 uses CONFIG_ROM_SECTION_OFFSET
23 uses CONFIG_COMPRESSED_PAYLOAD_NRV2B
24 uses CONFIG_COMPRESSED_PAYLOAD_LZMA
25 uses CONFIG_PRECOMPRESSED_PAYLOAD
26 uses CONFIG_ROMBASE
27 uses CONFIG_RAMBASE
28 uses CONFIG_XIP_ROM_SIZE
29 uses CONFIG_XIP_ROM_BASE
30 uses CONFIG_GENERATE_MP_TABLE
31 uses CONFIG_CROSS_COMPILE
32 uses CC
33 uses HOSTCC
34 uses CONFIG_OBJCOPY
35 uses CONFIG_DEFAULT_CONSOLE_LOGLEVEL
36 uses CONFIG_MAXIMUM_CONSOLE_LOGLEVEL
37 uses CONFIG_CONSOLE_SERIAL8250
38 uses CONFIG_TTYS0_BAUD
39 uses CONFIG_TTYS0_BASE
40 uses CONFIG_TTYS0_LCS
41 uses CONFIG_UDELAY_TSC
42 uses CONFIG_TSC_X86RDTSC_CALIBRATE_WITH_TIMER2
43 uses CONFIG_CONSOLE_VGA
44 uses CONFIG_PCI_ROM_RUN
45 uses CONFIG_VIDEO_MB
46 uses CONFIG_USE_DCACHE_RAM
47 uses CONFIG_DCACHE_RAM_BASE
48 uses CONFIG_DCACHE_RAM_SIZE
49 uses CONFIG_USE_PRINTK_IN_CAR
50 uses CONFIG_PIRQ_ROUTE
51
52 ## CONFIG_ROM_SIZE is the size of boot ROM that this board will use.
53 default CONFIG_ROM_SIZE  = 256*1024
54
55 ###
56 ### Build options
57 ###
58 default CONFIG_CONSOLE_VGA=0
59 default CONFIG_VIDEO_MB=8
60 default CONFIG_PCI_ROM_RUN=0
61
62 ##
63 ## Build code for the fallback boot
64 ##
65 default CONFIG_HAVE_FALLBACK_BOOT=1
66
67 ##
68 ## no MP table
69 ##
70 default CONFIG_GENERATE_MP_TABLE=0
71
72 ##
73 ## Build code to reset the motherboard from coreboot
74 ##
75 default CONFIG_HAVE_HARD_RESET=0
76
77 ## Delay timer options
78 ##
79 default CONFIG_UDELAY_TSC=1
80 default CONFIG_TSC_X86RDTSC_CALIBRATE_WITH_TIMER2=1
81
82 ##
83 ## Build code to export a programmable irq routing table
84 ##
85 default CONFIG_GENERATE_PIRQ_TABLE=1
86 default CONFIG_IRQ_SLOT_COUNT=4
87 default CONFIG_PIRQ_ROUTE=1
88 #object irq_tables.o
89
90 ##
91 ## Build code to export a CMOS option table
92 ##
93 default CONFIG_HAVE_OPTION_TABLE=0
94
95 ###
96 ### coreboot layout values
97 ###
98
99 ## CONFIG_ROM_IMAGE_SIZE is the amount of space to allow coreboot to occupy.
100 default CONFIG_ROM_IMAGE_SIZE = 65536
101 default CONFIG_FALLBACK_SIZE = CONFIG_ROM_IMAGE_SIZE
102
103 ##
104 ## enable CACHE_AS_RAM specifics
105 ##
106 default CONFIG_USE_DCACHE_RAM=1
107 default CONFIG_DCACHE_RAM_BASE=0xc8000
108 default CONFIG_DCACHE_RAM_SIZE=0x08000
109 default CONFIG_USE_PRINTK_IN_CAR=1
110
111 ##
112 ## Use a small 8K stack
113 ##
114 default CONFIG_STACK_SIZE=0x2000
115
116 ##
117 ## Use a small 16K heap
118 ##
119 default CONFIG_HEAP_SIZE=0x4000
120
121 ##
122 ## Only use the option table in a normal image
123 ##
124 #default CONFIG_USE_OPTION_TABLE = !CONFIG_USE_FALLBACK_IMAGE
125 default CONFIG_USE_OPTION_TABLE = 0
126
127 default CONFIG_RAMBASE = 0x00004000
128
129 default CONFIG_ROM_PAYLOAD = 1
130
131 ##
132 ## The default compiler
133 ##
134 default CONFIG_CROSS_COMPILE=""
135 default CC="$(CONFIG_CROSS_COMPILE)gcc -m32"
136 default HOSTCC="gcc"
137
138 ##
139 ## The Serial Console
140 ##
141
142 # To Enable the Serial Console
143 default CONFIG_CONSOLE_SERIAL8250=1
144
145 ## Select the serial console baud rate
146 default CONFIG_TTYS0_BAUD=115200
147 #default CONFIG_TTYS0_BAUD=57600
148 #default CONFIG_TTYS0_BAUD=38400
149 #default CONFIG_TTYS0_BAUD=19200
150 #default CONFIG_TTYS0_BAUD=9600
151 #default CONFIG_TTYS0_BAUD=4800
152 #default CONFIG_TTYS0_BAUD=2400
153 #default CONFIG_TTYS0_BAUD=1200
154
155 # Select the serial console base port
156 default CONFIG_TTYS0_BASE=0x3f8
157
158 # Select the serial protocol
159 # This defaults to 8 data bits, 1 stop bit, and no parity
160 default CONFIG_TTYS0_LCS=0x3
161
162 ##
163 ### Select the coreboot loglevel
164 ##
165 ## EMERG      1   system is unusable
166 ## ALERT      2   action must be taken immediately
167 ## CRIT       3   critical conditions
168 ## ERR        4   error conditions
169 ## WARNING    5   warning conditions
170 ## NOTICE     6   normal but significant condition
171 ## INFO       7   informational
172 ## CONFIG_DEBUG      8   debug-level messages
173 ## SPEW       9   Way too many details
174
175 ## Request this level of debugging output
176 default  CONFIG_DEFAULT_CONSOLE_LOGLEVEL=8
177 ## At a maximum only compile in this level of debugging
178 default  CONFIG_MAXIMUM_CONSOLE_LOGLEVEL=8
179
180 end