Cosmetics and coding style fixes in devices/*.
[coreboot.git] / src / devices / pciexp_device.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2005 Linux Networx
5  * (Written by Eric Biederman <ebiederman@lnxi.com> for Linux Networx)
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; version 2 of the License.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
19  */
20
21 #include <console/console.h>
22 #include <device/device.h>
23 #include <device/pci.h>
24 #include <device/pci_ids.h>
25 #include <device/pciexp.h>
26
27 static void pciexp_tune_dev(device_t dev)
28 {
29         unsigned int cap;
30
31         cap = pci_find_capability(dev, PCI_CAP_ID_PCIE);
32         if (!cap)
33                 return;
34
35 #ifdef CONFIG_PCIE_TUNING
36         printk(BIOS_DEBUG, "PCIe: tuning %s\n", dev_path(dev));
37
38         // TODO make this depending on ASPM
39         /* Enable ASPM Role Based Error Reporting */
40         u32 reg32;
41         reg32 = pci_read_config32(dev, cap + PCI_EXP_DEVCAP);
42         reg32 |= PCI_EXP_DEVCAP_RBER;
43         pci_write_config32(dev, cap + PCI_EXP_DEVCAP, reg32);
44 #endif
45 }
46
47 unsigned int pciexp_scan_bus(struct bus *bus, unsigned int min_devfn,
48                              unsigned int max_devfn, unsigned int max)
49 {
50         device_t child;
51
52         max = pci_scan_bus(bus, min_devfn, max_devfn, max);
53
54         for (child = bus->children; child; child = child->sibling) {
55                 if ((child->path.pci.devfn < min_devfn) ||
56                     (child->path.pci.devfn > max_devfn)) {
57                         continue;
58                 }
59                 pciexp_tune_dev(child);
60         }
61         return max;
62 }
63
64 unsigned int pciexp_scan_bridge(device_t dev, unsigned int max)
65 {
66         return do_pci_scan_bridge(dev, max, pciexp_scan_bus);
67 }
68
69 /** Default device operations for PCI Express bridges */
70 static struct pci_operations pciexp_bus_ops_pci = {
71         .set_subsystem = 0,
72 };
73
74 struct device_operations default_pciexp_ops_bus = {
75         .read_resources   = pci_bus_read_resources,
76         .set_resources    = pci_dev_set_resources,
77         .enable_resources = pci_bus_enable_resources,
78         .init             = 0,
79         .scan_bus         = pciexp_scan_bridge,
80         .enable           = 0,
81         .reset_bus        = pci_bus_reset,
82         .ops_pci          = &pciexp_bus_ops_pci,
83 };