d0511a75ce83eb3c790e542b9214ed71bc7b8910
[coreboot.git] / src / cpu / amd / model_10xxx / model_10xxx_init.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 Advanced Micro Devices, Inc.
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; version 2 of the License.
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
18  */
19
20 #include <console/console.h>
21 #include <cpu/x86/msr.h>
22 #include <cpu/amd/mtrr.h>
23 #include <device/device.h>
24 #include <device/pci.h>
25 #include <string.h>
26 #include <cpu/x86/msr.h>
27 #include <cpu/x86/pae.h>
28 #include <pc80/mc146818rtc.h>
29 #include <cpu/x86/lapic.h>
30
31 #include "../../../northbridge/amd/amdfam10/amdfam10.h"
32
33 #include <cpu/amd/model_10xxx_rev.h>
34 #include <cpu/cpu.h>
35 #include <cpu/x86/cache.h>
36 #include <cpu/x86/mtrr.h>
37 #include <cpu/amd/multicore.h>
38 #include <cpu/amd/model_10xxx_msr.h>
39
40 extern device_t get_node_pci(u32 nodeid, u32 fn);
41
42 #define MCI_STATUS 0x401
43
44 msr_t rdmsr_amd(u32 index)
45 {
46         msr_t result;
47         __asm__ __volatile__(
48                 "rdmsr"
49                 :"=a"(result.lo), "=d"(result.hi)
50                 :"c"(index), "D"(0x9c5a203a)
51         );
52         return result;
53 }
54
55 void wrmsr_amd(u32 index, msr_t msr)
56 {
57         __asm__ __volatile__(
58                 "wrmsr"
59                 :       /* No outputs */
60                 :"c"(index), "a"(msr.lo), "d"(msr.hi), "D"(0x9c5a203a)
61         );
62 }
63
64 static void model_10xxx_init(device_t dev)
65 {
66         u8 i;
67         msr_t msr;
68         struct node_core_id id;
69 #if CONFIG_LOGICAL_CPUS == 1
70         u32 siblings;
71 #endif
72
73         id = get_node_core_id(read_nb_cfg_54());        /* nb_cfg_54 can not be set */
74         printk(BIOS_DEBUG, "nodeid = %02d, coreid = %02d\n", id.nodeid, id.coreid);
75
76         /* Turn on caching if we haven't already */
77         x86_enable_cache();
78         amd_setup_mtrrs();
79         x86_mtrr_check();
80
81         disable_cache();
82
83         /* zero the machine check error status registers */
84         msr.lo = 0;
85         msr.hi = 0;
86         for (i = 0; i < 5; i++) {
87                 wrmsr(MCI_STATUS + (i * 4), msr);
88         }
89
90         enable_cache();
91
92         /* Enable the local cpu apics */
93         setup_lapic();
94
95         /* Set the processor name string */
96         init_processor_name();
97
98 #if CONFIG_LOGICAL_CPUS == 1
99         siblings = cpuid_ecx(0x80000008) & 0xff;
100
101         if (siblings > 0) {
102                 msr = rdmsr_amd(CPU_ID_FEATURES_MSR);
103                 msr.lo |= 1 << 28;
104                 wrmsr_amd(CPU_ID_FEATURES_MSR, msr);
105
106                 msr = rdmsr_amd(CPU_ID_EXT_FEATURES_MSR);
107                 msr.hi |= 1 << (33 - 32);
108                 wrmsr_amd(CPU_ID_EXT_FEATURES_MSR, msr);
109         }
110         printk(BIOS_DEBUG, "siblings = %02d, ", siblings);
111 #endif
112
113         /* DisableCf8ExtCfg */
114         msr = rdmsr(NB_CFG_MSR);
115         msr.hi &= ~(1 << (46 - 32));
116         wrmsr(NB_CFG_MSR, msr);
117
118         /* Write protect SMM space with SMMLOCK. */
119         msr = rdmsr(HWCR_MSR);
120         msr.lo |= (1 << 0);
121         wrmsr(HWCR_MSR, msr);
122
123 }
124
125 static struct device_operations cpu_dev_ops = {
126         .init = model_10xxx_init,
127 };
128
129 static struct cpu_device_id cpu_table[] = {
130 //AMD_GH_SUPPORT
131         { X86_VENDOR_AMD, 0x100f00 },           /* SH-F0 L1 */
132         { X86_VENDOR_AMD, 0x100f10 },           /* M2 */
133         { X86_VENDOR_AMD, 0x100f20 },           /* S1g1 */
134         { X86_VENDOR_AMD, 0x100f21 },
135         { X86_VENDOR_AMD, 0x100f2A },
136         { X86_VENDOR_AMD, 0x100f22 },
137         { X86_VENDOR_AMD, 0x100f23 },
138         { X86_VENDOR_AMD, 0x100f40 },           /* RB-C0 */
139         { X86_VENDOR_AMD, 0x100F42 },           /* RB-C2 */ 
140         { X86_VENDOR_AMD, 0x100F52 },           /* BL-C2 */ 
141         { X86_VENDOR_AMD, 0x100F62 },           /* DA-C2 */ 
142         { X86_VENDOR_AMD, 0x100F80 },           /* HY-D0 */ 
143         { 0, 0 },
144 };
145
146 static const struct cpu_driver model_10xxx __cpu_driver = {
147         .ops      = &cpu_dev_ops,
148         .id_table = cpu_table,
149 };