64c359e8d05bd5c15fd6215d26ea83b053d6129c
[coreboot.git] / src / Kconfig
1 ##
2 ## This file is part of the coreboot project.
3 ##
4 ## Copyright (C) 2009-2010 coresystems GmbH
5 ##
6 ## This program is free software; you can redistribute it and/or modify
7 ## it under the terms of the GNU General Public License as published by
8 ## the Free Software Foundation; version 2 of the License.
9 ##
10 ## This program is distributed in the hope that it will be useful,
11 ## but WITHOUT ANY WARRANTY; without even the implied warranty of
12 ## MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13 ## GNU General Public License for more details.
14 ##
15 ## You should have received a copy of the GNU General Public License
16 ## along with this program; if not, write to the Free Software
17 ## Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
18 ##
19
20 mainmenu "Coreboot Configuration"
21
22 menu "General setup"
23
24 config EXPERT
25         bool "Expert mode"
26         help
27           This allows you to select certain advanced configuration options.
28
29           Warning: Only enable this option if you really know what you are
30           doing! You have been warned!
31
32 config LOCALVERSION
33         string "Local version string"
34         help
35           Append an extra string to the end of the coreboot version.
36
37           This can be useful if, for instance, you want to append the
38           respective board's hostname or some other identifying string to
39           the coreboot version number, so that you can easily distinguish
40           boot logs of different boards from each other.
41
42 config CBFS_PREFIX
43         string "CBFS prefix to use"
44         default "fallback"
45         help
46           Select the prefix to all files put into the image. It's "fallback"
47           by default, "normal" is a common alternative.
48
49 choice
50         prompt "Compiler"
51         default COMPILER_GCC
52         help
53           This option allows you to select the compiler used for building
54           coreboot.
55
56 config COMPILER_GCC
57         bool "GCC"
58 config COMPILER_LLVM_CLANG
59         bool "LLVM/clang"
60 endchoice
61
62 config SCANBUILD_ENABLE
63         bool "Build with scan-build for static analysis"
64         default n
65         help
66           Changes the build process to scan-build is used.
67           Requires scan-build in path.
68
69 config SCANBUILD_REPORT_LOCATION
70         string "Directory to put scan-build report in"
71         default ""
72         depends on SCANBUILD_ENABLE
73         help
74           Where the scan-build report should be stored
75
76 config CCACHE
77         bool "ccache"
78         default n
79         help
80           Enables the use of ccache for faster builds.
81           Requires ccache in path.
82
83 config SCONFIG_GENPARSER
84         bool "Generate SCONFIG parser using flex and bison"
85         default n
86         depends on EXPERT
87         help
88           Enable this option if you are working on the sconfig
89           device tree parser and made changes to sconfig.l and
90           sconfig.y.
91           Otherwise, say N.
92
93 config USE_OPTION_TABLE
94         bool "Use CMOS for configuration values"
95         default n
96         depends on HAVE_OPTION_TABLE
97         help
98           Enable this option if coreboot shall read options from the "CMOS"
99           NVRAM instead of using hard coded values.
100
101 config COMPRESS_RAMSTAGE
102         bool "Compress ramstage with LZMA"
103         default y
104         help
105           Compress ramstage to save memory in the flash image. Note
106           that decompression might slow down booting if the boot flash
107           is connected through a slow Link (i.e. SPI)
108
109 config INCLUDE_CONFIG_FILE
110   bool "Include the coreboot config file into the ROM image"
111         default y
112   help
113     Include in CBFS the coreboot config file that was used to compile the ROM image
114
115 endmenu
116
117 source src/mainboard/Kconfig
118
119 # This option is used to set the architecture of a mainboard to X86.
120 # It is usually set in mainboard/*/Kconfig.
121 config ARCH_X86
122         bool
123         default n
124
125 if ARCH_X86
126 source src/arch/x86/Kconfig
127 endif
128
129 menu "Chipset"
130
131 comment "CPU"
132 source src/cpu/Kconfig
133 comment "Northbridge"
134 source src/northbridge/Kconfig
135 comment "Southbridge"
136 source src/southbridge/Kconfig
137 comment "Super I/O"
138 source src/superio/Kconfig
139 comment "Devices"
140 source src/devices/Kconfig
141 comment "Embedded Controllers"
142 source src/ec/Kconfig
143
144 endmenu
145
146 menu "Generic Drivers"
147 source src/drivers/Kconfig
148 endmenu
149
150 config PCI_BUS_SEGN_BITS
151         int
152         default 0
153
154 config PCI_ROM_RUN
155         bool
156         default n
157
158 config HEAP_SIZE
159         hex
160         default 0x4000
161
162 config MAX_CPUS
163         int
164         default 1
165
166 config MMCONF_SUPPORT_DEFAULT
167         bool
168         default n
169
170 config MMCONF_SUPPORT
171         bool
172         default n
173
174 source src/console/Kconfig
175
176 # This should default to N and be set by SuperI/O drivers that have an UART
177 config HAVE_UART_IO_MAPPED
178         bool
179         default y
180
181 config HAVE_UART_MEMORY_MAPPED
182         bool
183         default n
184
185 config HAVE_ACPI_RESUME
186         bool
187         default n
188
189 config HAVE_ACPI_SLIC
190         bool
191         default n
192
193 config ACPI_SSDTX_NUM
194         int
195         default 0
196
197 config HAVE_HARD_RESET
198         bool
199         default y if BOARD_HAS_HARD_RESET
200         default n
201         help
202           This variable specifies whether a given board has a hard_reset
203           function, no matter if it's provided by board code or chipset code.
204
205 config HAVE_INIT_TIMER
206         bool
207         default n if UDELAY_IO
208         default y
209
210 config HAVE_MAINBOARD_RESOURCES
211         bool
212         default n
213
214 config USE_OPTION_TABLE
215         bool
216         default n
217
218 config HAVE_OPTION_TABLE
219         bool
220         default n
221         help
222           This variable specifies whether a given board has a cmos.layout
223           file containing NVRAM/CMOS bit definitions.
224           It defaults to 'n' but can be selected in mainboard/*/Kconfig.
225
226 config PIRQ_ROUTE
227         bool
228         default n
229
230 config HAVE_SMI_HANDLER
231         bool
232         default n
233
234 config PCI_IO_CFG_EXT
235         bool
236         default n
237
238 config IOAPIC
239         bool
240         default n
241
242 # TODO: Can probably be removed once all chipsets have kconfig options for it.
243 config VIDEO_MB
244         int
245         default 0
246
247 config USE_WATCHDOG_ON_BOOT
248         bool
249         default n
250
251 config VGA
252         bool
253         default n
254         help
255           Build board-specific VGA code.
256
257 config GFXUMA
258         bool
259         default n
260         help
261           Enable Unified Memory Architecture for graphics.
262
263 # TODO
264 # menu "Drivers"
265 #
266 # endmenu
267
268 config HAVE_ACPI_TABLES
269         bool
270         help
271           This variable specifies whether a given board has ACPI table support.
272           It is usually set in mainboard/*/Kconfig.
273           Whether or not the ACPI tables are actually generated by coreboot
274           is configurable by the user via GENERATE_ACPI_TABLES.
275
276 config HAVE_MP_TABLE
277         bool
278         help
279           This variable specifies whether a given board has MP table support.
280           It is usually set in mainboard/*/Kconfig.
281           Whether or not the MP table is actually generated by coreboot
282           is configurable by the user via GENERATE_MP_TABLE.
283
284 config HAVE_PIRQ_TABLE
285         bool
286         help
287           This variable specifies whether a given board has PIRQ table support.
288           It is usually set in mainboard/*/Kconfig.
289           Whether or not the PIRQ table is actually generated by coreboot
290           is configurable by the user via GENERATE_PIRQ_TABLE.
291
292 #These Options are here to avoid "undefined" warnings.
293 #The actual selection and help texts are in the following menu.
294
295 config GENERATE_ACPI_TABLES
296         bool
297         default HAVE_ACPI_TABLES
298
299 config GENERATE_MP_TABLE
300         bool
301         default HAVE_MP_TABLE
302
303 config GENERATE_PIRQ_TABLE
304         bool
305         default HAVE_PIRQ_TABLE
306
307 config GENERATE_SMBIOS_TABLES
308         bool
309         default y
310
311 menu "System tables"
312
313 config WRITE_HIGH_TABLES
314         bool "Write 'high' tables to avoid being overwritten in F segment"
315         default y
316
317 config MULTIBOOT
318         bool "Generate Multiboot tables (for GRUB2)"
319         default y
320
321 config GENERATE_ACPI_TABLES
322         depends on HAVE_ACPI_TABLES
323         bool "Generate ACPI tables"
324         default y
325         help
326           Generate ACPI tables for this board.
327
328           If unsure, say Y.
329
330 config GENERATE_MP_TABLE
331         depends on HAVE_MP_TABLE
332         bool "Generate an MP table"
333         default y
334         help
335           Generate an MP table (conforming to the Intel MultiProcessor
336           specification 1.4) for this board.
337
338           If unsure, say Y.
339
340 config GENERATE_PIRQ_TABLE
341         depends on HAVE_PIRQ_TABLE
342         bool "Generate a PIRQ table"
343         default y
344         help
345           Generate a PIRQ table for this board.
346
347           If unsure, say Y.
348
349 config GENERATE_SMBIOS_TABLES
350         depends on ARCH_X86
351         bool "Generate SMBIOS tables"
352         default y
353         help
354           Generate SMBIOS tables for this board.
355
356           If unsure, say Y.
357
358 endmenu
359
360 menu "Payload"
361
362 choice
363         prompt "Add a payload"
364         default PAYLOAD_NONE if !ARCH_X86
365         default PAYLOAD_SEABIOS if ARCH_X86
366
367 config PAYLOAD_NONE
368         bool "None"
369         help
370           Select this option if you want to create an "empty" coreboot
371           ROM image for a certain mainboard, i.e. a coreboot ROM image
372           which does not yet contain a payload.
373
374           For such an image to be useful, you have to use 'cbfstool'
375           to add a payload to the ROM image later.
376
377 config PAYLOAD_ELF
378         bool "An ELF executable payload"
379         help
380           Select this option if you have a payload image (an ELF file)
381           which coreboot should run as soon as the basic hardware
382           initialization is completed.
383
384           You will be able to specify the location and file name of the
385           payload image later.
386
387 config PAYLOAD_SEABIOS
388         bool "SeaBIOS"
389         depends on ARCH_X86
390         help
391           Select this option if you want to build a coreboot image
392           with a SeaBIOS payload. If you don't know what this is
393           about, just leave it enabled.
394
395           See http://coreboot.org/Payloads for more information.
396
397 config PAYLOAD_FILO
398         bool "FILO"
399         help
400           Select this option if you want to build a coreboot image
401           with a FILO payload. If you don't know what this is
402           about, just leave it enabled.
403
404           See http://coreboot.org/Payloads for more information.
405
406 endchoice
407
408 choice
409         prompt "SeaBIOS version"
410         default SEABIOS_STABLE
411         depends on PAYLOAD_SEABIOS
412
413 config SEABIOS_STABLE
414         bool "stable"
415         help
416           Stable SeaBIOS version
417 config SEABIOS_MASTER
418         bool "master"
419         help
420           Newest SeaBIOS version
421 endchoice
422
423 choice
424         prompt "FILO version"
425         default FILO_STABLE
426         depends on PAYLOAD_FILO
427
428 config FILO_STABLE
429         bool "0.6.0"
430         help
431           Stable FILO version
432 config FILO_MASTER
433         bool "HEAD"
434         help
435           Newest FILO version
436 endchoice
437
438 config PAYLOAD_FILE
439         string "Payload path and filename"
440         depends on PAYLOAD_ELF
441         default "payload.elf"
442         help
443           The path and filename of the ELF executable file to use as payload.
444
445 config PAYLOAD_FILE
446         depends on PAYLOAD_SEABIOS
447         default "payloads/external/SeaBIOS/seabios/out/bios.bin.elf"
448
449 config PAYLOAD_FILE
450         depends on PAYLOAD_FILO
451         default "payloads/external/FILO/filo/build/filo.elf"
452
453 # TODO: Defined if no payload? Breaks build?
454 config COMPRESSED_PAYLOAD_LZMA
455         bool "Use LZMA compression for payloads"
456         default y
457         depends on PAYLOAD_ELF || PAYLOAD_SEABIOS || PAYLOAD_FILO
458         help
459           In order to reduce the size payloads take up in the ROM chip
460           coreboot can compress them using the LZMA algorithm.
461
462 config COMPRESSED_PAYLOAD_NRV2B
463         bool
464         default n
465
466 endmenu
467
468 menu "VGA BIOS"
469
470 config VGA_BIOS
471         bool "Add a VGA BIOS image"
472         help
473           Select this option if you have a VGA BIOS image that you would
474           like to add to your ROM.
475
476           You will be able to specify the location and file name of the
477           image later.
478
479 config VGA_BIOS_FILE
480         string "VGA BIOS path and filename"
481         depends on VGA_BIOS
482         default "vgabios.bin"
483         help
484           The path and filename of the file to use as VGA BIOS.
485
486 config VGA_BIOS_ID
487         string "VGA device PCI IDs"
488         depends on VGA_BIOS
489         default "1106,3230"
490         help
491           The comma-separated PCI vendor and device ID that would associate
492           your VGA BIOS to your video card.
493
494           Example: 1106,3230
495
496           In the above example 1106 is the PCI vendor ID (in hex, but without
497           the "0x" prefix) and 3230 specifies the PCI device ID of the
498           video card (also in hex, without "0x" prefix).
499
500 config INTEL_MBI
501         bool "Add an MBI image"
502         depends on NORTHBRIDGE_INTEL_I82830
503         help
504           Select this option if you have an Intel MBI image that you would
505           like to add to your ROM.
506
507           You will be able to specify the location and file name of the
508           image later.
509
510 config MBI_FILE
511         string "Intel MBI path and filename"
512         depends on INTEL_MBI
513         default "mbi.bin"
514         help
515           The path and filename of the file to use as VGA BIOS.
516
517 endmenu
518
519 menu "Display"
520         depends on PCI_OPTION_ROM_RUN_YABEL || PCI_OPTION_ROM_RUN_REALMODE
521
522 config FRAMEBUFFER_SET_VESA_MODE
523         prompt "Set VESA framebuffer mode"
524         bool
525         depends on PCI_OPTION_ROM_RUN_YABEL || PCI_OPTION_ROM_RUN_REALMODE
526         help
527           Set VESA framebuffer mode (needed for bootsplash)
528
529 # TODO: Turn this into a "choice".
530 config FRAMEBUFFER_VESA_MODE
531         prompt "VESA framebuffer video mode"
532         hex
533         default 0x117
534         depends on FRAMEBUFFER_SET_VESA_MODE
535         help
536           This option sets the resolution used for the coreboot framebuffer (and
537           bootsplash screen). Set to 0x117 for 1024x768x16. A diligent soul will
538           some day make this a "choice".
539
540 config FRAMEBUFFER_KEEP_VESA_MODE
541         prompt "Keep VESA framebuffer"
542         bool
543         depends on PCI_OPTION_ROM_RUN_YABEL || PCI_OPTION_ROM_RUN_REALMODE
544         help
545           This option keeps the framebuffer mode set after coreboot finishes
546           execution. If this option is enabled, coreboot will pass a
547           framebuffer entry in its coreboot table and the payload will need a
548           framebuffer driver. If this option is disabled, coreboot will switch
549           back to text mode before handing control to a payload.
550
551 config BOOTSPLASH
552         prompt "Show graphical bootsplash"
553         bool
554         depends on FRAMEBUFFER_SET_VESA_MODE
555         help
556           This option shows a graphical bootsplash screen. The grapics are
557           loaded from the CBFS file bootsplash.jpg.
558
559 config BOOTSPLASH_FILE
560         string "Bootsplash path and filename"
561         depends on BOOTSPLASH
562         default "bootsplash.jpg"
563         help
564           The path and filename of the file to use as graphical bootsplash
565           screen. The file format has to be jpg.
566 endmenu
567
568 menu "Debugging"
569
570 # TODO: Better help text and detailed instructions.
571 config GDB_STUB
572         bool "GDB debugging support"
573         default y
574         help
575           If enabled, you will be able to set breakpoints for gdb debugging.
576           See src/arch/x86/lib/c_start.S for details.
577
578 config HAVE_DEBUG_RAM_SETUP
579         def_bool n
580
581 config DEBUG_RAM_SETUP
582         bool "Output verbose RAM init debug messages"
583         default n
584         depends on HAVE_DEBUG_RAM_SETUP
585         help
586           This option enables additional RAM init related debug messages.
587           It is recommended to enable this when debugging issues on your
588           board which might be RAM init related.
589
590           Note: This option will increase the size of the coreboot image.
591
592           If unsure, say N.
593
594 config HAVE_DEBUG_CAR
595         def_bool n
596
597 config DEBUG_CAR
598         def_bool n
599         depends on HAVE_DEBUG_CAR
600
601 if DEFAULT_CONSOLE_LOGLEVEL_7 || DEFAULT_CONSOLE_LOGLEVEL_8
602 # Only visible if debug level is DEBUG (7) or SPEW (8) as it does additional
603 # printk(BIOS_DEBUG, ...) calls.
604 config DEBUG_CAR
605         bool "Output verbose Cache-as-RAM debug messages"
606         default n
607         depends on HAVE_DEBUG_CAR
608         help
609           This option enables additional CAR related debug messages.
610 endif
611
612 config DEBUG_PIRQ
613         bool "Check PIRQ table consistency"
614         default n
615         depends on GENERATE_PIRQ_TABLE
616         help
617           If unsure, say N.
618
619 config HAVE_DEBUG_SMBUS
620         def_bool n
621
622 config DEBUG_SMBUS
623         bool "Output verbose SMBus debug messages"
624         default n
625         depends on HAVE_DEBUG_SMBUS
626         help
627           This option enables additional SMBus (and SPD) debug messages.
628
629           Note: This option will increase the size of the coreboot image.
630
631           If unsure, say N.
632
633 config DEBUG_SMI
634         bool "Output verbose SMI debug messages"
635         default n
636         depends on HAVE_SMI_HANDLER
637         help
638           This option enables additional SMI related debug messages.
639
640           Note: This option will increase the size of the coreboot image.
641
642           If unsure, say N.
643
644 config DEBUG_SMM_RELOCATION
645         bool "Debug SMM relocation code"
646         default n
647         depends on HAVE_SMI_HANDLER
648         help
649           This option enables additional SMM handler relocation related
650           debug messages.
651
652           Note: This option will increase the size of the coreboot image.
653
654           If unsure, say N.
655
656 config DEBUG_MALLOC
657         def_bool n
658
659 # Only visible if debug level is DEBUG (7) or SPEW (8) as it does additional
660 # printk(BIOS_DEBUG, ...) calls.
661 if DEFAULT_CONSOLE_LOGLEVEL_7 || DEFAULT_CONSOLE_LOGLEVEL_8
662 config DEBUG_MALLOC
663         bool "Output verbose malloc debug messages"
664         default n
665         help
666           This option enables additional malloc related debug messages.
667
668           Note: This option will increase the size of the coreboot image.
669
670           If unsure, say N.
671 endif
672
673 config DEBUG_ACPI
674         def_bool n
675
676 # Only visible if debug level is DEBUG (7) or SPEW (8) as it does additional
677 # printk(BIOS_DEBUG, ...) calls.
678 if DEFAULT_CONSOLE_LOGLEVEL_7 || DEFAULT_CONSOLE_LOGLEVEL_8
679 config DEBUG_ACPI
680         bool "Output verbose ACPI debug messages"
681         default n
682         help
683           This option enables additional ACPI related debug messages.
684
685           Note: This option will slightly increase the size of the coreboot image.
686
687           If unsure, say N.
688 endif
689
690 config REALMODE_DEBUG
691         def_bool n
692         depends on PCI_OPTION_ROM_RUN_REALMODE
693
694 if DEFAULT_CONSOLE_LOGLEVEL_7 || DEFAULT_CONSOLE_LOGLEVEL_8
695 # Only visible if debug level is DEBUG (7) or SPEW (8) as it does additional
696 # printk(BIOS_DEBUG, ...) calls.
697 config REALMODE_DEBUG
698         bool "Enable debug messages for option ROM execution"
699         default n
700         depends on PCI_OPTION_ROM_RUN_REALMODE
701         help
702           This option enables additional x86emu related debug messages.
703
704           Note: This option will increase the time to emulate a ROM.
705
706           If unsure, say N.
707 endif
708
709 config X86EMU_DEBUG
710         bool "Output verbose x86emu debug messages"
711         default n
712         depends on PCI_OPTION_ROM_RUN_YABEL
713         help
714           This option enables additional x86emu related debug messages.
715
716           Note: This option will increase the size of the coreboot image.
717
718           If unsure, say N.
719
720 config X86EMU_DEBUG_JMP
721         bool "Trace JMP/RETF"
722         default n
723         depends on X86EMU_DEBUG
724         help
725           Print information about JMP and RETF opcodes from x86emu.
726
727           Note: This option will increase the size of the coreboot image.
728
729           If unsure, say N.
730
731 config X86EMU_DEBUG_TRACE
732         bool "Trace all opcodes"
733         default n
734         depends on X86EMU_DEBUG
735         help
736           Print _all_ opcodes that are executed by x86emu.
737
738           WARNING: This will produce a LOT of output and take a long time.
739
740           Note: This option will increase the size of the coreboot image.
741
742           If unsure, say N.
743
744 config X86EMU_DEBUG_PNP
745         bool "Log Plug&Play accesses"
746         default n
747         depends on X86EMU_DEBUG
748         help
749           Print Plug And Play accesses made by option ROMs.
750
751           Note: This option will increase the size of the coreboot image.
752
753           If unsure, say N.
754
755 config X86EMU_DEBUG_DISK
756         bool "Log Disk I/O"
757         default n
758         depends on X86EMU_DEBUG
759         help
760           Print Disk I/O related messages.
761
762           Note: This option will increase the size of the coreboot image.
763
764           If unsure, say N.
765
766 config X86EMU_DEBUG_PMM
767         bool "Log PMM"
768         default n
769         depends on X86EMU_DEBUG
770         help
771           Print messages related to POST Memory Manager (PMM).
772
773           Note: This option will increase the size of the coreboot image.
774
775           If unsure, say N.
776
777
778 config X86EMU_DEBUG_VBE
779         bool "Debug VESA BIOS Extensions"
780         default n
781         depends on X86EMU_DEBUG
782         help
783           Print messages related to VESA BIOS Extension (VBE) functions.
784
785           Note: This option will increase the size of the coreboot image.
786
787           If unsure, say N.
788
789 config X86EMU_DEBUG_INT10
790         bool "Redirect INT10 output to console"
791         default n
792         depends on X86EMU_DEBUG
793         help
794           Let INT10 (i.e. character output) calls print messages to debug output.
795
796           Note: This option will increase the size of the coreboot image.
797
798           If unsure, say N.
799
800 config X86EMU_DEBUG_INTERRUPTS
801         bool "Log intXX calls"
802         default n
803         depends on X86EMU_DEBUG
804         help
805           Print messages related to interrupt handling.
806
807           Note: This option will increase the size of the coreboot image.
808
809           If unsure, say N.
810
811 config X86EMU_DEBUG_CHECK_VMEM_ACCESS
812         bool "Log special memory accesses"
813         default n
814         depends on X86EMU_DEBUG
815         help
816           Print messages related to accesses to certain areas of the virtual
817           memory (e.g. BDA (BIOS Data Area) or interrupt vectors)
818
819           Note: This option will increase the size of the coreboot image.
820
821           If unsure, say N.
822
823 config X86EMU_DEBUG_MEM
824         bool "Log all memory accesses"
825         default n
826         depends on X86EMU_DEBUG
827         help
828           Print memory accesses made by option ROM.
829           Note: This also includes accesses to fetch instructions.
830
831           Note: This option will increase the size of the coreboot image.
832
833           If unsure, say N.
834
835 config X86EMU_DEBUG_IO
836         bool "Log IO accesses"
837         default n
838         depends on X86EMU_DEBUG
839         help
840           Print I/O accesses made by option ROM.
841
842           Note: This option will increase the size of the coreboot image.
843
844           If unsure, say N.
845
846 config LLSHELL
847         bool "Built-in low-level shell"
848         default n
849         help
850           If enabled, you will have a low level shell to examine your machine.
851           Put llshell() in your (romstage) code to start the shell.
852           See src/arch/x86/llshell/llshell.inc for details.
853
854 config TRACE
855         bool "Trace function calls"
856         default n
857         help
858           If enabled, every function will print information to console once
859           the function is entered. The syntax is ~0xaaaabbbb(0xccccdddd)
860           the 0xaaaabbbb is the actual function and 0xccccdddd is EIP
861           of calling function. Please note some printk releated functions
862           are omitted from trace to have good looking console dumps.
863 endmenu
864
865 config LIFT_BSP_APIC_ID
866         bool
867         default n
868
869 # These probably belong somewhere else, but they are needed somewhere.
870 config AP_CODE_IN_CAR
871         bool
872         default n
873
874 config RAMINIT_SYSINFO
875         bool
876         default n
877
878 config ENABLE_APIC_EXT_ID
879         bool
880         default n
881
882 config WARNINGS_ARE_ERRORS
883         bool
884         default y
885
886 # The four POWER_BUTTON_DEFAULT_ENABLE, POWER_BUTTON_DEFAULT_DISABLE,
887 # POWER_BUTTON_FORCE_ENABLE and POWER_BUTTON_FORCE_DISABLE options are
888 # mutually exclusive. One of these options must be selected in the
889 # mainboard Kconfig if the chipset supports enabling and disabling of
890 # the power button. Chipset code uses the ENABLE_POWER_BUTTON option set
891 # in mainboard/Kconfig to know if the button should be enabled or not.
892
893 config POWER_BUTTON_DEFAULT_ENABLE
894         def_bool n
895         help
896           Select when the board has a power button which can optionally be
897           disabled by the user.
898
899 config POWER_BUTTON_DEFAULT_DISABLE
900         def_bool n
901         help
902           Select when the board has a power button which can optionally be
903           enabled by the user, e.g. when the board ships with a jumper over
904           the power switch contacts.
905
906 config POWER_BUTTON_FORCE_ENABLE
907         def_bool n
908         help
909           Select when the board requires that the power button is always
910           enabled.
911
912 config POWER_BUTTON_FORCE_DISABLE
913         def_bool n
914         help
915           Select when the board requires that the power button is always
916           disabled, e.g. when it has been hardwired to ground.
917
918 config POWER_BUTTON_IS_OPTIONAL
919         bool
920         default y if POWER_BUTTON_DEFAULT_ENABLE || POWER_BUTTON_DEFAULT_DISABLE
921         default n if !(POWER_BUTTON_DEFAULT_ENABLE || POWER_BUTTON_DEFAULT_DISABLE)
922         help
923           Internal option that controls ENABLE_POWER_BUTTON visibility.
924
925 source src/Kconfig.deprecated_options