uart: bugfix fuer busy reset
[calu.git] / cpu / src / extension_uart_pkg.vhd
index 9a2a52f3dd4a4aac5b3a8f12c0e4235014b876d9..f9729920af1d30d3948afa49d48b699c300eaa9d 100644 (file)
@@ -23,7 +23,8 @@ subtype baud_rate_l is std_logic_vector(BAUD_RATE_WIDTH-1 downto 0);
 --constant BAUD_RATE : integer := 115200;
 --constant CLK_PER_BAUD : integer := integer((CLK_FREQ_MHZ * 1000000.0) / real(BAUD_RATE) - 0.5);
 -- constant CLK_PER_BAUD : integer := 434;
-constant CLK_PER_BAUD : integer := 2083; -- @uni, bei 20MHz und 9600 Baud
+-- constant CLK_PER_BAUD : integer := 2083; -- @uni, bei 20MHz und 9600 Baud
+constant CLK_PER_BAUD : integer := 15; -- @modelsim
 
  component extension_uart is
         --some modules won't need all inputs/outputs