Merged revisions 7797-7917 via svnmerge from
[cacao.git] / src / vm / jit / s390 / codegen.h
1 /* src/vm/jit/s390/codegen.h - code generation macros for s390
2
3    Copyright (C) 1996-2005, 2006, 2007 R. Grafl, A. Krall, C. Kruegel,
4    C. Oates, R. Obermaisser, M. Platter, M. Probst, S. Ring,
5    E. Steiner, C. Thalinger, D. Thuernbeck, P. Tomsich, C. Ullrich,
6    J. Wenninger, Institut f. Computersprachen - TU Wien
7
8    This file is part of CACAO.
9
10    This program is free software; you can redistribute it and/or
11    modify it under the terms of the GNU General Public License as
12    published by the Free Software Foundation; either version 2, or (at
13    your option) any later version.
14
15    This program is distributed in the hope that it will be useful, but
16    WITHOUT ANY WARRANTY; without even the implied warranty of
17    MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
18    General Public License for more details.
19
20    You should have received a copy of the GNU General Public License
21    along with this program; if not, write to the Free Software
22    Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA
23    02110-1301, USA.
24
25    $Id: codegen.h 7848 2007-05-01 21:40:26Z pm $
26
27 */
28
29
30 #ifndef _CODEGEN_H
31 #define _CODEGEN_H
32
33 #include "config.h"
34
35 #include <ucontext.h>
36
37 #include "vm/types.h"
38
39 #include "vm/jit/jit.h"
40
41
42 /* MCODECHECK(icnt) */
43
44 #define MCODECHECK(icnt) \
45     do { \
46         if ((cd->mcodeptr + (icnt)) > cd->mcodeend) \
47             codegen_increase(cd); \
48     } while (0)
49
50 #define ALIGNCODENOP \
51     if ((s4) (((ptrint) cd->mcodeptr) & 7)) { \
52         M_NOP; \
53     }
54
55 /* some patcher defines *******************************************************/
56
57 #define PATCHER_CALL_SIZE    4          /* size in bytes of a patcher call    */
58
59 #define PATCHER_NOPS \
60     do { \
61         M_NOP; \
62                 M_NOP; \
63                 M_NOP; \
64     } while (0)
65
66 #define PATCHER_NOPS_SKIP   12 
67
68 /* branch defines ************************************************************/
69
70 #define BRANCH_NOPS M_NOP /* Size of at least M_BRC */
71
72 /* stub defines **************************************************************/
73
74 #define COMPILERSTUB_CODESIZE    (SZ_AHI + SZ_L + SZ_L + SZ_BCR)
75
76 /* *** BIG TODO ***
77  * Make all this inline functions !!!!!!!!!!
78  */
79
80 /* macros to create code ******************************************************/
81
82 /* Conventions:
83  * N_foo:   defines the instrucition foo as in `ESA/390 Principles of operations'
84  * SZ_foo:  defines the size of the instruction N_foo
85  * DD_foo:  defines a condition code as used by s390 GCC
86  * M_foo:   defines the alpha like instruction used in cacao
87  *          the instruction is defined by an equivalent N_ instruction
88  * CC_foo:  defines a condition code as used
89  *          the instruction is defined as an equivalent DD_ condition code
90  */
91
92 /* S390 specific code */
93
94 /* Argument checks for debug mode */
95
96 /* Some instructions with register arguments treat %r0 as "value not given".
97  * To prevent bugs, in debug mode we use a special value RN (reg none) with 
98  * the meaning "value not given".
99  * In debug mode, the instructions assert that %r0 was not given as argument.
100  */
101
102 #if 1
103 #       include <stdlib.h>
104         /* register none */
105 #       define RN 16
106         /* Optional register.
107          * Check that value given is %r1 - %r15 or RN
108          */
109 #       define _WITH_LINE(f, ...) f(__FILE__, __LINE__, __VA_ARGS__)
110         static inline int _OR_IMPL(const char *file, int line, int r) {
111                 if(!(
112                         ((0 < r) && (r < 16)) ||
113                         (r == RN)
114                 )) {
115                         fprintf(stdout, "%d is not a valid register at %s:%d.\n", r, file, line);
116                         abort();
117                 }
118                 return ((r == RN) ? 0 : r);
119         }
120 #       define _OR(r) _WITH_LINE(_OR_IMPL, r)
121
122 #       define _SMIN(b) (-(1 << (bits - 1)))
123 #       define _SMAX(b) ((1 << (b - 1)) - 1)
124 #       define _UMIN(b) 0
125 #       define _UMAX(b) ((1 << b) - 1)
126
127         static inline int _UBITS_IMPL(const char *file, int line, int i, int bits) {
128                 if (!((_UMIN(bits) <= i) && (i <= _UMAX(bits)))) {
129                         fprintf(stdout, "%d (0x%X) is not an unsigned %d bit integer at %s:%d.\n", i, i, bits, file, line);
130                         abort();
131                 }
132                 return i;
133         }
134 #       define _UBITS(i, bits) _WITH_LINE(_UBITS_IMPL, i, bits)
135         static inline int _SBITS_IMPL(const char *file, int line, int i, int bits) {
136                 if(!((_SMIN(bits) <= i) && (i <= _SMAX(bits)))) {
137                         fprintf(stdout, "%d (0x%X) is not an signed %d bit integer at %s:%d.\n", i, i, bits, file, line);
138                         abort();
139                 }
140                 return i;
141         }
142 #       define _SBITS(i, bits) _WITH_LINE(_SBITS_IMPL, i, bits)
143         static inline int _BITS_IMPL(const char *file, int line, int i, int bits) {
144                 if (!(
145                         ((_UMIN(bits) <= i) && (i <= _UMAX(bits))) ||
146                         ((_SMIN(bits) <= i) && (i <= _SMAX(bits)))
147                 )) {
148                         fprintf(stdout, "%d (0x%X) is not an %d bit integer at %s:%d.\n", i, i, bits, file, line);
149                         abort();
150                 }
151                 return i;
152         }
153 #       define _BITS(i, bits) _WITH_LINE(_BITS_IMPL, i, bits)
154 #else
155 #       define RN 0
156 #       define _OR(x) (x)
157 #       define _BITS(x, b) (x)
158 #       define _UBITS(x, b) (x)
159 #       define _SBITS(x, b) (x)
160 #endif
161
162 /* Register */
163 #define _R(x) _UBITS((x), 4)
164 /* Displacement */
165 #define _D(x) _UBITS((x), 12)
166 /* 4 bit Immediate */
167 #define _I4(x) _BITS((x), 4)
168 #define _UI4(x) _UBITS((x), 4)
169 #define _SI4(x) _SBITS((x), 4)
170 /* 8 bit Immediate */
171 #define _I8(x) _BITS((x), 8)
172 #define _UI8(x) _UBITS((x), 8)
173 #define _SI8(x) _SBITS((x), 8)
174 /* 12 bit Immediate */
175 #define _I12(x) _BITS((x), 12)
176 #define _UI12(x) _UBITS((x), 12)
177 #define _SI12(x) _SBITS((x), 12)
178 /* 16 bit Immediate */
179 #define _I16(x) _BITS((x), 16)
180 #define _UI16(x) _UBITS((x), 16)
181 #define _SI16(x) _SBITS((x), 16)
182 /* Opcode */
183 #define _OP(x) _UBITS((x), 8)
184 /* Second part of opcode */
185 #define _OP4(x) _UBITS((x), 4)
186 /* Extended opcode */
187 #define _OP16(x) _UBITS((x), 16)
188
189 /* Instruction formats */
190
191 #define _CODE(t, code) \
192         do { \
193                 *((t *) cd->mcodeptr) = (code); \
194                 cd->mcodeptr += sizeof(t); \
195         } while (0)
196
197 #define _CODE2(code) _CODE(u2, code)
198 #define _CODE4(code) _CODE(u4, code)
199
200 #define _IF(cond, t, f) \
201         do { if (cond) { t ; } else { f ; } } while (0)
202
203 #define _IFNEG(val, neg, pos) _IF((val) < 0, neg, pos)
204
205 #define N_RR(op, r1, r2) \
206         _CODE2( (_OP(op) << 8) | (_R(r1) << 4) | _R(r2) )
207
208 #define SZ_RR 2
209
210 #define N_RR2(op, i) \
211         _CODE2( (_OP(op) << 8) | _I8(i) )
212
213 #define N_RX(op, r1, d2, x2, b2) \
214         _CODE4( (_OP(op) << 24) | (_R(r1) << 20) | (_OR(x2) << 16) | (_OR(b2) << 12) | (_D(d2) << 0) )
215
216 #define SZ_RX 4
217
218 #define N_RI(op1, op2, r1, i2) \
219         _CODE4( (_OP(op1) << 24) | (_R(r1) << 20) | (_OP4(op2) << 16) | (u2)_SI16(i2) )
220
221 #define N_RI2(op1, op2, r1, i2) \
222         _CODE4( (_OP(op1) << 24) | (_R(r1) << 20) | (_OP4(op2) << 16) | (u2)_UI16(i2) )
223
224 #define SZ_RI 4
225
226 #define N_SI(op, d1, b1, i2) \
227         _CODE4( (_OP(op) << 24) | (_OR(i2) << 16) | (_OR(b1) << 12) | _D(d1) )
228
229 #define SZ_SI 4
230
231 #define N_SS(op, d1, l, b1, d2, b2) \
232         do { \
233                 _CODE4( (_OP(op) << 24) | (_I8(l) << 16) | (_OR(b1) << 12) | _D(d1) ); \
234                 _CODE2( (_OR(b2) << 12) | _D(d2) ); \
235         } while (0)
236
237 #define SZ_SS 6
238
239 #define N_SS2(op, d1, l1, b1, d2, l2, b2) \
240         N_SS(op, d1, (_I4(l1) << 4) | _I4(l2), b1, d2, l2)
241
242 #define N_RS(op, r1, r3, d2, b2) \
243         _CODE4( (_OP(op) << 24) | (_R(r1) << 20) | (_R(r3) << 16) | (_OR(b2) << 12) | _D(d2) )
244
245 #define SZ_RS 4
246
247 #define N_RSI(op, r1, r2, i2) \
248         _CODE4( ((op) << 24) | (_R(r1) << 20) | (_R(r3) << 16) | (u2)_16(i2) )
249
250 #define SZ_RSI 4
251
252 #define N_RRE(op, r1, r2) \
253         _CODE4( (_OP16(op) << 16) | (_R(r1) << 4) | _R(r2) )
254
255 #define SZ_RRE 4
256
257 #define N_S2(d2, b2) \
258         _CODE4( (_OP16(op) << 16) | (_OR(b2) << 12) | _D(d2)  )
259
260 #define SZ_S2 4
261
262 #define N_E(op) \
263         _CODE2( _OP16(op) )
264
265 #define SZ_E 2
266
267 #define N_RXE(op, r1, d2, x2, b2) \
268         do { \
269                 _CODE4( ((_OP16(op) >> 8) << 24) | (_R(r1) << 20) | \
270                         (_R(x2) << 16) | (_R(b2) << 12) | _UI12(d2) ); \
271                 _CODE2( _OP16(op) & 0xFF ); \
272         } while (0) 
273
274 #define S_RXE 6
275
276 #define N_RRF(op, r1, m3, r2) \
277         _CODE4( (_OP16(op) << 16) | (_R(m3) << 12) | (_R(r1) << 4) | _R(r2) )
278
279 #define S_RRF 4
280
281 #define N_IMM_MIN -32768
282 #define N_IMM_MAX 32767
283 #define N_VALID_IMM(x) ((N_IMM_MIN <= (x)) && ((x) <= N_IMM_MAX))
284 #define ASSERT_VALID_IMM(x) assert(N_VALID_IMM(x))
285
286 #define N_DISP_MIN 0
287 #define N_DISP_MAX 0xFFF
288 #define N_VALID_DISP(x) ((N_DISP_MIN <= (x)) && ((x) <= N_DISP_MAX))
289 #define ASSERT_VALID_DISP(x) assert(N_VALID_DISP(x))
290
291 #define N_BRANCH_MIN -32768
292 #define N_BRANCH_MAX 32767
293 #define N_VALID_BRANCH(x) ((N_BRANCH_MIN <= (x)) && ((x) <= N_BRANCH_MAX))
294 #define ASSERT_VALID_BRANCH(x) assert(N_VALID_BRANCH(x))
295
296 /* Condition codes */
297
298 #define DD_O 1
299 #define DD_H 2
300 #define DD_NLE 3
301 #define DD_L 4
302 #define DD_NHE 5
303 #define DD_LH 6
304 #define DD_NE 7
305 #define DD_E 8
306 #define DD_NLH 9
307 #define DD_HE 10
308 #define DD_NL 11
309 #define DD_LE 12
310 #define DD_NH 13
311 #define DD_NO 14
312 #define DD_ANY 15
313
314 /* Misc */
315
316 /* Trap instruction.
317  * If most significant bits of first opcode byte are 00, then
318  * format is RR (1 byte opcode) or E (2 bytes opcode). 
319  * There seems to be no opcode 0x02 or 0x02**, so we'll define
320  * our trap instruction as:
321  * +--------+--------+
322  * |  0x02  |  data  |
323  * +--------+--------+
324  * 0                 15
325  */
326 #define N_ILL(data) _CODE2(0x0200 | _UBITS(data, 8))
327 #define SZ_ILL 2
328
329 #define N_LONG(l) _CODE4(l)
330 #define SZ_LONG 4
331
332 /* Chapter 7. General instructions */
333
334 #define N_AR(r1, r2) N_RR(0x1A, r1, r2)
335 #define N_A(r1, d2, x2, b2) N_RX(0x5A, r1, d2, x2, b2)
336 #define N_AH(r1, d2, x2, b2) N_RX(0x4A, r1, d2, x2, b2)
337 #define N_AHI(r1, i2) N_RI(0xA7, 0xA, r1, i2)
338 #       define SZ_AHI SZ_RI
339 #define N_ALR(r1, r2) N_RR(0x1E, r1, r2)
340 #define N_AL(r1, d2, x2, b2) N_RX(0x5E, r1, d2, x2, b2)
341 #define N_NR(r1, r2) N_RR(0x14, r1, r2)
342 #       define SZ_NR SZ_RR
343 #define N_N(r1, d2, x2, b2) N_RX(0x54, r1, d2, x2, b2)
344 #define N_NI(d1, b1, i2) N_SI(0x94, d1, b1, i2)
345 #define N_NC(d1, l, b1, d2, b2) N_SS(0xD4, (l - 1), b1, d1, b2, d2)
346 #define N_BALR(r1, r2) N_RR(0x05, r1, _OR(r2))
347 #define N_BAL(r1, d2, x2, b2) N_RX(0x45, r1, d2, x2, b2)
348 #define N_BASR(r1, r2) N_RR(0x0D, r1, _OR(r2))
349 #       define SZ_BASR SZ_RR
350 #define N_BAS(r1, d2, x2, b2) N_RX(0x4D, r1, d2, x2, b2)
351 #define N_BASSM(r1, r2) N_RR(0x0C, r1, _OR(r2))
352 #define N_BSM(r1, r2) N_RR(0x0B, r1, _OR(r2))
353 #define N_BCR(m1, r2) N_RR(0x07, m1, _OR(r2))
354 #       define SZ_BCR SZ_RR
355 #       define N_BR(r2) N_BCR(DD_ANY, r2)
356 #define N_BC(m1, d2, x2, b2) N_RX(0x47, m1, d2, x2, b2)
357 #       define SZ_BC SZ_RS
358 #define N_BCTR(r1, r2) N_RR(0x06, r1, _OR(r2))
359 #define N_BCT(r1, d2, x2, b2) N_RX(0x46, r1, d2, x2, b2)
360 #define N_BHX(r1, r2, d2, b2) N_RS(0xB6, r1, r3, d2, b2)
361 #define N_BXLE(r1, r3, d2, b2) N_RS(0xB7, r1, r3, d2, b2)
362 #define N_BRAS(r1, i2) N_RI(0xA7, 0x5, r1, (i2) / 2)
363 #       define SZ_BRAS SZ_RI
364 #define N_BRC(m1, i2) N_RI(0xA7, 0x4, m1, (i2) / 2)
365 #       define N_J(i2) N_BRC(DD_ANY, i2)
366 #       define SZ_BRC SZ_RI
367 #       define SZ_J SZ_RI
368 #define N_BRCT(r1, i2) N_RI(0xA7, 0x6, r1, (i2) / 2)
369 #define N_BRXH(r1, r3, i2) N_RSI(0x84, r1, r3, (i2) / 2)
370 #define N_BRXLE(r1, r3, i2) N_RSI(0x85, r1, r2, (i2) / 2)
371 #define N_CKSM(r1, r2) N_RRE(0xB241, r1, r2)
372 #define N_CR(r1, r2) N_RR(0x19, r1, r2)
373 #       define SZ_CR SZ_RR
374 #define N_C(r1, d2, x2, b2) N_RX(0x59, r1, d2, x2, b2)
375 #define N_CFC(d2, b2) N_S2(0xB21A, d2, b2)
376 #define N_CS(r1, r3, d2, b2) N_RS(0xBA, r1, r3, d2, b2)
377 #define N_CDS(r1, r3, d2, b2) N_RS(0xBB, r1, r3, d2, b2)
378 #define N_CH(r1, d2, x2, b2) N_CH(0x49, r1, d2, x2, b2)
379 #define N_CHI(r1, i2) N_RI(0xA7, 0xE, r1, i2)
380 #define N_CLR(r1, r2) N_RR(0x15, r1, r2)
381 #define N_CL(r1, d2, x2, b2) N_RX(0x55, r1, d2, x2, b2)
382 #define N_CLI(d1, b1, i2) N_SI(0x95, d1, b1, i2)
383 #define N_CLC(d1, l, b1, d2, b2) N_SS(0xD5, d1, (l - 1), b1, d2, b2)
384 #define N_CLM(r1, m3, d2, b2) N_RS(0xBD, r1, m3, d2, b2)
385 #define N_CLCL(r1, r2) N_RR(0x0F, r1, r2)
386 #define N_CLCLE(r1, r3, d2, b2) N_RS(0xA9, r1, r3, d2, b2)
387 #define N_CLST(r1, r2) N_RRE(0xB25D, r1, r2)
388 #define N_CUSE(r1, r2) N_RRE(0xB257, r1, r2)
389 #define N_CVB(r1, d2, x2, b2) N_RX(0x4F, r1, r2, x2, b2)
390 #define N_CVD(r1, d2, x2, b2) N_RX(0x4E, r1, d2, x2, b2)
391 #define N_CUUTF(r1, r2) N_RRE(0xB2A6, r1, r2)
392 #define N_CUTFU(r1, r2) N_RRE(0xB2A7, r1, r2)
393 #define N_CPYA(r1, r2) N_RRE(0xB240, r1, r2)
394 #define N_DR(r1, r2) N_RR(0x1D, r1, r2)
395 #define N_D(r1, d2, x2, b2) N_RX(0x5D, r1, d2, x2, b2)
396 #define N_XR(r1, r2) N_RR(0x17, r1, r2)
397 #define N_X(r1, d2, x2, b2) N_RX(0x57, r1, d2, x2, b2)
398 #define N_XI(d1, b1, i2) N_SI(0x97, d1, b1, i2)
399 #define N_XC(d1, l, b1, d2, b2) N_SS(0xD7, d1, (l - 1), b1, d2, b2)
400 #define N_EX(r1, d2, x2, b2) N_RX(0x44, r1, d2, x2, b2)
401 #define N_EAR(r1, r2) N_RRE(0xB24F, r1, r2)
402 #define N_IC(r1, d2, x2, b2) N_RX(0x43, r1, d2, x2, b2)
403 #define N_ICM(r1, m3, d2, b2) N_RS(0xBF, r1, m3, d2, b2)
404 #define N_IPM(r1) N_RRE(0xB222, r1, 0)
405 #define N_LR(r1, r2) N_RR(0x18, r1, r2)
406 #define N_L(r1, d2, x2, b2) N_RX(0x58, r1, d2, x2, b2)
407 #       define SZ_L SZ_RX
408 #define N_LAM(r1, r3, d2, b2) N_RS(0x9A, r1, r3, d2, b2)
409 #define N_LA(r1, d2, x2, b2) N_RX(0x41, r1, d2, x2, b2)
410 #define N_LAE(r1, d2, x2, b2) N_RX(0x51, r1, d2, x2, b2)
411 #define N_LTR(r1, r2) N_RR(0x12, r1, r2)
412 #define N_LCR(r1, r2) N_RR(0x13, r1, r2)
413 #       define SZ_LCR SZ_RR
414 #define N_LH(r1, d2, x2, b2) N_RX(0x48, r1, d2, x2, b2)
415 #define N_LHI(r1, i2) N_RI(0xA7, 0x8, r1, i2)
416 #       define SZ_LHI SZ_RI
417 #define N_LM(r1, r3, d2, b2) N_RS(0x98, r1, r3, d2, b2)
418 #define N_LNR(r1, r2) N_RR(0x11, r1, r2)
419 #define N_LPR(r1, r2) N_RR(0x10, r1, r2)
420 #define N_MC(d1, b1, i2) N_SI(0xAF, d1, b1, i2)
421 #define N_MVI(d1, b1, i2) N_SI(0x92, d1, b1, i2)
422 #define N_MVC(d1, l, b1, d2, b2) N_SS(0xD2, d1, (l - 1), b1, d2, b2)
423 #define N_MVCIN(d1, l, b1, d2, b2) N_SS(0xEB, d1, (l - 1), b1, d2, b2)
424 #define N_MVCL(r1, r2) N_RR(0x0E, r1, r2)
425 #define N_MVCLE(r1, r3, d2, b2)  N_RS(0xAB, r1, r3, d2, b2)
426 #define N_MVN(d1, l, b1, d2, b2) N_SS(0xD1, d1, (l - 1), b1, d2, b2)
427 #define N_MVPG(r1, r2) N_RRE(0xB254, r1, r2)
428 #define N_MVST(r1, r2) N_RRE(0xB255, r1, r2)
429 #define N_MVO(d1, l1, b1, d2, l2, b2) N_SS2(0xF1, d1, (l1 - 1), b1, d2, (l2 - 1), b2)
430 #define N_MVZ(d1, l, b1, d2, b2) N_SS(0xD3, d1, (l - 1), b1, d2, b2)
431 #define N_MR(r1, r2) N_RR(0x1C, r1, r2)
432 #define N_M(r1, d2, x2, b2) N_RX(0x5C, r1, d2, x2, b2)
433 #define N_MH(r1, d2, x2, b2) N_RX(0x4C, r1, d2, x2, b2)
434 #define N_MHI(r1, i2) N_RI(0xA7, 0xC, r1, i2)
435 #define N_MSR(r1, r2) N_RRE(0xB252, r1, r2)
436 #define N_MS(r1, d2, x2, b2) N_RX(0x71, r1, d2, x2, b2)
437 #define N_OR(r1, r2) N_RR(0x16, r1, r2)
438 #define N_O(r1, d2, x2, b2) N_RX(0x56, r1, d2, x2, b2)
439 #define N_OI(d1, b1, i2) N_SI(0x96, d1, b1, i2)
440 #define N_OC(d1, l, b1, d2, b2) N_SS(0xD6, d1, (l - 1), b1, d2, b2)
441 #define N_PACK(d1, l1, b1, d2, l2, b2) N_SS2(0xF2, d1, (l1 - 1), b1, d2, (l2 - 1), b2)
442 #define N_PLO(r1, d2, b2, r3, d4, b4) N_SS2(0xEE, d2, r1, b2, d4, r3, b4)
443 #define N_SRST(r1, r2) N_RRE(0xB25E, r1, r2)
444 #define N_SAR(r1, r2) N_RRE(0xB24E, r1, r2)
445 #define N_SPM(r1) N_RR(0x04, r1, 0x00)
446 #define N_SLDA(r1, d2, b2) N_RS(0x8F, r1, 0x00, d2, b2)
447 #define N_SLDL(r1, d2, b2) N_RS(0x8D, r1, 0x00, d2, b2)
448 #define N_SLA(r1, d2, b2) N_RS(0x8B, r1, 0x00, d2, b2)
449 #define N_SLL(r1, d2, b2) N_RS(0x89, r1, 0x00, d2, b2)
450 #define N_SRDA(r1, d2, b2) N_RS(0x8E, r1, 0x00, d2, b2)
451 #define N_SRDL(r1, d2, b2) N_RS(0x8C, r1, 0x00, d2, b2)
452 #define N_SRA(r1, d2, b2) N_RS(0x8A, r1, 0x00, d2, b2)
453 #define N_SRL(r1, d2, b2) N_RS(0x88, r1, 0x00, d2, b2)
454 #define N_ST(r1, d2, x2, b2) N_RX(0x50, r1, d2, x2, b2)
455 #define N_STAM(r1, r3, d2, b2) N_RS(0x9B, r1, r3, d2, b2)
456 #define N_STC(r1, d2, x2, b2) N_RX(0x42, r1, d2, x2, b2)
457 #define N_STCM(r1, m3, d2, b2) N_RS(0xBE, r1, m3, d2, b2)
458 #define N_STCK(d2, b2) N_S2(0xB205, d2, b2)
459 #define N_STCKE(d2, b2) N_S2(0xB278, d2, b2)
460 #define N_STH(r1, d2, x2, b2) N_RX(0x40, r1, d2, x2, b2)
461 #define N_STM(r1, r3, d2, b2) N_RS(0x90, r1, r3, d2, b2)
462 #define N_SR(r1, r2) N_RR(0x1B, r1, r2)
463 #define N_S(r1, d2, x2, b2) N_RX(0x5B, r1, d2, x2, b2)
464 #define N_SH(r1, d2, x2, b2) N_RX(0x4B, r1, d2, x2, b2)
465 #define N_SLR(r1, r2) N_RR(0x1F, r1, r2)
466 #define N_SL(r1, d2, x2, b2) N_RX(0x5F, r1, d2, x2, b2)
467 #define N_SVC(i) N_RR2(0x0A, i)
468 #define N_TS(d2, b2) N_S2(0x93, d2, b2)
469 #define N_TM(d1, b1, i2) N_SI(0x91, d1, b1, i2)
470 #define N_TMH(r1, i2) N_RI2(0xA7, 0x00, r1, i2)
471 #define N_TML(r1, i2) N_RI2(0xA7, 0x01, r1, i2)
472 #define N_TR(d1, l, b1, d2, b2) N_SS(0xDC, d1, (l - 1), b1, d2, b2)
473 #define N_TRT(d1, l, b1, d2, b2) N_SS(0xDD, d1, (l - 1), b1, d2, b2)
474 #define N_TRE(r1, r2) N_RRE(0xB2A5, r1, r2)
475 #define N_UNPK(d1, l1, b1, d2, l2, b2) N_SS2(0xF3, d1, (l1 - 1), b1, d2, (l2 - 2), b2)
476 #define N_UPT() N_E(0x0102)
477
478 /* Chapter 9. Floating point instructions */
479
480 #define N_LER(r1, r2) N_RR(0x38, r1, r2)
481 #define N_LDR(r1, r2) N_RR(0x28, r1, r2)
482 #define N_LXR(r1, r2) N_RRE(0xB365, r1, r2)
483 #define N_LE(r1, d2, x2, b2) N_RX(0x78, r1, d2, x2, b2)
484 #define N_LD(r1, d2, x2, b2) N_RX(0x68, r1, d2, x2, b2)
485 #define N_LZER(r1) N_RRE(0xB374, r1, 0x0)
486 #define N_LZDR(r1) N_RRE(0xB375, r1, 0x0)
487 #define N_LZXR(r1) N_RRE(0xB376, r1, 0x0)
488 #define N_STE(r1, d2, x2, b2) N_RX(0x70, r1, d2, x2, b2)
489 #define N_STD(r1, d2, x2, b2) N_RX(0x60, r1, d2, x2, b2)
490
491 /* chapter 19. Binary floating point instructions */
492
493 #define N_AEBR(r1, r2) N_RRE(0xB30A, r1, r2)
494 #define N_ADBR(r1, r2) N_RRE(0xB31A, r1, r2)
495 #define N_AXBR(r1, r2) N_RRE(0xB34A, r1, r2)
496 #define N_AEB(r1, d2, x2, b2) N_RXE(0xED0A, r1, d2, x2, b2)
497 #define N_ADB(r1, d2, x2, b2) N_RXE(0xED1A, r1, d2, x2, b2)
498
499 #define N_CEBR(r1, r2) N_RRE(0xB309, r1, r2)
500 #define N_CDBR(r1, r2) N_RRE(0xB319, r1, r2)
501 #define N_CXBR(r1, r2) N_RRE(0xB349, r1, r2)
502 #define N_CEB(r1, d2, x2, b2) N_RXE(0xED09, r1, d2, x2, b2)
503 #define N_CDB(r1, d2, x2, b2) N_RXE(0xED19, r1, d2, x2, b2)
504
505 #define N_CEFBR(r1, r2) N_RRE(0xB394, r1, r2)
506 #define N_CDFBR(r1, r2) N_RRE(0xB395, r1, r2)
507 #define N_CXFBR(r1, r2) N_RRE(0xB396, r1, r2)
508
509 #define N_CFEBR(r1, m3, r2) N_RRF(0xB398, r1, m3, r2)
510 #define N_CFDBR(r1, m3, r2) N_RRF(0xB399, r1, m3, r2)
511 #define N_CFXBR(r1, m3, r2) N_RRF(0xB39A, r1, m3, r2)
512
513 #define N_DEBR(r1, r2) N_RRE(0xB30D, r1, r2)
514 #define N_DDBR(r1, r2) N_RRE(0xB31D, r1, r2)
515 #define N_DXBR(r1, r2) N_RRE(0xB34D, r1, r2)
516 #define N_DEB(r1, d2, x2, b2) N_RXE(0xED0D, r1, d2, x2, b2)
517 #define N_DDB(r1, d2, x2, b2) N_RXE(0xED1D, r1, d2, x2, b2)
518
519 #define N_LCEBR(r1, r2) N_RRE(0xB303, r1, r2)
520 #define N_LCDBR(r1, r2) N_RRE(0xB313, r1, r2)
521 #define N_LCXBR(r1, r2) N_RRE(0xB343, r1, r2)
522
523 #define N_LDEBR(r1, r2) N_RRE(0xB304, r1, r2)
524 #define N_LXDBR(r1, r2) N_RRE(0xB305, r1, r2)
525 #define N_LXEBR(r1, r2) N_RRE(0xB306, r1, r2)
526
527 #define N_LEDBR(r1, r2) N_RRE(0xB344, r1, r2)
528 #define N_LDXBR(r1, r2) N_RRE(0xB345, r1, r2)
529 #define N_LEXBR(r1, r2) N_RRE(0xB346, r1, r2)
530
531 #define N_MEEBR(r1, r2) N_RRE(0xB317, r1, r2)
532 #define N_MDBR(r1, r2) N_RRE(0xB31C, r1, r2)
533 #define N_MXBR(r1, r2) N_RRE(0xB34C, r1, r2)
534 #define N_MDEBR(r1, r2) N_RRE(0xB30C, r1, r2)
535 #define N_MXDBR(r1, r2) N_RRE(0xB307, r1, r2)
536
537 #define N_SEBR(r1, r2) N_RRE(0xB30B, r1, r2)
538 #define N_SDBR(r1, r2) N_RRE(0xB31B, r1, r2)
539 #define N_SXBR(r1, r2) N_RRE(0xB34B, r1, r2)
540 #define N_SEB(r1, d2, x2, b2) N_RXE(0xED0B, r1, d2, x2, b2)
541 #define N_SDB(r1, d2, x2, b2) N_RXE(0xED1B, r1, d2, x2, b2)
542
543 /* Alpha like instructions */
544
545 #define M_CALL(r2) N_BASR(R14, r2)
546 #define M_ILL(data) N_ILL(data)
547 #define M_ILL2(data1, data2) N_ILL((_UBITS(data1, 4) << 4) | _UBITS(data2, 4))
548 #define M_LONG(l) N_LONG(l)
549
550 #define M_ILD(r, b, d) \
551         do { \
552                 if (N_VALID_DISP(d)) { \
553                         N_L(r, d, RN, b); \
554                 } else if (r == R0) { \
555                         N_LR(R0, R1); \
556                         N_LHI(R1, d); \
557                         N_L(R1, 0, R1, b); \
558                         N_XR(R1, R0); \
559                         N_XR(R0, R1); \
560                         N_XR(R1, R0); \
561                 } else { \
562                         N_LHI(r, d); N_L(r, 0, r, b); \
563                 } \
564         } while (0)
565
566 #define M_ALD(r, b, d) M_ILD(r, b, d)
567
568 #define M_LDA(r, b, d) _IFNEG( \
569         d, \
570         N_LHI(r, d); N_LA(r, 0, r, b), \
571         N_LA(r, d, RN, b) \
572 )
573
574 #define M_FLD(r, b, d) N_LE(r, d, RN, b)
575
576 #define M_FLDN(r, b, d, t) _IFNEG( \
577         d, \
578         N_LHI(t, d); N_LE(r, 0, t, b), \
579         N_LE(r, d, RN, b) \
580 )
581                 
582 #define M_DLD(r, b, d) N_LD(r, d, RN, b)
583 #define M_DLDN(r, b, d, t) _IFNEG( \
584         d, \
585         N_LHI(t, d); N_LD(r, 0, t, b), \
586         N_LD(r, d, RN, b) \
587 )
588
589 #define M_LLD(r, b, d) _IFNEG( \
590         d, \
591         N_LHI(GET_LOW_REG(r), d); \
592                 N_L(GET_HIGH_REG(r), 0, GET_LOW_REG(r), b); \
593                 N_L(GET_LOW_REG(r), 4, GET_LOW_REG(r), b), \
594         N_L(GET_HIGH_REG(r), (d) + 0, RN, b); N_L(GET_LOW_REG(r), (d) + 4, RN, b) \
595 )
596
597 /* MOV(a, b) -> mov from A to B */
598
599 #define M_MOV(a, b) N_LR(b, a)
600 #define M_FMOV(a, b) N_LDR(b, a)
601 #define M_DST(r, b, d) _IFNEG(d, assert(0), N_STD(r, d, RN, b))
602 #define M_FST(r, b, d) _IFNEG(d, assert(0), N_STE(r, d, RN, b))
603 #define M_IST(r, b, d) _IFNEG( \
604         d, \
605         assert(0), \
606         N_ST(r, d, RN, b) \
607 )
608 #define M_AST(r, b, d) M_IST(r, b, d)
609 #define M_LST(r, b, d) _IFNEG( \
610         d, \
611         assert(0), \
612         N_ST(GET_HIGH_REG(r), (d) + 0, RN, b); N_ST(GET_LOW_REG(r), (d) + 4, RN, b) \
613 )
614 #define M_TEST(r) N_LTR(r, r)
615 #define M_BEQ(off) N_BRC(DD_E, off)
616 #define M_BNE(off) N_BRC(DD_NE, off)
617 #define M_BLE(off) N_BRC(DD_LE, off)
618 #define M_BGT(off) N_BRC(DD_H, off)
619 #define M_BLT(off) N_BRC(DD_L, off)
620 #define M_BGE(off) N_BRC(DD_HE, off)
621 #define M_BO(off) N_BRC(DD_O, off)
622
623 #define M_CMP(r1, r2) N_CR(r1, r2)
624 #define M_CMPU(r1, r2) N_CLR(r1, r2)
625 #define M_CLR(r) N_LHI(r, 0)
626 #define M_AADD_IMM(val, reg) N_AHI(reg, val)
627 #define M_IADD_IMM(val, reg) N_AHI(reg, val)
628 #define M_ISUB_IMM(val, reg) N_AHI(reg, -(val))
629 #define M_ASUB_IMM(val, reg) N_AHI(reg, -(val))
630 #define M_RET N_BCR(DD_ANY, R14)
631 #define M_BSR(ret_reg, disp) N_BRAS(ret_reg, disp)
632 #define M_BR(disp) N_BRC(DD_ANY, disp)
633 #define M_JMP(rs, rd) _IF(rs == RN, N_BCR(DD_ANY, rd), N_BASR(rs, rd))
634 #define M_NOP N_BC(0, 0, RN, RN)
635 #define M_JSR(reg_ret, reg_addr) N_BASR(reg_ret, reg_addr)
636 #define M_ICMP(a, b) N_CR(a, b)
637 #define M_ICMPU(a, b) N_CLR(a, b)
638 #define M_ICMP_IMM(a, b) N_CHI(a, b)
639 #define M_CVTIF(src, dst) N_CEFBR(dst, src)
640 #define M_CVTID(src, dst) N_CDFBR(dst, src)
641 #define M_FMUL(a, dest) N_MEEBR(dest, a)
642 #define M_FSUB(a, dest) N_SEBR(dest, a)
643 #define M_FADD(a, dest) N_AEBR(dest, a)
644 #define M_FDIV(a, dest) N_DEBR(dest, a)
645 #define M_DMUL(a, dest) N_MDBR(dest, a)
646 #define M_DSUB(a, dest) N_SDBR(dest, a)
647 #define M_DADD(a, dest) N_ADBR(dest, a)
648 #define M_DDIV(a, dest) N_DDBR(dest, a)
649 #define M_CVTFI(src, dst) N_CFEBR(dst, 5, src)
650 #define M_CVTDI(src, dst) N_CFDBR(dst, 5, src)
651 #define M_IADD(a, dest) N_AR(dest, a)
652 #define M_ISUB(a, dest) N_SR(dest, a)
653 #define M_ASUB(a, dest) N_SR(dest, a)
654 #define M_IAND(a, dest) N_NR(dest, a)
655 #define M_IOR(a, dest) N_OR(dest, a)
656 #define M_IXOR(a, dest) N_XR(dest, a)
657 #define M_CVTFD(src,dst) N_LDEBR(dst, src)
658 #define M_CVTDF(src,dst) N_LEDBR(dst, src)
659
660 #define M_SLL_IMM(imm, reg) N_SLL(reg, imm, RN) 
661 #define M_SLA_IMM(imm, reg) N_SLA(reg, imm, RN) 
662
663 #define M_SLDL_IMM(imm, reg) N_SLDL(reg, imm, RN) 
664 #define M_SLDA_IMM(imm, reg) N_SLDA(reg, imm, RN) 
665
666 #define M_SRL_IMM(imm, reg) N_SRL(reg, imm, RN)
667 #define M_SRA_IMM(imm, reg) N_SRA(reg, imm, RN)
668
669 #define M_SRDL_IMM(imm, reg) N_SRDL(reg, imm, RN)
670 #define M_SRDA_IMM(imm, reg) N_SRDA(reg, imm, RN)
671
672 #define M_SLL(op, dst) N_SLL(dst, 0, op)
673 #define M_SLA(op, dst) N_SLA(dst, 0, op)
674
675 #define M_SLDL(op, dst) N_SLDL(dst, 0, op)
676 #define M_SLDA(op, dst) N_SLDA(dst, 0, op)
677
678 #define M_SRL(op, dst) N_SRL(dst, 0, op)
679 #define M_SRA(op, dst) N_SRA(dst, 0, op)
680
681 #define M_SRDL(op, dst) N_SRDL(dst, 0, op)
682 #define M_SRDA(op, dst) N_SRDA(dst, 0, op)
683
684 #define M_IMUL_IMM(val, reg) N_MHI(reg, val)
685 #define M_IMUL(a, dest) N_MSR(dest, a)
686
687 #define M_INEG(a, dest) N_LCR(dest, a)
688
689 #define M_FCMP(a, b) N_CEBR(a, b)
690 #define M_DCMP(a, b) N_CDBR(a, b)
691
692 #define M_FMOVN(r, dst) N_LCEBR(dst, r)
693 #define M_DMOVN(r, dst) N_LCDBR(dst, r)
694
695 #define ICONST(reg, i) \
696         do { \
697                 if (N_VALID_IMM(i)) { \
698                         N_LHI(reg, i); \
699                 } else { \
700                         disp = dseg_add_s4(cd, (i)); \
701                         M_ILD(reg, REG_PV, disp); \
702                 } \
703         } while (0) 
704
705 #define LCONST(reg,c) \
706         do { \
707             ICONST(GET_HIGH_REG((reg)), (s4) ((s8) (c) >> 32)); \
708             ICONST(GET_LOW_REG((reg)), (s4) ((s8) (c))); \
709         } while (0)
710
711 /* M_INTMOVE:
712     generates an integer-move from register a to b.
713     if a and b are the same int-register, no code will be generated.
714 */ 
715
716 #define M_INTMOVE(reg,dreg) \
717     do { \
718         if ((reg) != (dreg)) { \
719             M_MOV(reg, dreg); \
720         } \
721     } while (0)
722
723 #define M_LNGMOVE(a, b) \
724     do { \
725         if (GET_HIGH_REG(a) == GET_LOW_REG(b)) { \
726             assert((GET_LOW_REG(a) != GET_HIGH_REG(b))); \
727             M_INTMOVE(GET_HIGH_REG(a), GET_HIGH_REG(b)); \
728             M_INTMOVE(GET_LOW_REG(a), GET_LOW_REG(b)); \
729         } else { \
730             M_INTMOVE(GET_LOW_REG(a), GET_LOW_REG(b)); \
731             M_INTMOVE(GET_HIGH_REG(a), GET_HIGH_REG(b)); \
732         } \
733     } while (0)
734
735 /* M_FLTMOVE:
736     generates a floating-point-move from register a to b.
737     if a and b are the same float-register, no code will be generated
738 */ 
739
740 #define M_FLTMOVE(reg,dreg) \
741     do { \
742         if ((reg) != (dreg)) { \
743             M_FMOV(reg, dreg); \
744         } \
745     } while (0)
746
747 #define M_ISUB_IMM32(imm, tmpreg, reg) \
748         do { \
749                 if (N_VALID_IMM(imm)) { \
750                         M_ISUB_IMM(imm, reg); \
751                 } else { \
752                         ICONST(tmpreg, imm); \
753                         M_ISUB(tmpreg, reg); \
754                 } \
755         } while (0)
756
757 #define M_ASUB_IMM32(imm, tmpreg, reg) M_ISUB_IMM32(imm, tmpreg, reg)
758
759 /* ----------------------------------------------- */
760
761 #define _DEPR(x) \
762         do { \
763                 fprintf(stdout, \
764                         "Using old x86_64 instruction %s at %s (%s:%d), fix this.\n", \
765                         #x, __FUNCTION__, __FILE__, __LINE__); \
766         } while (0)
767
768 #define M_MOV_IMM(a,b) _DEPR( M_MOV_IMM(a,b) )
769
770 #define M_IMOV(a,b) _DEPR( M_IMOV(a,b) )
771 #define M_IMOV_IMM(a,b) _DEPR( M_IMOV_IMM(a,b) )
772
773
774 #define M_ILD32(a,b,disp) _DEPR( M_ILD32(a,b,disp) )
775 #define M_LLD32(a,b,disp) _DEPR( M_LLD32(a,b,disp) )
776
777
778 #define M_IST_IMM(a,b,disp) _DEPR( M_IST_IMM(a,b,disp) )
779 #define M_LST_IMM32(a,b,disp) _DEPR( M_LST_IMM32(a,b,disp) )
780
781 #define M_IST32(a,b,disp) _DEPR( M_IST32(a,b,disp) )
782 #define M_LST32(a,b,disp) _DEPR( M_LST32(a,b,disp) )
783
784 #define M_IST32_IMM(a,b,disp) _DEPR( M_IST32_IMM(a,b,disp) )
785 #define M_LST32_IMM32(a,b,disp) _DEPR( M_LST32_IMM32(a,b,disp) )
786
787
788 #define M_LADD(a,b) _DEPR( M_LADD(a,b) )
789 #define M_LSUB(a,b) _DEPR( M_LSUB(a,b) )
790 #define M_LMUL(a,b) _DEPR( M_LMUL(a,b) )
791
792 #define M_LADD_IMM(a,b) _DEPR( M_LADD_IMM(a,b) )
793 #define M_LSUB_IMM(a,b) _DEPR( M_LSUB_IMM(a,b) )
794 #define M_LMUL_IMM(a,b,c) _DEPR( M_LMUL_IMM(a,b,c) )
795
796 #define M_IINC(a) _DEPR( M_IINC(a) )
797 #define M_IDEC(a) _DEPR( M_IDEC(a) )
798
799 #define M_ALD32(a,b,disp) _DEPR( M_ALD32(a,b,disp) )
800
801 #define M_AST_IMM32(a,b,c) _DEPR( M_AST_IMM32(a,b,c) )
802
803 #define M_AADD(a,b) _DEPR( M_AADD(a,b) )
804
805 #define M_LADD_IMM32(a,b) _DEPR( M_LADD_IMM32(a,b) )
806 #define M_AADD_IMM32(a,b) _DEPR( M_AADD_IMM32(a,b) )
807 #define M_LSUB_IMM32(a,b) _DEPR( M_LSUB_IMM32(a,b) )
808
809 #define M_ILEA(a,b,c) _DEPR( M_ILEA(a,b,c) )
810 #define M_LLEA(a,b,c) _DEPR( M_LLEA(a,b,c) )
811 #define M_ALEA(a,b,c) _DEPR( M_ALEA(a,b,c) )
812
813 #define M_LNEG(a) _DEPR( M_LNEG(a) )
814
815 #define M_IAND_IMM(a,b) _DEPR( M_IAND_IMM(a,b) )
816 #define M_IOR_IMM(a,b) _DEPR( M_IOR_IMM(a,b) )
817 #define M_IXOR_IMM(a,b) _DEPR( M_IXOR_IMM(a,b) )
818
819 #define M_LAND(a,b) _DEPR( M_LAND(a,b) )
820 #define M_LOR(a,b) _DEPR( M_LOR(a,b) )
821 #define M_LXOR(a,b) _DEPR( M_LXOR(a,b) )
822
823 #define M_LAND_IMM(a,b) _DEPR( M_LAND_IMM(a,b) )
824 #define M_LOR_IMM(a,b) _DEPR( M_LOR_IMM(a,b) )
825 #define M_LXOR_IMM(a,b) _DEPR( M_LXOR_IMM(a,b) )
826
827 #define M_SSEXT(a,b) _DEPR( M_SSEXT(a,b) )
828 #define M_ISEXT(a,b) _DEPR( M_ISEXT(a,b) )
829
830 #define M_CZEXT(a,b) _DEPR( M_CZEXT(a,b) )
831
832 #define M_ISRA_IMM(a,b) _DEPR( M_ISRA_IMM(a,b) )
833
834 #define M_LSLL_IMM(a,b) _DEPR( M_LSLL_IMM(a,b) )
835 #define M_LSRA_IMM(a,b) _DEPR( M_LSRA_IMM(a,b) )
836 #define M_LSRL_IMM(a,b) _DEPR( M_LSRL_IMM(a,b) )
837
838 #define M_LCMP(a,b) _DEPR( M_LCMP(a,b) )
839 #define M_LCMP_IMM(a,b) _DEPR( M_LCMP_IMM(a,b) )
840 #define M_LCMP_IMM_MEMBASE(a,b,c) _DEPR( M_LCMP_IMM_MEMBASE(a,b,c) )
841 #define M_LCMP_MEMBASE(a,b,c) _DEPR( M_LCMP_MEMBASE(a,b,c) )
842
843 #define M_ICMP_IMM_MEMBASE(a,b,c) _DEPR( M_ICMP_IMM_MEMBASE(a,b,c) )
844 #define M_ICMP_MEMBASE(a,b,c) _DEPR( M_ICMP_MEMBASE(a,b,c) )
845
846 #define M_BAE(disp) _DEPR( M_BAE(disp) )
847 #define M_BA(disp) _DEPR( M_BA(disp) )
848
849 #define M_CMOVEQ(a,b) _DEPR( M_CMOVEQ(a,b) )
850 #define M_CMOVNE(a,b) _DEPR( M_CMOVNE(a,b) )
851 #define M_CMOVLT(a,b) _DEPR( M_CMOVLT(a,b) )
852 #define M_CMOVLE(a,b) _DEPR( M_CMOVLE(a,b) )
853 #define M_CMOVGE(a,b) _DEPR( M_CMOVGE(a,b) )
854 #define M_CMOVGT(a,b) _DEPR( M_CMOVGT(a,b) )
855
856 #define M_CMOVEQ_MEMBASE(a,b,c) _DEPR( M_CMOVEQ_MEMBASE(a,b,c) )
857 #define M_CMOVNE_MEMBASE(a,b,c) _DEPR( M_CMOVNE_MEMBASE(a,b,c) )
858 #define M_CMOVLT_MEMBASE(a,b,c) _DEPR( M_CMOVLT_MEMBASE(a,b,c) )
859 #define M_CMOVLE_MEMBASE(a,b,c) _DEPR( M_CMOVLE_MEMBASE(a,b,c) )
860 #define M_CMOVGE_MEMBASE(a,b,c) _DEPR( M_CMOVGE_MEMBASE(a,b,c) )
861 #define M_CMOVGT_MEMBASE(a,b,c) _DEPR( M_CMOVGT_MEMBASE(a,b,c) )
862
863 #define M_CMOVB(a,b) _DEPR( M_CMOVB(a,b) )
864 #define M_CMOVA(a,b) _DEPR( M_CMOVA(a,b) )
865 #define M_CMOVP(a,b) _DEPR( M_CMOVP(a,b) )
866
867 #define M_PUSH(a) _DEPR( M_PUSH(a) )
868 #define M_PUSH_IMM(a) _DEPR( M_PUSH_IMM(a) )
869 #define M_POP(a) _DEPR( M_POP(a) )
870
871 #define M_JMP_IMM(a) _DEPR( M_JMP_IMM(a) )
872 #define M_CALL_IMM(a) _DEPR( M_CALL_IMM(a) )
873
874 #define M_FLD32(a,b,disp) _DEPR( M_FLD32(a,b,disp) )
875 #define M_DLD32(a,b,disp) _DEPR( M_DLD32(a,b,disp) )
876
877 #define M_FST32(a,b,disp) _DEPR( M_FST32(a,b,disp) )
878 #define M_DST32(a,b,disp) _DEPR( M_DST32(a,b,disp) )
879
880
881 /* system instructions ********************************************************/
882
883 #define M_RDTSC _DEPR( M_RDTSC )
884
885 #define M_IINC_MEMBASE(a,b) _DEPR( M_IINC_MEMBASE(a,b) )
886
887 #define M_IADD_MEMBASE(a,b,c) _DEPR( M_IADD_MEMBASE(a,b,c) )
888 #define M_IADC_MEMBASE(a,b,c) _DEPR( M_IADC_MEMBASE(a,b,c) )
889 #define M_ISUB_MEMBASE(a,b,c) _DEPR( M_ISUB_MEMBASE(a,b,c) )
890 #define M_ISBB_MEMBASE(a,b,c) _DEPR( M_ISBB_MEMBASE(a,b,c) )
891
892 #define PROFILE_CYCLE_START 
893 #define __PROFILE_CYCLE_START _DEPR( __PROFILE_CYCLE_START )
894
895 #define PROFILE_CYCLE_STOP 
896 #define __PROFILE_CYCLE_STOP _DEPR( __PROFILE_CYCLE_STOP )
897
898 #endif /* _CODEGEN_H */
899
900
901 s4 codegen_reg_of_dst_notzero(jitdata *jd, instruction *iptr, s4 tempregnum);
902
903
904 /*
905  * These are local overrides for various environment variables in Emacs.
906  * Please do not remove this and leave it at the end of the file, where
907  * Emacs will automagically detect them.
908  * ---------------------------------------------------------------------
909  * Local variables:
910  * mode: c
911  * indent-tabs-mode: t
912  * c-basic-offset: 4
913  * tab-width: 4
914  * End:
915  */