Merged revisions 7501-7598 via svnmerge from
[cacao.git] / src / vm / jit / powerpc64 / codegen.h
1 /* src/vm/jit/powerpc64/codegen.h - code generation macros and definitions for
2                                  64-bit PowerPC
3
4    Copyright (C) 1996-2005, 2006 R. Grafl, A. Krall, C. Kruegel,
5    C. Oates, R. Obermaisser, M. Platter, M. Probst, S. Ring,
6    E. Steiner, C. Thalinger, D. Thuernbeck, P. Tomsich, C. Ullrich,
7    J. Wenninger, Institut f. Computersprachen - TU Wien
8
9    This file is part of CACAO.
10
11    This program is free software; you can redistribute it and/or
12    modify it under the terms of the GNU General Public License as
13    published by the Free Software Foundation; either version 2, or (at
14    your option) any later version.
15
16    This program is distributed in the hope that it will be useful, but
17    WITHOUT ANY WARRANTY; without even the implied warranty of
18    MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
19    General Public License for more details.
20
21    You should have received a copy of the GNU General Public License
22    along with this program; if not, write to the Free Software
23    Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA
24    02110-1301, USA.
25
26    Contact: cacao@cacaojvm.org
27
28    Authors: Andreas Krall
29             Stefan Ring
30             Christian Thalinger
31             Christian Ullrich
32
33    $Id: codegen.h 7596 2007-03-28 21:05:53Z twisti $
34
35 */
36
37
38 #ifndef _CODEGEN_H
39 #define _CODEGEN_H
40
41 #include "config.h"
42
43 #include "md-abi.h"
44
45 #include "vm/global.h"
46 #include "vm/jit/jit.h"
47 #include "vm/jit/reg.h"
48
49
50 /* additional functions and macros to generate code ***************************/
51
52 /* MCODECHECK(icnt) */
53
54 #define MCODECHECK(icnt) \
55     do { \
56         if ((cd->mcodeptr + (icnt) * 4) > cd->mcodeend) \
57             codegen_increase(cd); \
58     } while (0)
59
60
61 /* M_INTMOVE:
62      generates an integer-move from register a to b.
63      if a and b are the same int-register, no code will be generated.
64 */ 
65
66 #define M_INTMOVE(a,b) \
67     do { \
68         if ((a) != (b)) { \
69             M_MOV(a, b); \
70         } \
71     } while (0)
72
73 #define M_LNGMOVE(a,b) M_INTMOVE(a,b)
74
75
76 /* M_FLTMOVE:
77     generates a floating-point-move from register a to b.
78     if a and b are the same float-register, no code will be generated
79 */ 
80
81 #define M_FLTMOVE(a,b) \
82     do { \
83         if ((a) != (b)) { \
84             M_FMOV(a, b); \
85         } \
86     } while (0)
87
88
89 #define ICONST(d,c)                     emit_iconst(cd, (d), (c))
90 #define LCONST(reg,c)                   emit_lconst(cd, (reg), (c))
91
92
93 #define ALIGNCODENOP \
94     if ((s4) ((ptrint) cd->mcodeptr & 7)) { \
95         M_NOP; \
96     }
97
98
99 /* branch defines *************************************************************/
100 /* and additional branch is needed when generating long branches */
101 #define BRANCH_NOPS \
102     do { \
103         if (CODEGENDATA_HAS_FLAG_LONGBRANCHES(cd)) {\
104                 M_NOP; \
105         } \
106         M_NOP; \
107     } while (0)
108
109
110 /* patcher defines ************************************************************/
111
112 #define PATCHER_CALL_SIZE    1 * 4      /* an instruction is 4-bytes long     */
113
114 #define PATCHER_NOPS \
115     do { \
116         M_NOP; \
117     } while (0)
118
119
120 /* macros to create code ******************************************************/
121
122 #define M_OP3(opcode,y,oe,rc,d,a,b) \
123     do { \
124         *((u4 *) cd->mcodeptr) = (((opcode) << 26) | ((d) << 21) | ((a) << 16) | ((b) << 11) | ((oe) << 10) | ((y) << 1) | (rc)); \
125         cd->mcodeptr += 4; \
126     } while (0)
127
128 #define M_OP4(x,y,rc,d,a,b,c) \
129     do { \
130         *((u4 *) cd->mcodeptr) = (((x) << 26) | ((d) << 21) | ((a) << 16) | ((b) << 11) | ((c) << 6) | ((y) << 1) | (rc)); \
131         cd->mcodeptr += 4; \
132     } while (0)
133
134 #define M_OP2_IMM(x,d,a,i) \
135     do { \
136         *((u4 *) cd->mcodeptr) = (((x) << 26) | ((d) << 21) | ((a) << 16) | ((i) & 0xffff)); \
137         cd->mcodeptr += 4; \
138     } while (0)
139
140 /* for instruction decodeing */
141 #define M_INSTR_OP2_IMM_D(x)            (((x) >> 21) & 0x1f  )
142 #define M_INSTR_OP2_IMM_A(x)            (((x) >> 16) & 0x1f  )
143 #define M_INSTR_OP2_IMM_I(x)            ( (x)        & 0xffff)
144
145 #define M_BCMASK     0x0000fffc                     /* (((1 << 16) - 1) & ~3) */
146 #define M_BMASK    0x03fffffc                     /* (((1 << 26) - 1) & ~3) */
147
148 #define M_B(x,i,a,l) \
149     do { \
150         *((u4 *) cd->mcodeptr) = (((x) << 26) | ((((i) * 4) + 4) & M_BMASK) | ((a) << 1) | (l)); \
151         cd->mcodeptr += 4; \
152     } while (0)
153
154 #define M_BC(x,bo,bi,i,a,l) \
155     do { \
156         *((u4 *) cd->mcodeptr) = (((x) << 26) | ((bo) << 21) | ((bi) << 16) | (((i) * 4 + 4) & M_BCMASK) | ((a) << 1) | (l)); \
157         cd->mcodeptr += 4; \
158     } while (0)
159
160
161
162 #define M_EXTSW(a,b)                    M_OP3(31, 986, 0, 0, a, b, 0)
163
164
165 /* instruction macros *********************************************************/
166
167 #define M_IADD(a,b,c)                   M_LADD(a,b,c)
168 #define M_LADD(a,b,c)                   M_OP3(31, 266, 0, 0, c, a, b) 
169 #define M_IADD_IMM(a,b,c)               M_OP2_IMM(14, c, a, b)  /* XXX */
170 #define M_LADD_IMM(a,b,c)               M_OP2_IMM(14, c, a, b)
171 #define M_ADDC(a,b,c)                   M_OP3(31, 10, 0, 0, c, a, b)
172 #define M_ADDIC(a,b,c)                  M_OP2_IMM(12, c, a, b)
173 #define M_ADDICTST(a,b,c)               M_OP2_IMM(13, c, a, b)
174 #define M_ADDE(a,b,c)                   M_OP3(31, 138, 0, 0, c, a, b)
175 #define M_ADDZE(a,b)                    M_OP3(31, 202, 0, 0, b, a, 0)
176 #define M_ADDME(a,b)                    M_OP3(31, 234, 0, 0, b, a, 0)
177
178 #define M_SUB(a,b,c)                    M_OP3(31, 40, 0, 0, c, b, a)
179 #define M_ISUBTST(a,b,c)                M_OP3(31, 40, 0, 1, c, b, a)
180 #define M_SUBC(a,b,c)                   M_OP3(31, 8, 0, 0, c, b, a)
181 #define M_SUBIC(a,b,c)                  M_OP2_IMM(8, c, b, a)
182 #define M_SUBE(a,b,c)                   M_OP3(31, 136, 0, 0, c, b, a)
183 #define M_SUBZE(a,b)                    M_OP3(31, 200, 0, 0, b, a, 0)
184 #define M_SUBME(a,b)                    M_OP3(31, 232, 0, 0, b, a, 0)
185
186 #define M_AND(a,b,c)                    M_OP3(31, 28, 0, 0, a, c, b)
187 #define M_AND_IMM(a,b,c)                M_OP2_IMM(28, a, c, b)
188 #define M_ANDIS(a,b,c)                  M_OP2_IMM(29, a, c, b)
189 #define M_OR(a,b,c)                     M_OP3(31, 444, 0, 0, a, c, b)
190 #define M_OR_TST(a,b,c)                 M_OP3(31, 444, 0, 1, a, c, b)
191 #define M_OR_IMM(a,b,c)                 M_OP2_IMM(24, a, c, b)
192 #define M_ORIS(a,b,c)                   M_OP2_IMM(25, a, c, b)
193 #define M_XOR(a,b,c)                    M_OP3(31, 316, 0, 0, a, c, b)
194 #define M_XOR_IMM(a,b,c)                M_OP2_IMM(26, a, c, b)
195 #define M_XORIS(a,b,c)                  M_OP2_IMM(27, a, c, b)
196
197 #define M_SLL(a,b,c)                    M_OP3(31, 27, 0, 0, a, c, b)
198 #define M_SRL(a,b,c)                    M_OP3(31, 536, 0, 0, a, c, b)
199 #define M_SRA(a,b,c)                    M_OP3(31, 792, 0, 0, a, c, b)
200 #define M_SRA_IMM(a,b,c)                M_OP3(31, 824, 0, 0, a, c, b)
201
202 #define M_MUL(a,b,c)                   M_OP3(31, 233, 0, 0, c, a, b)
203 #define M_MUL_IMM(a,b,c)               M_OP2_IMM(7, c, a, b)
204 #define M_DIV(a,b,c)                   M_OP3(31, 489, 1, 0, c, a, b)
205
206 #define M_NEG(a,b)                      M_OP3(31, 104, 0, 0, b, a, 0)
207 #define M_NOT(a,b)                      M_OP3(31, 124, 0, 0, a, b, a)
208
209 #define M_SUBFIC(a,b,c)                 M_OP2_IMM(8, c, a, b)
210 #define M_SUBFZE(a,b)                   M_OP3(31, 200, 0, 0, b, a, 0)
211 #define M_RLWINM(a,b,c,d,e)             M_OP4(21, d, 0, a, e, b, c)
212 #define M_ADDZE(a,b)                    M_OP3(31, 202, 0, 0, b, a, 0)
213 #define M_SLL_IMM(a,b,c)                M_OP3(30, ((b)&0x20 ? 1:0), 0, ((((63-(b))&0x1f)<<6) | (((63-(b))&0x20 ? 1:0)<<5) | 0x04), a, c, (b)&0x1f);     /* RLDICR is said to be turing complete, this seems right */
214 #define M_SRL_IMM(a,b,c)                M_RLWINM(a,32-(b),b,31,c)
215 #define M_ADDIS(a,b,c)                  M_OP2_IMM(15, c, a, b)
216 #define M_STFIWX(a,b,c)                 M_OP3(31, 983, 0, 0, a, b, c)
217
218 #define M_LWAX(a,b,c)                   M_OP3(31, 341, 0, 0, a, b, c)
219 #define M_LHZX(a,b,c)                   M_OP3(31, 279, 0, 0, a, b, c)
220 #define M_LHAX(a,b,c)                   M_OP3(31, 343, 0, 0, a, b, c)
221 #define M_LHAX(a,b,c)                   M_OP3(31, 343, 0, 0, a, b, c)
222 #define M_LBZX(a,b,c)                   M_OP3(31, 87, 0, 0, a, b, c)
223 #define M_LFSX(a,b,c)                   M_OP3(31, 535, 0, 0, a, b, c)
224 #define M_LFDX(a,b,c)                   M_OP3(31, 599, 0, 0, a, b, c)
225
226 #define M_STWX(a,b,c)                   M_OP3(31, 151, 0, 0, a, b, c)
227 #define M_STHX(a,b,c)                   M_OP3(31, 407, 0, 0, a, b, c)
228 #define M_STBX(a,b,c)                   M_OP3(31, 215, 0, 0, a, b, c)
229 #define M_STFSX(a,b,c)                  M_OP3(31, 663, 0, 0, a, b, c)
230 #define M_STFDX(a,b,c)                  M_OP3(31, 727, 0, 0, a, b, c)
231
232 /*
233 #define M_STWU_INTERN(a,b,disp)         M_OP2_IMM(37,a,b,disp)
234 #define M_STWU(a,b,disp) \
235     do { \
236         s4 lo = (disp) & 0x0000ffff; \
237         s4 hi = ((disp) >> 16); \
238         if (((disp) >= -32678) && ((disp) <= 32767)) { \
239             M_STWU_INTERN(a,b,lo); \
240         } else { \
241             M_ADDIS(REG_ZERO,hi,REG_ITMP3); \
242             M_OR_IMM(REG_ITMP3,lo,REG_ITMP3); \
243             M_STWUX(REG_SP,REG_SP,REG_ITMP3); \
244         } \
245     } while (0)
246
247 #define M_STWUX(a,b,c)                  M_OP3(31,183,0,0,a,b,c)
248 */
249
250 #define M_STDU_INTERN(a,b,disp)         M_OP2_IMM(62,a,b,(disp)|0x0001)
251 #define M_STDU(a,b,disp) \
252     do { \
253         s4 lo = (disp) & 0x0000ffff; \
254         s4 hi = ((disp) >> 16); \
255         if (((disp) >= -32678) && ((disp) <= 32767)) { \
256             M_STDU_INTERN(a,b,lo); \
257         } else { \
258             M_ADDIS(REG_ZERO,hi,REG_ITMP3); \
259             M_OR_IMM(REG_ITMP3,lo,REG_ITMP3); \
260             M_STDUX(REG_SP,REG_SP,REG_ITMP3); \
261         } \
262     } while (0)
263 #define M_STDUX(a,b,c)                  M_OP3(31,181,0,0,a,b,c)
264
265 #define M_LDAH(a,b,c)                   M_ADDIS(b, c, a)
266 #define M_TRAP                          M_OP3(31, 4, 0, 0, 31, 0, 0)
267
268 #define M_NOP                           M_OR_IMM(0, 0, 0)
269 #define M_MOV(a,b)                      M_OR(a, a, b)
270 #define M_TST(a)                        M_OP3(31, 444, 0, 1, a, a, a)
271
272 #define M_DADD(a,b,c)                   M_OP3(63, 21, 0, 0, c, a, b)
273 #define M_FADD(a,b,c)                   M_OP3(59, 21, 0, 0, c, a, b)
274 #define M_DSUB(a,b,c)                   M_OP3(63, 20, 0, 0, c, a, b)
275 #define M_FSUB(a,b,c)                   M_OP3(59, 20, 0, 0, c, a, b)
276 #define M_DMUL(a,b,c)                   M_OP4(63, 25, 0, c, a, 0, b)
277 #define M_FMUL(a,b,c)                   M_OP4(59, 25, 0, c, a, 0, b)
278 #define M_DDIV(a,b,c)                   M_OP3(63, 18, 0, 0, c, a, b)
279 #define M_FDIV(a,b,c)                   M_OP3(59, 18, 0, 0, c, a, b)
280
281 #define M_FABS(a,b)                     M_OP3(63, 264, 0, 0, b, 0, a)
282 #define M_CVTDL(a,b)                    M_OP3(63, 14, 0, 0, b, 0, a)
283 #define M_CVTDL_C(a,b)                  M_OP3(63, 15, 0, 0, b, 0, a)
284 #define M_CVTDF(a,b)                    M_OP3(63, 12, 0, 0, b, 0, a)
285 #define M_FMOV(a,b)                     M_OP3(63, 72, 0, 0, b, 0, a)
286 #define M_FMOVN(a,b)                    M_OP3(63, 40, 0, 0, b, 0, a)
287 #define M_DSQRT(a,b)                    M_OP3(63, 22, 0, 0, b, 0, a)
288 #define M_FSQRT(a,b)                    M_OP3(59, 22, 0, 0, b, 0, a)
289
290 #define M_FCMPU(a,b)                    M_OP3(63, 0, 0, 0, 0, a, b)
291 #define M_FCMPO(a,b)                    M_OP3(63, 32, 0, 0, 0, a, b)
292
293 #define M_BLDU(a,b,c)                   M_OP2_IMM(34, a, b, c)  /* LBZ */
294 #define M_SLDU(a,b,c)                   M_OP2_IMM(40, a, b, c)  /* LHZ */
295
296 #if 0
297 #define M_ILD_INTERN(a,b,disp)          M_OP2_IMM(32,a,b,disp)  /* LWZ */
298 #endif
299
300 #define M_LWZ(a,b,disp)                 M_OP2_IMM(32,a,b,disp)  /* needed for hardware exceptions */
301
302 #define M_ILD_INTERN(a,b,disp)          M_OP2_IMM(58, a, b, (((disp) & 0xfffe) | 0x0002))       /* this is LWA actually */
303
304 #define M_ILD(a,b,disp) \
305     do { \
306         s4 lo = (short) (disp); \
307         s4 hi = (short) (((disp) - lo) >> 16); \
308         if (hi == 0) { \
309             M_ILD_INTERN(a,b,lo); \
310         } else { \
311             M_ADDIS(b,hi,a); \
312             M_ILD_INTERN(a,a,lo); \
313         } \
314     } while (0)
315
316 #define M_LLD_INTERN(a,b,disp)          M_OP2_IMM(58,a,b,disp)  /* LD */
317
318 #define M_LLD(a,b,disp) \
319     do { \
320         s4 lo = (short) (disp); \
321         s4 hi = (short) (((disp) - lo) >> 16); \
322         if (hi == 0) { \
323             M_LLD_INTERN(a,b,lo); \
324         } else { \
325             M_ADDIS(b,hi,a); \
326             M_LLD_INTERN(a,GET_LOW_REG(a),lo); \
327         } \
328     } while (0)
329
330 #define M_ALD_INTERN(a,b,disp)          M_LLD_INTERN(a,b,disp)
331 #define M_ALD(a,b,disp)                 M_LLD(a,b,disp)
332 #define M_ALDX(a,b,c)                   M_OP3(31, 21, 0, 0, a, b, c)    /* LDX */
333
334 #define M_BST(a,b,c)                    M_OP2_IMM(38, a, b, c)  /* STB */
335 #define M_SST(a,b,c)                    M_OP2_IMM(44, a, b, c)  /* LMW */
336
337 #define M_IST_INTERN(a,b,disp)          M_OP2_IMM(36,a,b,disp)  /* STW */
338
339 /* Stores with displacement overflow should only happen with PUTFIELD
340    or on the stack. The PUTFIELD instruction does not use REG_ITMP3
341    and a reg_of_var call should not use REG_ITMP3!!! */
342
343 #define M_IST(a,b,disp) \
344     do { \
345         s4 lo = (short) (disp); \
346         s4 hi = (short) (((disp) - lo) >> 16); \
347         if (hi == 0) { \
348             M_IST_INTERN(a,b,lo); \
349         } else { \
350             M_ADDIS(b,hi,REG_ITMP3); \
351             M_IST_INTERN(a,REG_ITMP3,lo); \
352         } \
353     } while (0)
354
355 #define M_LST_INTERN(a,b,disp) M_OP2_IMM(62,a,b,disp)   /* STD */
356
357 #define M_LST(a,b,disp) \
358     do { \
359         s4 lo = (short) (disp); \
360         s4 hi = (short) (((disp) - lo) >> 16); \
361         if (hi == 0) { \
362             M_LST_INTERN(a,b,lo); \
363         } else { \
364             M_ADDIS(b,hi,REG_ITMP3); \
365             M_LST_INTERN(a,REG_ITMP3, lo); \
366         } \
367     } while (0)
368
369 #define M_AST_INTERN(a,b,disp)          M_LST_INTERN(a,b,disp)
370 #define M_AST(a,b,disp)                 M_LST(a,b,disp)
371 #define M_ASTX(a,b,c)                   M_OP3(31, 149, 0, 0, a, b, c)
372 #define M_LSTX(a,b,c)                   M_ASTX(a,b,c)
373
374
375 #define M_BSEXT(a,b)                    M_OP3(31, 954, 0, 0, a, b, 0)
376 #define M_CZEXT(a,b)                    M_RLWINM(a,0,16,31,b)
377 #define M_SSEXT(a,b)                    M_OP3(31, 922, 0, 0, a, b, 0)
378 #define M_ISEXT(a,b)                    M_OP3(31, 986, 0, 0, a, b, 0)
379
380 #define M_BR(a)                         M_B(18, a, 0, 0)
381 #define M_BL(a)                         M_B(18, a, 0, 1)
382 #define M_RET                           M_OP3(19, 16, 0, 0, 20, 0, 0)
383 #define M_JSR                           M_OP3(19, 528, 0, 1, 20, 0, 0)
384 #define M_RTS                           M_OP3(19, 528, 0, 0, 20, 0, 0)
385
386 #define M_CMP(a,b)                      M_OP3(31, 0, 0, 0, 1, a, b)
387 #define M_CMPU(a,b)                     M_OP3(31, 32, 0, 0, 1, a, b)
388 #define M_CMPI(a,b)                     M_OP2_IMM(11, 1, a, b)  
389 #define M_CMPUI(a,b)                    M_OP2_IMM(10, 1, a, b)  
390
391 #define M_BLT(a)                        M_BC(16, 12, 0, a, 0, 0)
392 #define M_BLE(a)                        M_BC(16, 4, 1, a, 0, 0)
393 #define M_BGT(a)                        M_BC(16, 12, 1, a, 0, 0)
394 #define M_BGE(a)                        M_BC(16, 4, 0, a, 0, 0)
395 #define M_BEQ(a)                        M_BC(16, 12, 2, a, 0, 0)
396 #define M_BNE(a)                        M_BC(16, 4, 2, a, 0, 0)
397 #define M_BNAN(a)                       M_BC(16, 12, 3, a, 0, 0)
398
399 #define M_FLD_INTERN(a,b,disp)          M_OP2_IMM(48,a,b,disp)
400 #define M_DLD_INTERN(a,b,disp)          M_OP2_IMM(50,a,b,disp)
401
402 #define M_FLD(a,b,disp) \
403     do { \
404         s4 lo = (short) (disp); \
405         s4 hi = (short) (((disp) - lo) >> 16); \
406         if (hi == 0) { \
407             M_FLD_INTERN(a,b,lo); \
408         } else { \
409             M_ADDIS(b,hi,REG_ITMP3); \
410             M_FLD_INTERN(a,REG_ITMP3,lo); \
411         } \
412     } while (0)
413
414 #define M_DLD(a,b,disp) \
415     do { \
416         s4 lo = (short) (disp); \
417         s4 hi = (short) (((disp) - lo) >> 16); \
418         if (hi == 0) { \
419             M_DLD_INTERN(a,b,lo); \
420         } else { \
421             M_ADDIS(b,hi,REG_ITMP3); \
422             M_DLD_INTERN(a,REG_ITMP3,lo); \
423         } \
424     } while (0)
425
426 #define M_FST_INTERN(a,b,disp)          M_OP2_IMM(52,a,b,disp)  /* STFS */
427 #define M_DST_INTERN(a,b,disp)          M_OP2_IMM(54,a,b,disp)  /* STFD */
428
429 #define M_FST(a,b,disp) \
430     do { \
431         s4 lo = (short) (disp); \
432         s4 hi = (short) (((disp) - lo) >> 16); \
433         if (hi == 0) { \
434             M_FST_INTERN(a,b,lo); \
435         } else { \
436             M_ADDIS(b,hi,REG_ITMP3); \
437             M_FST_INTERN(a,REG_ITMP3,lo); \
438         } \
439     } while (0)
440
441 #define M_DST(a,b,disp) \
442     do { \
443         s4 lo = (short) (disp); \
444         s4 hi = (short) (((disp) - lo) >> 16); \
445         if (hi == 0) { \
446             M_DST_INTERN(a,b,lo); \
447         } else { \
448             M_ADDIS(b,hi,REG_ITMP3); \
449             M_DST_INTERN(a,REG_ITMP3,lo); \
450         } \
451     } while (0)
452
453 #define M_MFLR(a)                       M_OP3(31, 339, 0, 0, a, 8, 0)
454 #define M_MFXER(a)                      M_OP3(31, 339, 0, 0, a, 1, 0)
455 #define M_MFCTR(a)                      M_OP3(31, 339, 0, 0, a, 9, 0)
456 #define M_MTLR(a)                       M_OP3(31, 467, 0, 0, a, 8, 0)
457 #define M_MTXER(a)                      M_OP3(31, 467, 0, 0, a, 1, 0)
458 #define M_MTCTR(a)                      M_OP3(31, 467, 0, 0, a, 9, 0)
459
460 #define M_LDA_INTERN(a,b,c)             M_LADD_IMM(b, c, a)
461
462 #define M_LDA(a,b,disp) \
463     do { \
464         s4 lo = (short) (disp); \
465         s4 hi = (short) (((disp) - lo) >> 16); \
466         if (hi == 0) { \
467             M_LDA_INTERN(a,b,lo); \
468         } else { \
469             M_ADDIS(b,hi,a); \
470             M_LDA_INTERN(a,a,lo); \
471         } \
472     } while (0)
473
474
475 #define M_LDATST(a,b,c)                 M_ADDICTST(b, c, a)
476 #define M_CLR(a)                        M_LADD_IMM(0, 0, a)
477 #define M_AADD_IMM(a,b,c)               M_LADD_IMM(a, b, c)
478
479 #endif /* _CODEGEN_H */
480
481
482 /*
483  * These are local overrides for various environment variables in Emacs.
484  * Please do not remove this and leave it at the end of the file, where
485  * Emacs will automagically detect them.
486  * ---------------------------------------------------------------------
487  * Local variables:
488  * mode: c
489  * indent-tabs-mode: t
490  * c-basic-offset: 4
491  * tab-width: 4
492  * End:
493  */