Add AMD Fam10 B3 default settings to match AMD example code.
[coreboot.git] / util / flashrom / flash.h
1 /*
2  * This file is part of the flashrom project.
3  *
4  * Copyright (C) 2000 Silicon Integrated System Corporation
5  * Copyright (C) 2000 Ronald G. Minnich <rminnich@gmail.com>
6  * Copyright (C) 2005-2007 coresystems GmbH <stepan@coresystems.de>
7  *
8  * This program is free software; you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License as published by
10  * the Free Software Foundation; either version 2 of the License, or
11  * (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
21  */
22
23 #ifndef __FLASH_H__
24 #define __FLASH_H__ 1
25
26 #if defined(__GLIBC__)
27 #include <sys/io.h>
28 #endif
29 #include <unistd.h>
30 #include <stdint.h>
31 #include <stdio.h>
32
33 #ifdef __FreeBSD__
34   #include <machine/cpufunc.h>
35   #define off64_t off_t
36   #define lseek64 lseek
37   #define OUTB(x, y) do { u_int tmp = (y); outb(tmp, (x)); } while (0)
38   #define OUTW(x, y) do { u_int tmp = (y); outw(tmp, (x)); } while (0)
39   #define OUTL(x, y) do { u_int tmp = (y); outl(tmp, (x)); } while (0)
40   #define INB(x) __extension__ ({ u_int tmp = (x); inb(tmp); })
41   #define INW(x) __extension__ ({ u_int tmp = (x); inw(tmp); })
42   #define INL(x) __extension__ ({ u_int tmp = (x); inl(tmp); })
43 #else
44   #define OUTB outb
45   #define OUTW outw
46   #define OUTL outl
47   #define INB  inb
48   #define INW  inw
49   #define INL  inl
50 #endif
51
52 #define ARRAY_SIZE(a) (sizeof(a) / sizeof((a)[0]))
53
54 struct flashchip {
55         const char *vendor;
56         const char *name;
57         /* With 32bit manufacture_id and model_id we can cover IDs up to
58          * (including) the 4th bank of JEDEC JEP106W Standard Manufacturer's
59          * Identification code.
60          */
61         uint32_t manufacture_id;
62         uint32_t model_id;
63
64         int total_size;
65         int page_size;
66
67         /* Indicate if flashrom has been tested with this flash chip and if
68          * everything worked correctly.
69          */
70         uint32_t tested;
71
72         int (*probe) (struct flashchip *flash);
73         int (*erase) (struct flashchip *flash);
74         int (*write) (struct flashchip *flash, uint8_t *buf);
75         int (*read) (struct flashchip *flash, uint8_t *buf);
76
77         /* Some flash devices have an additional register space. */
78         volatile uint8_t *virtual_memory;
79         volatile uint8_t *virtual_registers;
80 };
81
82 #define TEST_UNTESTED   0
83
84 #define TEST_OK_PROBE   (1<<0)
85 #define TEST_OK_READ    (1<<1)
86 #define TEST_OK_ERASE   (1<<2)
87 #define TEST_OK_WRITE   (1<<3)
88 #define TEST_OK_PR      (TEST_OK_PROBE|TEST_OK_READ)
89 #define TEST_OK_PREW    (TEST_OK_PROBE|TEST_OK_READ|TEST_OK_ERASE|TEST_OK_WRITE)
90 #define TEST_OK_MASK    0x0f
91
92 #define TEST_BAD_PROBE  (1<<4)
93 #define TEST_BAD_READ   (1<<5)
94 #define TEST_BAD_ERASE  (1<<6)
95 #define TEST_BAD_WRITE  (1<<7)
96 #define TEST_BAD_MASK   0xf0
97
98 extern struct flashchip flashchips[];
99
100 /*
101  * Please keep this list sorted alphabetically by manufacturer. The first
102  * entry of each section should be the manufacturer ID, followed by the
103  * list of devices from that manufacturer (sorted by device IDs).
104  *
105  * All LPC/FWH parts (parallel flash) have 8-bit device IDs if there is no
106  * continuation code.
107  * All SPI parts have 16-bit device IDs.
108  */
109
110 #define GENERIC_DEVICE_ID       0xffff  /* Only match the vendor ID */
111
112 #define ALLIANCE_ID             0x52    /* Alliance Semiconductor */
113
114 #define AMD_ID                  0x01    /* AMD */
115 #define AM_29F040B              0xA4
116 #define AM_29LV040B             0x4F
117 #define AM_29F016D              0xAD
118
119 #define AMIC_ID                 0x7F37  /* AMIC */
120 #define AMIC_ID_NOPREFIX        0x37    /* AMIC */
121 #define AMIC_A25L40P            0x2013
122 #define AMIC_A29002B            0x0d
123 #define AMIC_A29002T            0x8c
124 #define AMIC_A29040B            0x86
125 #define AMIC_A49LF040A          0x9d
126
127 #define ASD_ID                  0x25    /* ASD, not listed in JEP106W */
128 #define ASD_AE49F2008           0x52
129
130 #define ATMEL_ID                0x1F    /* Atmel */
131 #define AT_25DF021              0x4300
132 #define AT_25DF041A             0x4401
133 #define AT_25DF081              0x4502
134 #define AT_25DF161              0x4602
135 #define AT_25DF321              0x4700  /* also 26DF321 */
136 #define AT_25DF321A             0x4701
137 #define AT_25DF641              0x4800
138 #define AT_26DF041              0x4400
139 #define AT_26DF081              0x4500  /* guessed, no datasheet available */
140 #define AT_26DF081A             0x4501
141 #define AT_26DF161              0x4600
142 #define AT_26DF161A             0x4601
143 #define AT_29C040A              0xA4
144 #define AT_29C020               0xDA
145 #define AT_49F002N              0x07    /* for AT49F002(N)  */
146 #define AT_49F002NT             0x08    /* for AT49F002(N)T */
147
148 #define CATALYST_ID             0x31    /* Catalyst */
149
150 #define EMST_ID                 0x8C    /* EMST / EFST Elite Flash Storage*/
151 #define EMST_F49B002UA          0x00
152
153 /*
154  * EN25 chips are SPI, first byte of device ID is memory type,
155  * second byte of device ID is log(bitsize)-9.
156  * Vendor and device ID of EN29 series are both prefixed with 0x7F, which
157  * is the continuation code for IDs in bank 2.
158  * Vendor ID of EN25 series is NOT prefixed with 0x7F, this results in
159  * a collision with Mitsubishi. Mitsubishi once manufactured flash chips.
160  * Let's hope they are not manufacturing SPI flash chips as well.
161  */
162 #define EON_ID                  0x7F1C  /* EON Silicon Devices */
163 #define EON_ID_NOPREFIX         0x1C    /* EON, missing 0x7F prefix */
164 #define EN_25B05                0x2010  /* 2^19 kbit or 2^16 kByte */
165 #define EN_25B10                0x2011
166 #define EN_25B20                0x2012
167 #define EN_25B40                0x2013
168 #define EN_25B80                0x2014
169 #define EN_25B16                0x2015
170 #define EN_25B32                0x2016
171 #define EN_29F512               0x7F21
172 #define EN_29F010               0x7F20
173 #define EN_29F040A              0x7F04
174 #define EN_29LV010              0x7F6E
175 #define EN_29LV040A             0x7F4F  /* EN_29LV040(A) */
176 #define EN_29F002T              0x7F92
177 #define EN_29F002B              0x7F97
178
179 #define FUJITSU_ID              0x04    /* Fujitsu */
180 /* MBM29F400TC_STRANGE has a value not mentioned in the data sheet and we
181  * try to read it from a location not mentioned in the data sheet.
182  */
183 #define MBM29F400TC_STRANGE     0x23
184 #define MBM29F400BC             0x7B
185 #define MBM29F400TC             0x77
186
187 #define HYUNDAI_ID              0xAD    /* Hyundai */
188
189 #define IMT_ID                  0x7F1F  /* Integrated Memory Technologies */
190 #define IM_29F004B              0xAE
191 #define IM_29F004T              0xAF
192
193 #define INTEL_ID                0x89    /* Intel */
194
195 #define ISSI_ID                 0xD5    /* ISSI Integrated Silicon Solutions */
196
197 /*
198  * MX25 chips are SPI, first byte of device ID is memory type,
199  * second byte of device ID is log(bitsize)-9.
200  * Generalplus SPI chips seem to be compatible with Macronix
201  * and use the same set of IDs.
202  */
203 #define MX_ID                   0xC2    /* Macronix (MX) */
204 #define MX_25L512               0x2010  /* 2^19 kbit or 2^16 kByte */
205 #define MX_25L1005              0x2011
206 #define MX_25L2005              0x2012
207 #define MX_25L4005              0x2013  /* MX25L4005{,A} */
208 #define MX_25L8005              0x2014
209 #define MX_25L1605              0x2015  /* MX25L1605{,A,D} */
210 #define MX_25L3205              0x2016  /* MX25L3205{,A} */
211 #define MX_25L6405              0x2017  /* MX25L3205{,D} */
212 #define MX_25L1635D             0x2415
213 #define MX_25L3235D             0x2416
214 #define MX_29F002               0xB0
215
216 /* Programmable Micro Corp is listed in JEP106W in bank 2, so it should have
217  * a 0x7F continuation code prefix.
218  */
219 #define PMC_ID                  0x7F9D  /* PMC */
220 #define PMC_ID_NOPREFIX         0x9D    /* PMC, missing 0x7F prefix */
221 #define PMC_25LV512             0x7B
222 #define PMC_25LV010             0x7C
223 #define PMC_25LV020             0x7D
224 #define PMC_25LV040             0x7E
225 #define PMC_25LV080B            0x13
226 #define PMC_25LV016B            0x14
227 #define PMC_39LV512             0x1B
228 #define PMC_39F010              0x1C    /* also Pm39LV010 */
229 #define PMC_39LV020             0x3D
230 #define PMC_39LV040             0x3E
231 #define PMC_39F020              0x4D
232 #define PMC_39F040              0x4E
233 #define PMC_49FL002             0x6D
234 #define PMC_49FL004             0x6E
235
236 #define SHARP_ID                0xB0    /* Sharp */
237 #define SHARP_LHF00L04          0xCF
238
239 /*
240  * Spansion was previously a joint venture of AMD and Fujitsu.
241  * S25 chips are SPI. The first device ID byte is memory type and
242  * the second device ID byte is memory capacity.
243  */
244 #define SPANSION_ID             0x01    /* Spansion */
245 #define SPANSION_S25FL016A      0x0214
246
247 /*
248  * SST25 chips are SPI, first byte of device ID is memory type, second
249  * byte of device ID is related to log(bitsize) at least for some chips.
250  */
251 #define SST_ID                  0xBF    /* SST */
252 #define SST_25WF512             0x2501
253 #define SST_25WF010             0x2502
254 #define SST_25WF020             0x2503
255 #define SST_25WF040             0x2504
256 #define SST_25VF016B            0x2541
257 #define SST_25VF032B            0x254A
258 #define SST_25VF040B            0x258D
259 #define SST_25VF080B            0x258E
260 #define SST_27SF512             0xA4
261 #define SST_27SF010             0xA5
262 #define SST_27SF020             0xA6
263 #define SST_27VF010             0xA9
264 #define SST_27VF020             0xAA
265 #define SST_28SF040             0x04
266 #define SST_29EE512             0x5D
267 #define SST_29EE010             0x07
268 #define SST_29LE010             0x08    /* also SST29VE010 */
269 #define SST_29EE020A            0x10
270 #define SST_29LE020             0x12    /* also SST29VE020 */
271 #define SST_29SF020             0x24
272 #define SST_29VF020             0x25
273 #define SST_29SF040             0x13
274 #define SST_29VF040             0x14
275 #define SST_39SF010             0xB5
276 #define SST_39SF020             0xB6
277 #define SST_39SF040             0xB7
278 #define SST_39VF512             0xD4
279 #define SST_39VF010             0xD5
280 #define SST_39VF020             0xD6
281 #define SST_39VF040             0xD7
282 #define SST_49LF040B            0x50
283 #define SST_49LF040             0x51
284 #define SST_49LF020A            0x52
285 #define SST_49LF080A            0x5B
286 #define SST_49LF002A            0x57
287 #define SST_49LF003A            0x1B
288 #define SST_49LF004A            0x60
289 #define SST_49LF008A            0x5A
290 #define SST_49LF004C            0x54
291 #define SST_49LF008C            0x59
292 #define SST_49LF016C            0x5C
293 #define SST_49LF160C            0x4C
294
295 /*
296  * ST25P chips are SPI, first byte of device ID is memory type, second
297  * byte of device ID is related to log(bitsize) at least for some chips.
298  */
299 #define ST_ID                   0x20    /* ST / SGS/Thomson */
300 #define ST_M25P05A              0x2010
301 #define ST_M25P10A              0x2011
302 #define ST_M25P20               0x2012
303 #define ST_M25P40               0x2013
304 #define ST_M25P40_RES           0x12
305 #define ST_M25P80               0x2014
306 #define ST_M25P16               0x2015
307 #define ST_M25P32               0x2016
308 #define ST_M25P64               0x2017
309 #define ST_M25P128              0x2018
310 #define ST_M50FLW040A           0x08
311 #define ST_M50FLW040B           0x28
312 #define ST_M50FLW080A           0x80
313 #define ST_M50FLW080B           0x81
314 #define ST_M50FW040             0x2C
315 #define ST_M50FW080             0x2D
316 #define ST_M50FW016             0x2E
317 #define ST_M50LPW116            0x30
318 #define ST_M29F002B             0x34
319 #define ST_M29F002T             0xB0    /* M29F002T / M29F002NT */
320 #define ST_M29F400BT            0xD5
321 #define ST_M29F040B             0xE2
322 #define ST_M29W010B             0x23
323 #define ST_M29W040B             0xE3
324
325 #define SYNCMOS_ID              0x40    /* SyncMOS and Mosel Vitelic */
326 #define S29C51001T              0x01
327 #define S29C51002T              0x02
328 #define S29C51004T              0x03
329 #define S29C31004T              0x63
330
331 #define TI_ID                   0x97    /* Texas Instruments */
332
333 /*
334  * W25X chips are SPI, first byte of device ID is memory type, second
335  * byte of device ID is related to log(bitsize).
336  */
337 #define WINBOND_ID              0xDA    /* Winbond */
338 #define WINBOND_NEX_ID          0xEF    /* Winbond (ex Nexcom) serial flash devices */
339 #define W_25X10                 0x3011
340 #define W_25X20                 0x3012
341 #define W_25X40                 0x3013
342 #define W_25X80                 0x3014
343 #define W_29C011                0xC1
344 #define W_29C020C               0x45
345 #define W_29C040P               0x46
346 #define W_29EE011               0xC1
347 #define W_39V040FA              0x34
348 #define W_39V040A               0x3D
349 #define W_39V040B               0x54
350 #define W_39V080A               0xD0
351 #define W_39V080FA              0xD3
352 #define W_39V080FA_DM           0x93
353 #define W_49F002U               0x0B
354 #define W_49V002A               0xB0
355 #define W_49V002FA              0x32
356
357 /* udelay.c */
358 void myusec_delay(int time);
359 void myusec_calibrate_delay();
360
361 /* PCI handling for board/chipset_enable */
362 struct pci_access *pacc;
363 struct pci_dev *pci_dev_find(uint16_t vendor, uint16_t device);
364 struct pci_dev *pci_card_find(uint16_t vendor, uint16_t device,
365                               uint16_t card_vendor, uint16_t card_device);
366
367
368 /* board_enable.c */
369 int board_flash_enable(const char *vendor, const char *part);
370 void print_supported_boards(void);
371
372 /* chipset_enable.c */
373 int chipset_flash_enable(void);
374 void print_supported_chipsets(void);
375
376 typedef enum {
377         BUS_TYPE_LPC,
378         BUS_TYPE_ICH7_SPI,
379         BUS_TYPE_ICH9_SPI,
380         BUS_TYPE_IT87XX_SPI,
381         BUS_TYPE_VIA_SPI
382 } flashbus_t;
383
384 extern flashbus_t flashbus;
385 extern void *spibar;
386
387 /* Physical memory mapping device */
388 #if defined (__sun) && (defined(__i386) || defined(__amd64))
389 #  define MEM_DEV "/dev/xsvc"
390 #else
391 #  define MEM_DEV "/dev/mem"
392 #endif
393
394 extern int fd_mem;
395
396 /* debug.c */
397 extern int verbose;
398 #define printf_debug(x...) { if (verbose) printf(x); }
399
400 /* flashrom.c */
401 int map_flash_registers(struct flashchip *flash);
402
403 /* layout.c */
404 int show_id(uint8_t *bios, int size, int force);
405 int read_romlayout(char *name);
406 int find_romentry(char *name);
407 int handle_romentries(uint8_t *buffer, uint8_t *content);
408
409 /* lbtable.c */
410 int coreboot_init(void);
411 extern char *lb_part, *lb_vendor;
412
413 /* spi.c */
414 int probe_spi_rdid(struct flashchip *flash);
415 int probe_spi_rdid4(struct flashchip *flash);
416 int probe_spi_res(struct flashchip *flash);
417 int spi_command(unsigned int writecnt, unsigned int readcnt, const unsigned char *writearr, unsigned char *readarr);
418 void spi_write_enable();
419 void spi_write_disable();
420 int spi_chip_erase_c7(struct flashchip *flash);
421 int spi_chip_write(struct flashchip *flash, uint8_t *buf);
422 int spi_chip_read(struct flashchip *flash, uint8_t *buf);
423 uint8_t spi_read_status_register();
424 void spi_disable_blockprotect(void);
425 void spi_byte_program(int address, uint8_t byte);
426 void spi_nbyte_read(int address, uint8_t *bytes, int len);
427
428 /* 82802ab.c */
429 int probe_82802ab(struct flashchip *flash);
430 int erase_82802ab(struct flashchip *flash);
431 int write_82802ab(struct flashchip *flash, uint8_t *buf);
432
433 /* am29f040b.c */
434 int probe_29f040b(struct flashchip *flash);
435 int erase_29f040b(struct flashchip *flash);
436 int write_29f040b(struct flashchip *flash, uint8_t *buf);
437
438 /* ichspi.c */
439 int ich_spi_command(unsigned int writecnt, unsigned int readcnt, const unsigned char *writearr, unsigned char *readarr);
440 int ich_spi_read(struct flashchip *flash, uint8_t * buf);
441 int ich_spi_write(struct flashchip *flash, uint8_t * buf);
442
443 /* it87spi.c */
444 extern uint16_t it8716f_flashport;
445 int it87xx_probe_spi_flash(const char *name);
446 int it8716f_spi_command(unsigned int writecnt, unsigned int readcnt, const unsigned char *writearr, unsigned char *readarr);
447 int it8716f_spi_chip_read(struct flashchip *flash, uint8_t *buf);
448 int it8716f_spi_chip_write(struct flashchip *flash, uint8_t *buf);
449
450 /* jedec.c */
451 uint8_t oddparity(uint8_t val);
452 void toggle_ready_jedec(volatile uint8_t *dst);
453 void data_polling_jedec(volatile uint8_t *dst, uint8_t data);
454 void unprotect_jedec(volatile uint8_t *bios);
455 void protect_jedec(volatile uint8_t *bios);
456 int write_byte_program_jedec(volatile uint8_t *bios, uint8_t *src,
457                              volatile uint8_t *dst);
458 int probe_jedec(struct flashchip *flash);
459 int erase_chip_jedec(struct flashchip *flash);
460 int write_jedec(struct flashchip *flash, uint8_t *buf);
461 int erase_sector_jedec(volatile uint8_t *bios, unsigned int page);
462 int erase_block_jedec(volatile uint8_t *bios, unsigned int page);
463 int write_sector_jedec(volatile uint8_t *bios, uint8_t *src,
464                        volatile uint8_t *dst, unsigned int page_size);
465
466 /* m29f400bt.c */
467 int probe_m29f400bt(struct flashchip *flash);
468 int erase_m29f400bt(struct flashchip *flash);
469 int block_erase_m29f400bt(volatile uint8_t *bios,
470                                  volatile uint8_t *dst);
471 int write_m29f400bt(struct flashchip *flash, uint8_t *buf);
472 int write_coreboot_m29f400bt(struct flashchip *flash, uint8_t *buf);
473 void toggle_ready_m29f400bt(volatile uint8_t *dst);
474 void data_polling_m29f400bt(volatile uint8_t *dst, uint8_t data);
475 void protect_m29f400bt(volatile uint8_t *bios);
476 void write_page_m29f400bt(volatile uint8_t *bios, uint8_t *src,
477                           volatile uint8_t *dst, int page_size);
478
479 /* mx29f002.c */
480 int probe_29f002(struct flashchip *flash);
481 int erase_29f002(struct flashchip *flash);
482 int write_29f002(struct flashchip *flash, uint8_t *buf);
483
484 /* pm49fl00x.c */
485 int probe_49fl00x(struct flashchip *flash);
486 int erase_49fl00x(struct flashchip *flash);
487 int write_49fl00x(struct flashchip *flash, uint8_t *buf);
488
489 /* sharplhf00l04.c */
490 int probe_lhf00l04(struct flashchip *flash);
491 int erase_lhf00l04(struct flashchip *flash);
492 int write_lhf00l04(struct flashchip *flash, uint8_t *buf);
493 void toggle_ready_lhf00l04(volatile uint8_t *dst);
494 void data_polling_lhf00l04(volatile uint8_t *dst, uint8_t data);
495 void protect_lhf00l04(volatile uint8_t *bios);
496
497 /* sst28sf040.c */
498 int probe_28sf040(struct flashchip *flash);
499 int erase_28sf040(struct flashchip *flash);
500 int write_28sf040(struct flashchip *flash, uint8_t *buf);
501
502 /* sst39sf020.c */
503 int probe_39sf020(struct flashchip *flash);
504 int write_39sf020(struct flashchip *flash, uint8_t *buf);
505
506 /* sst49lf040.c */
507 int erase_49lf040(struct flashchip *flash);
508 int write_49lf040(struct flashchip *flash, uint8_t *buf);
509
510 /* sst49lfxxxc.c */
511 int probe_49lfxxxc(struct flashchip *flash);
512 int erase_49lfxxxc(struct flashchip *flash);
513 int write_49lfxxxc(struct flashchip *flash, uint8_t *buf);
514
515 /* sst_fwhub.c */
516 int probe_sst_fwhub(struct flashchip *flash);
517 int erase_sst_fwhub(struct flashchip *flash);
518 int write_sst_fwhub(struct flashchip *flash, uint8_t *buf);
519
520 /* w39v040c.c */
521 int probe_w39v040c(struct flashchip *flash);
522 int erase_w39v040c(struct flashchip *flash);
523 int write_w39v040c(struct flashchip *flash, uint8_t *buf);
524
525 /* w39V080fa.c */
526 int probe_winbond_fwhub(struct flashchip *flash);
527 int erase_winbond_fwhub(struct flashchip *flash);
528 int write_winbond_fwhub(struct flashchip *flash, uint8_t *buf);
529
530 /* w29ee011.c */
531 int probe_w29ee011(struct flashchip *flash);
532
533 /* w49f002u.c */
534 int write_49f002(struct flashchip *flash, uint8_t *buf);
535
536 /* stm50flw0x0x.c */
537 int probe_stm50flw0x0x(struct flashchip *flash);
538 int erase_stm50flw0x0x(struct flashchip *flash);
539 int write_stm50flw0x0x(struct flashchip *flash, uint8_t *buf);
540
541 #endif                          /* !__FLASH_H__ */