v2/src romfs->cbfs rename
[coreboot.git] / src / mainboard / tyan / s2895 / Options.lb
1 uses HAVE_MP_TABLE
2 uses CONFIG_CBFS
3 uses HAVE_PIRQ_TABLE
4 uses USE_FALLBACK_IMAGE
5 uses HAVE_FALLBACK_BOOT
6 uses USE_FAILOVER_IMAGE
7 uses HAVE_FAILOVER_BOOT
8 uses HAVE_HARD_RESET
9 uses IRQ_SLOT_COUNT
10 uses HAVE_OPTION_TABLE
11 uses CONFIG_MAX_CPUS
12 uses CONFIG_MAX_PHYSICAL_CPUS
13 uses CONFIG_LOGICAL_CPUS
14 uses CONFIG_IOAPIC
15 uses CONFIG_SMP
16 uses FALLBACK_SIZE
17 uses FAILOVER_SIZE
18 uses ROM_SIZE
19 uses ROM_SECTION_SIZE
20 uses ROM_IMAGE_SIZE
21 uses ROM_SECTION_SIZE
22 uses ROM_SECTION_OFFSET
23 uses CONFIG_ROM_PAYLOAD
24 uses CONFIG_ROM_PAYLOAD_START
25 uses CONFIG_COMPRESSED_PAYLOAD_LZMA
26 uses CONFIG_PRECOMPRESSED_PAYLOAD
27 uses PAYLOAD_SIZE
28 uses _ROMBASE
29 uses XIP_ROM_SIZE
30 uses XIP_ROM_BASE
31 uses STACK_SIZE
32 uses HEAP_SIZE
33 uses USE_OPTION_TABLE
34 uses LB_CKS_RANGE_START
35 uses LB_CKS_RANGE_END
36 uses LB_CKS_LOC
37 uses HAVE_ACPI_TABLES
38 uses HAVE_ACPI_RESUME
39 uses HAVE_MAINBOARD_RESOURCES
40 uses HAVE_HIGH_TABLES
41 uses HAVE_LOW_TABLES
42 uses CONFIG_MULTIBOOT
43 uses HAVE_SMI_HANDLER
44 uses MAINBOARD
45 uses MAINBOARD_PART_NUMBER
46 uses MAINBOARD_VENDOR
47 uses MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID
48 uses MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID
49 uses COREBOOT_EXTRA_VERSION
50 uses _RAMBASE
51 uses CONFIG_GDB_STUB
52 uses CROSS_COMPILE
53 uses CC
54 uses HOSTCC
55 uses OBJCOPY
56 uses TTYS0_BAUD
57 uses TTYS0_BASE
58 uses TTYS0_LCS
59 uses DEFAULT_CONSOLE_LOGLEVEL
60 uses MAXIMUM_CONSOLE_LOGLEVEL
61 uses MAINBOARD_POWER_ON_AFTER_POWER_FAIL
62 uses CONFIG_CONSOLE_SERIAL8250
63 uses HAVE_INIT_TIMER
64 uses CONFIG_GDB_STUB
65 uses CONFIG_CONSOLE_VGA
66 uses CONFIG_VGA_ROM_RUN
67 uses CONFIG_PCI_ROM_RUN
68 uses HW_MEM_HOLE_SIZEK
69 uses K8_HT_FREQ_1G_SUPPORT
70
71 uses USE_DCACHE_RAM
72 uses DCACHE_RAM_BASE
73 uses DCACHE_RAM_SIZE
74 uses CONFIG_USE_INIT
75 uses CONFIG_USE_PRINTK_IN_CAR
76
77 uses SERIAL_CPU_INIT
78
79 uses ENABLE_APIC_EXT_ID
80 uses APIC_ID_OFFSET
81 uses LIFT_BSP_APIC_ID
82
83 uses HT_CHAIN_UNITID_BASE
84 uses HT_CHAIN_END_UNITID_BASE
85 uses SB_HT_CHAIN_ON_BUS0
86 uses SB_HT_CHAIN_UNITID_OFFSET_ONLY
87
88 uses CONFIG_LB_MEM_TOPK
89
90 ## ROM_SIZE is the size of boot ROM that this board will use.
91 default ROM_SIZE=1024*1024
92
93 ##
94 ## FALLBACK_SIZE is the amount of the ROM the complete fallback image will use
95 ##
96 #default FALLBACK_SIZE=131072
97 #default FALLBACK_SIZE=0x40000
98
99 #FALLBACK: 256K-4K
100 default FALLBACK_SIZE=0x3f000
101 #FAILOVER: 4K
102 default FAILOVER_SIZE=0x01000
103
104 #more 1M for pgtbl
105 default CONFIG_LB_MEM_TOPK=2048
106
107 ##
108 ## Build code for the fallback boot
109 ##
110 default HAVE_FALLBACK_BOOT=1
111 default HAVE_FAILOVER_BOOT=1
112
113 ##
114 ## Build code to reset the motherboard from coreboot
115 ##
116 default HAVE_HARD_RESET=1
117
118 ##
119 ## Build SMI handler
120 ##
121 default HAVE_SMI_HANDLER=0
122
123 ##
124 ## Build code to export a programmable irq routing table
125 ##
126 default HAVE_PIRQ_TABLE=1
127 default IRQ_SLOT_COUNT=11
128
129 ##
130 ## Build code to export an x86 MP table
131 ## Useful for specifying IRQ routing values
132 ##
133 default HAVE_MP_TABLE=1
134
135 ##
136 ## Build code to provide ACPI support
137 ##
138 default HAVE_ACPI_TABLES=1
139 default HAVE_LOW_TABLES=1
140 default HAVE_MAINBOARD_RESOURCES=1
141 default HAVE_HIGH_TABLES=0
142 default CONFIG_MULTIBOOT=0
143
144 ##
145 ## Build code to export a CMOS option table
146 ##
147 default HAVE_OPTION_TABLE=1
148
149 ##
150 ## Move the default coreboot cmos range off of AMD RTC registers
151 ##
152 default LB_CKS_RANGE_START=49
153 default LB_CKS_RANGE_END=122
154 default LB_CKS_LOC=123
155
156 #VGA Console
157 default CONFIG_CONSOLE_VGA=1
158 default CONFIG_PCI_ROM_RUN=1
159 default CONFIG_VGA_ROM_RUN=1
160
161 ##
162 ## Build code for SMP support
163 ## Only worry about 2 micro processors
164 ##
165 default CONFIG_SMP=1
166 default CONFIG_MAX_CPUS=4
167 default CONFIG_MAX_PHYSICAL_CPUS=2
168 default CONFIG_LOGICAL_CPUS=1
169
170 default SERIAL_CPU_INIT=0
171
172 #1G memory hole
173 default HW_MEM_HOLE_SIZEK=0x100000
174
175 ##HT Unit ID offset, default is 1, the typical one
176 default HT_CHAIN_UNITID_BASE=0x0
177
178 ##real SB Unit ID, default is 0x20, mean dont touch it at last
179 #default HT_CHAIN_END_UNITID_BASE=0x0
180
181 #make the SB HT chain on bus 0, default is not (0)
182 default SB_HT_CHAIN_ON_BUS0=2
183
184 ##only offset for SB chain?, default is yes(1)
185 default SB_HT_CHAIN_UNITID_OFFSET_ONLY=0
186
187 #Opteron K8 1G HT Support
188 default K8_HT_FREQ_1G_SUPPORT=1
189
190 #VGA Console
191 default CONFIG_CONSOLE_VGA=1
192 default CONFIG_PCI_ROM_RUN=1
193
194 ##
195 ## enable CACHE_AS_RAM specifics
196 ##
197 default USE_DCACHE_RAM=1
198 default DCACHE_RAM_BASE=0xcf000
199 default DCACHE_RAM_SIZE=0x1000
200 default CONFIG_USE_INIT=0
201
202 default ENABLE_APIC_EXT_ID=0
203 default APIC_ID_OFFSET=0x10
204 default LIFT_BSP_APIC_ID=0
205
206
207 ##
208 ## Build code to setup a generic IOAPIC
209 ##
210 default CONFIG_IOAPIC=1
211
212 ##
213 ## Clean up the motherboard id strings
214 ##
215 default MAINBOARD_PART_NUMBER="s2895"
216 default MAINBOARD_VENDOR="Tyan"
217 default MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID=0x10f1
218 default MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID=0x2895
219
220 ###
221 ### coreboot layout values
222 ###
223
224 ## ROM_IMAGE_SIZE is the amount of space to allow coreboot to occupy.
225 default ROM_IMAGE_SIZE = 65536
226
227 ##
228 ## Use a small 8K stack
229 ##
230 default STACK_SIZE=0x2000
231
232 ##
233 ## Use a small 16K heap
234 ##
235 default HEAP_SIZE=0x4000
236
237 ##
238 ## Only use the option table in a normal image
239 ##
240 default USE_OPTION_TABLE = (!USE_FALLBACK_IMAGE) && (!USE_FAILOVER_IMAGE )
241
242 ##
243 ## Coreboot C code runs at this location in RAM
244 ##
245 default _RAMBASE=0x00100000
246
247 ##
248 ## Load the payload from the ROM
249 ##
250 default CONFIG_ROM_PAYLOAD = 1
251
252 ###
253 ### Defaults of options that you may want to override in the target config file
254 ### 
255
256 ##
257 ## The default compiler
258 ##
259 default CC="$(CROSS_COMPILE)gcc -m32"
260 default HOSTCC="gcc"
261
262 ##
263 ## Disable the gdb stub by default
264 ## 
265 default CONFIG_GDB_STUB=0
266
267 default CONFIG_USE_PRINTK_IN_CAR=1
268
269 ##
270 ## The Serial Console
271 ##
272
273 # To Enable the Serial Console
274 default CONFIG_CONSOLE_SERIAL8250=1
275
276 ## Select the serial console baud rate
277 default TTYS0_BAUD=115200
278 #default TTYS0_BAUD=57600
279 #default TTYS0_BAUD=38400
280 #default TTYS0_BAUD=19200
281 #default TTYS0_BAUD=9600
282 #default TTYS0_BAUD=4800
283 #default TTYS0_BAUD=2400
284 #default TTYS0_BAUD=1200
285
286 # Select the serial console base port
287 default TTYS0_BASE=0x3f8
288
289 # Select the serial protocol
290 # This defaults to 8 data bits, 1 stop bit, and no parity
291 default TTYS0_LCS=0x3
292
293 ##
294 ### Select the coreboot loglevel
295 ##
296 ## EMERG      1   system is unusable               
297 ## ALERT      2   action must be taken immediately 
298 ## CRIT       3   critical conditions              
299 ## ERR        4   error conditions                 
300 ## WARNING    5   warning conditions               
301 ## NOTICE     6   normal but significant condition 
302 ## INFO       7   informational                    
303 ## DEBUG      8   debug-level messages             
304 ## SPEW       9   Way too many details             
305
306 ## Request this level of debugging output
307 default  DEFAULT_CONSOLE_LOGLEVEL=8
308 ## At a maximum only compile in this level of debugging
309 default  MAXIMUM_CONSOLE_LOGLEVEL=8
310
311 ##
312 ## Select power on after power fail setting
313 default MAINBOARD_POWER_ON_AFTER_POWER_FAIL="MAINBOARD_POWER_ON"
314
315 ### End Options.lb
316 #
317 # CBFS
318 #
319 #
320 default CONFIG_CBFS=0
321 end