Drop CONFIG_CHIP_NAME. Those config statements in Config.lb should
[coreboot.git] / src / mainboard / tyan / s2875 / Options.lb
1 uses HAVE_MP_TABLE
2 uses CONFIG_ROMFS
3 uses HAVE_PIRQ_TABLE
4 uses USE_FALLBACK_IMAGE
5 uses HAVE_FALLBACK_BOOT
6 uses HAVE_HARD_RESET
7 uses IRQ_SLOT_COUNT
8 uses HAVE_OPTION_TABLE
9 uses CONFIG_MAX_CPUS
10 uses CONFIG_MAX_PHYSICAL_CPUS
11 uses CONFIG_LOGICAL_CPUS
12 uses CONFIG_IOAPIC
13 uses CONFIG_SMP
14 uses FALLBACK_SIZE
15 uses ROM_SIZE
16 uses ROM_SECTION_SIZE
17 uses ROM_IMAGE_SIZE
18 uses ROM_SECTION_SIZE
19 uses ROM_SECTION_OFFSET
20 uses CONFIG_ROM_PAYLOAD
21 uses CONFIG_ROM_PAYLOAD_START
22 uses CONFIG_COMPRESSED_PAYLOAD_LZMA
23 uses CONFIG_PRECOMPRESSED_PAYLOAD
24 uses PAYLOAD_SIZE
25 uses _ROMBASE
26 uses XIP_ROM_SIZE
27 uses XIP_ROM_BASE
28 uses STACK_SIZE
29 uses HEAP_SIZE
30 uses USE_OPTION_TABLE
31 uses LB_CKS_RANGE_START
32 uses LB_CKS_RANGE_END
33 uses LB_CKS_LOC
34 uses MAINBOARD_PART_NUMBER
35 uses MAINBOARD_VENDOR
36 uses MAINBOARD
37 uses MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID
38 uses MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID
39 uses COREBOOT_EXTRA_VERSION
40 uses _RAMBASE
41 uses TTYS0_BAUD
42 uses TTYS0_BASE
43 uses TTYS0_LCS
44 uses DEFAULT_CONSOLE_LOGLEVEL
45 uses MAXIMUM_CONSOLE_LOGLEVEL
46 uses MAINBOARD_POWER_ON_AFTER_POWER_FAIL
47 uses CONFIG_CONSOLE_SERIAL8250
48 uses HAVE_INIT_TIMER
49 uses CONFIG_GDB_STUB
50 uses CONFIG_GDB_STUB
51 uses CROSS_COMPILE
52 uses CC
53 uses HOSTCC
54 uses OBJCOPY
55 uses CONFIG_CONSOLE_VGA
56 uses CONFIG_PCI_ROM_RUN
57 uses HW_MEM_HOLE_SIZEK
58
59 uses USE_DCACHE_RAM
60 uses DCACHE_RAM_BASE
61 uses DCACHE_RAM_SIZE
62 uses CONFIG_USE_INIT
63 uses CONFIG_USE_PRINTK_IN_CAR
64
65 ###
66 ### Build options
67 ###
68
69 ##
70 ## ROM_SIZE is the size of boot ROM that this board will use.
71 ##
72 default ROM_SIZE=524288
73
74 ##
75 ## FALLBACK_SIZE is the amount of the ROM the complete fallback image will use
76 ##
77 #default FALLBACK_SIZE=131072
78 #256K
79 default FALLBACK_SIZE=0x40000
80
81
82 ##
83 ## Build code for the fallback boot
84 ##
85 default HAVE_FALLBACK_BOOT=1
86
87 ##
88 ## Build code to reset the motherboard from coreboot
89 ##
90 default HAVE_HARD_RESET=1
91
92 ##
93 ## Build code to export a programmable irq routing table
94 ##
95 default HAVE_PIRQ_TABLE=1
96 default IRQ_SLOT_COUNT=13
97
98 ##
99 ## Build code to export an x86 MP table
100 ## Useful for specifying IRQ routing values
101 ##
102 default HAVE_MP_TABLE=1
103
104 ##
105 ## Build code to export a CMOS option table
106 ##
107 default HAVE_OPTION_TABLE=1
108
109 ##
110 ## Move the default coreboot cmos range off of AMD RTC registers
111 ##
112 default LB_CKS_RANGE_START=49
113 default LB_CKS_RANGE_END=122
114 default LB_CKS_LOC=123
115
116 ##
117 ## Build code for SMP support
118 ## Only worry about 2 micro processors
119 ##
120 default CONFIG_SMP=1
121 default CONFIG_MAX_CPUS=4
122 default CONFIG_MAX_PHYSICAL_CPUS=2
123 default CONFIG_LOGICAL_CPUS=1
124
125 #1G memory hole
126 default HW_MEM_HOLE_SIZEK=0x100000
127
128 #VGA Console
129 default CONFIG_CONSOLE_VGA=1
130 default CONFIG_PCI_ROM_RUN=1
131
132
133 ##
134 ## enable CACHE_AS_RAM specifics
135 ##
136 default USE_DCACHE_RAM=1
137 default DCACHE_RAM_BASE=0xcf000
138 default DCACHE_RAM_SIZE=0x1000
139 default CONFIG_USE_INIT=0
140
141 ##
142 ## Build code to setup a generic IOAPIC
143 ##
144 default CONFIG_IOAPIC=1
145
146 ##
147 ## Clean up the motherboard id strings
148 ##
149 default MAINBOARD_PART_NUMBER="s2875"
150 default MAINBOARD_VENDOR="Tyan"
151 default MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID=0x10f1
152 default MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID=0x2875
153
154 ###
155 ### coreboot layout values
156 ###
157
158 ## ROM_IMAGE_SIZE is the amount of space to allow coreboot to occupy.
159 default ROM_IMAGE_SIZE = 65536
160
161 ##
162 ## Use a small 8K stack
163 ##
164 default STACK_SIZE=0x2000
165
166 ##
167 ## Use a small 16K heap
168 ##
169 default HEAP_SIZE=0x4000
170
171 ##
172 ## Only use the option table in a normal image
173 ##
174 default USE_OPTION_TABLE = !USE_FALLBACK_IMAGE
175
176 ##
177 ## Coreboot C code runs at this location in RAM
178 ##
179 default _RAMBASE=0x00004000
180
181 ##
182 ## Load the payload from the ROM
183 ##
184 default CONFIG_ROM_PAYLOAD = 1
185
186 ###
187 ### Defaults of options that you may want to override in the target config file
188 ### 
189
190 ##
191 ## The default compiler
192 ##
193 default CC="$(CROSS_COMPILE)gcc -m32"
194 default HOSTCC="gcc"
195
196 ##
197 ## Disable the gdb stub by default
198 ## 
199 default CONFIG_GDB_STUB=0
200
201 default CONFIG_USE_PRINTK_IN_CAR=1
202
203 ##
204 ## The Serial Console
205 ##
206
207 # To Enable the Serial Console
208 default CONFIG_CONSOLE_SERIAL8250=1
209
210 ## Select the serial console baud rate
211 default TTYS0_BAUD=115200
212 #default TTYS0_BAUD=57600
213 #default TTYS0_BAUD=38400
214 #default TTYS0_BAUD=19200
215 #default TTYS0_BAUD=9600
216 #default TTYS0_BAUD=4800
217 #default TTYS0_BAUD=2400
218 #default TTYS0_BAUD=1200
219
220 # Select the serial console base port
221 default TTYS0_BASE=0x3f8
222
223 # Select the serial protocol
224 # This defaults to 8 data bits, 1 stop bit, and no parity
225 default TTYS0_LCS=0x3
226
227 ##
228 ### Select the coreboot loglevel
229 ##
230 ## EMERG      1   system is unusable               
231 ## ALERT      2   action must be taken immediately 
232 ## CRIT       3   critical conditions              
233 ## ERR        4   error conditions                 
234 ## WARNING    5   warning conditions               
235 ## NOTICE     6   normal but significant condition 
236 ## INFO       7   informational                    
237 ## DEBUG      8   debug-level messages             
238 ## SPEW       9   Way too many details             
239
240 ## Request this level of debugging output
241 default  DEFAULT_CONSOLE_LOGLEVEL=8
242 ## At a maximum only compile in this level of debugging
243 default  MAXIMUM_CONSOLE_LOGLEVEL=8
244
245 ##
246 ## Select power on after power fail setting
247 default MAINBOARD_POWER_ON_AFTER_POWER_FAIL="MAINBOARD_POWER_ON"
248
249 ### End Options.lb
250 #
251 # ROMFS
252 #
253 #
254 default CONFIG_ROMFS=0
255 end