Revision: linuxbios@linuxbios.org--devel/freebios--devel--2.0--patch-51
[coreboot.git] / src / mainboard / tyan / s2875 / Options.lb
1 uses HAVE_MP_TABLE
2 uses HAVE_PIRQ_TABLE
3 uses USE_FALLBACK_IMAGE
4 uses HAVE_FALLBACK_BOOT
5 uses HAVE_HARD_RESET
6 uses HARD_RESET_BUS
7 uses HARD_RESET_DEVICE
8 uses HARD_RESET_FUNCTION
9 uses IRQ_SLOT_COUNT
10 uses HAVE_OPTION_TABLE
11 uses CONFIG_MAX_CPUS
12 uses CONFIG_MAX_PHYSICAL_CPUS
13 uses CONFIG_LOGICAL_CPUS
14 uses CONFIG_IOAPIC
15 uses CONFIG_SMP
16 uses FALLBACK_SIZE
17 uses ROM_SIZE
18 uses ROM_SECTION_SIZE
19 uses ROM_IMAGE_SIZE
20 uses ROM_SECTION_SIZE
21 uses ROM_SECTION_OFFSET
22 uses CONFIG_ROM_STREAM
23 uses CONFIG_ROM_STREAM_START
24 uses PAYLOAD_SIZE
25 uses _ROMBASE
26 uses XIP_ROM_SIZE
27 uses XIP_ROM_BASE
28 uses STACK_SIZE
29 uses HEAP_SIZE
30 uses USE_OPTION_TABLE
31 uses LB_CKS_RANGE_START
32 uses LB_CKS_RANGE_END
33 uses LB_CKS_LOC
34 uses MAINBOARD_PART_NUMBER
35 uses MAINBOARD_VENDOR
36 uses MAINBOARD
37 uses MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID
38 uses MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID
39 uses LINUXBIOS_EXTRA_VERSION
40 uses _RAMBASE
41 uses TTYS0_BAUD
42 uses TTYS0_BASE
43 uses TTYS0_LCS
44 uses DEFAULT_CONSOLE_LOGLEVEL
45 uses MAXIMUM_CONSOLE_LOGLEVEL
46 uses MAINBOARD_POWER_ON_AFTER_POWER_FAIL
47 uses CONFIG_CONSOLE_SERIAL8250
48 uses HAVE_INIT_TIMER
49 uses CONFIG_GDB_STUB
50 uses CROSS_COMPILE
51 uses CC
52 uses HOSTCC
53 uses OBJCOPY
54 uses CONFIG_CHIP_NAME
55 uses CONFIG_CONSOLE_VGA
56 uses CONFIG_PCI_ROM_RUN
57 uses K8_E0_MEM_HOLE_SIZEK
58
59 uses CONFIG_USE_INIT
60
61 ###
62 ### Build options
63 ###
64
65 ##
66 ## ROM_SIZE is the size of boot ROM that this board will use.
67 ##
68 default ROM_SIZE=524288
69
70 ##
71 ## FALLBACK_SIZE is the amount of the ROM the complete fallback image will use
72 ##
73 default FALLBACK_SIZE=131072
74
75 ##
76 ## Build code for the fallback boot
77 ##
78 default HAVE_FALLBACK_BOOT=1
79
80 ##
81 ## Build code to reset the motherboard from linuxBIOS
82 ##
83 default HAVE_HARD_RESET=1
84
85 ##
86 ## Funky hard reset implementation
87 ## 
88 default HARD_RESET_BUS=1
89 default HARD_RESET_DEVICE=5
90 default HARD_RESET_FUNCTION=0
91
92 ##
93 ## Build code to export a programmable irq routing table
94 ##
95 default HAVE_PIRQ_TABLE=1
96 default IRQ_SLOT_COUNT=13
97
98 ##
99 ## Build code to export an x86 MP table
100 ## Useful for specifying IRQ routing values
101 ##
102 default HAVE_MP_TABLE=1
103
104 ##
105 ## Build code to export a CMOS option table
106 ##
107 default HAVE_OPTION_TABLE=1
108
109 ##
110 ## Move the default LinuxBIOS cmos range off of AMD RTC registers
111 ##
112 default LB_CKS_RANGE_START=49
113 default LB_CKS_RANGE_END=122
114 default LB_CKS_LOC=123
115
116 ##
117 ## Build code for SMP support
118 ## Only worry about 2 micro processors
119 ##
120 default CONFIG_SMP=1
121 default CONFIG_MAX_CPUS=2
122 default CONFIG_MAX_PHYSICAL_CPUS=2
123 default CONFIG_LOGICAL_CPUS=0
124
125 #1G memory hole
126 default K8_E0_MEM_HOLE_SIZEK=0x100000
127
128 #VGA Console
129 #default CONFIG_CONSOLE_VGA=1
130 #default CONFIG_PCI_ROM_RUN=1
131
132 ##
133 ## Build code to setup a generic IOAPIC
134 ##
135 default CONFIG_IOAPIC=1
136
137 ##
138 ## Clean up the motherboard id strings
139 ##
140 default MAINBOARD_PART_NUMBER="s2875"
141 default MAINBOARD_VENDOR="Tyan"
142 default MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID=0x10f1
143 default MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID=0x2875
144
145 ###
146 ### LinuxBIOS layout values
147 ###
148
149 ## ROM_IMAGE_SIZE is the amount of space to allow linuxBIOS to occupy.
150 default ROM_IMAGE_SIZE = 65536
151
152 ##
153 ## Use a small 8K stack
154 ##
155 default STACK_SIZE=0x2000
156
157 ##
158 ## Use a small 16K heap
159 ##
160 default HEAP_SIZE=0x4000
161
162 ##
163 ## Only use the option table in a normal image
164 ##
165 default USE_OPTION_TABLE = !USE_FALLBACK_IMAGE
166
167 ##
168 ## LinuxBIOS C code runs at this location in RAM
169 ##
170 default _RAMBASE=0x00004000
171
172 ##
173 ## Load the payload from the ROM
174 ##
175 default CONFIG_ROM_STREAM = 1
176
177 ###
178 ### Defaults of options that you may want to override in the target config file
179 ### 
180
181 ##
182 ## The default compiler
183 ##
184 default CC="$(CROSS_COMPILE)gcc -m32"
185 default HOSTCC="gcc"
186
187 ##
188 ## Disable the gdb stub by default
189 ## 
190 default CONFIG_GDB_STUB=0
191
192 ##
193 ## The Serial Console
194 ##
195
196 # To Enable the Serial Console
197 default CONFIG_CONSOLE_SERIAL8250=1
198
199 ## Select the serial console baud rate
200 default TTYS0_BAUD=115200
201 #default TTYS0_BAUD=57600
202 #default TTYS0_BAUD=38400
203 #default TTYS0_BAUD=19200
204 #default TTYS0_BAUD=9600
205 #default TTYS0_BAUD=4800
206 #default TTYS0_BAUD=2400
207 #default TTYS0_BAUD=1200
208
209 # Select the serial console base port
210 default TTYS0_BASE=0x3f8
211
212 # Select the serial protocol
213 # This defaults to 8 data bits, 1 stop bit, and no parity
214 default TTYS0_LCS=0x3
215
216 ##
217 ### Select the linuxBIOS loglevel
218 ##
219 ## EMERG      1   system is unusable               
220 ## ALERT      2   action must be taken immediately 
221 ## CRIT       3   critical conditions              
222 ## ERR        4   error conditions                 
223 ## WARNING    5   warning conditions               
224 ## NOTICE     6   normal but significant condition 
225 ## INFO       7   informational                    
226 ## DEBUG      8   debug-level messages             
227 ## SPEW       9   Way too many details             
228
229 ## Request this level of debugging output
230 default  DEFAULT_CONSOLE_LOGLEVEL=8
231 ## At a maximum only compile in this level of debugging
232 default  MAXIMUM_CONSOLE_LOGLEVEL=8
233
234 ##
235 ## Select power on after power fail setting
236 default MAINBOARD_POWER_ON_AFTER_POWER_FAIL="MAINBOARD_POWER_ON"
237
238 ### End Options.lb
239 end