This patch drops arch/i386/lib/console.c and arch/i386/lib/console_print.c and
[coreboot.git] / src / mainboard / supermicro / h8dmr / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2007 AMD
5  * Written by Yinghai Lu <yinghailu@amd.com> for AMD.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
20  */
21
22 #define RAMINIT_SYSINFO 1
23
24 #define K8_ALLOCATE_IO_RANGE 1
25
26 #define QRANK_DIMM_SUPPORT 1
27
28 #if CONFIG_LOGICAL_CPUS==1
29 #define SET_NB_CFG_54 1
30 #endif
31
32 //used by init_cpus and fidvid
33 #define K8_SET_FIDVID 1
34 //if we want to wait for core1 done before DQS training, set it to 0
35 #define K8_SET_FIDVID_CORE0_ONLY 1
36
37 #if CONFIG_K8_REV_F_SUPPORT == 1
38 #define K8_REV_F_SUPPORT_F0_F1_WORKAROUND 0
39 #endif
40  
41 #include <stdint.h>
42 #include <string.h>
43 #include <device/pci_def.h>
44 #include <device/pci_ids.h>
45 #include <arch/io.h>
46 #include <device/pnp_def.h>
47 #include <arch/romcc_io.h>
48 #include <cpu/x86/lapic.h>
49 #include "option_table.h"
50 #include "pc80/mc146818rtc_early.c"
51
52 // for enable the FAN
53 #include "southbridge/nvidia/mcp55/mcp55_early_smbus.c"
54
55 #include "pc80/serial.c"
56 #include "console/console.c"
57 #include "lib/ramtest.c"
58
59 #include <cpu/amd/model_fxx_rev.h>
60
61 //#include "southbridge/nvidia/mcp55/mcp55_early_smbus.c"
62 #include "northbridge/amd/amdk8/raminit.h"
63 #include "cpu/amd/model_fxx/apic_timer.c"
64 #include "lib/delay.c"
65
66 #include "cpu/x86/lapic/boot_cpu.c"
67 #include "northbridge/amd/amdk8/reset_test.c"
68 #include "superio/winbond/w83627hf/w83627hf_early_serial.c"
69 #include "superio/winbond/w83627hf/w83627hf_early_init.c"
70
71 #include "cpu/x86/bist.h"
72
73 #include "northbridge/amd/amdk8/debug.c"
74
75 #include "cpu/amd/mtrr/amd_earlymtrr.c"
76
77 #include "northbridge/amd/amdk8/setup_resource_map.c"
78
79 #define SERIAL_DEV PNP_DEV(0x2e, W83627HF_SP1)
80
81 #include "southbridge/nvidia/mcp55/mcp55_early_ctrl.c"
82
83 static void memreset_setup(void)
84 {
85 }
86
87 static void memreset(int controllers, const struct mem_controller *ctrl)
88 {
89 }
90
91 static inline void activate_spd_rom(const struct mem_controller *ctrl)
92 {
93         /* nothing to do */
94 }
95
96 static inline int spd_read_byte(unsigned device, unsigned address)
97 {
98         return smbus_read_byte(device, address);
99 }
100
101 #include "northbridge/amd/amdk8/amdk8_f.h"
102 #include "northbridge/amd/amdk8/coherent_ht.c"
103
104 #include "northbridge/amd/amdk8/incoherent_ht.c"
105
106 #include "northbridge/amd/amdk8/raminit_f.c"
107
108 #include "lib/generic_sdram.c"
109
110 #include "resourcemap.c" 
111
112 #include "cpu/amd/dualcore/dualcore.c"
113
114 #define MCP55_NUM 1
115 #define MCP55_USE_NIC 1
116 #define MCP55_USE_AZA 1
117
118 #define MCP55_PCI_E_X_0 4
119
120 #include "southbridge/nvidia/mcp55/mcp55_early_setup_ss.h"
121 #include "southbridge/nvidia/mcp55/mcp55_early_setup_car.c"
122
123 #include "cpu/amd/car/copy_and_run.c"
124
125 #include "cpu/amd/car/post_cache_as_ram.c"
126
127 #include "cpu/amd/model_fxx/init_cpus.c"
128
129 #include "cpu/amd/model_fxx/fidvid.c"
130
131 #include "southbridge/nvidia/mcp55/mcp55_enable_rom.c"
132 #include "northbridge/amd/amdk8/early_ht.c"
133
134 static void sio_setup(void)
135 {
136
137         unsigned value;
138         uint32_t dword;
139         uint8_t byte;
140         enable_smbus();
141 //      smbusx_write_byte(1, (0x58>>1), 0, 0x80); /* select bank0 */
142         smbusx_write_byte(1, (0x58>>1), 0xb1, 0xff); /* set FAN ctrl to DC mode */
143
144         byte = pci_read_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b);
145         byte |= 0x20; 
146         pci_write_config8(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0x7b, byte);
147         
148         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0);
149         dword |= (1<<0);
150         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa0, dword);
151         
152         dword = pci_read_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4);
153         dword |= (1<<16);
154         pci_write_config32(PCI_DEV(0, MCP55_DEVN_BASE+1 , 0), 0xa4, dword);
155
156 }
157
158 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
159 {
160         static const uint16_t spd_addr [] = {
161                         (0xa<<3)|0, (0xa<<3)|2, 0, 0,
162                         (0xa<<3)|1, (0xa<<3)|3, 0, 0,
163 #if CONFIG_MAX_PHYSICAL_CPUS > 1
164                         (0xa<<3)|4, (0xa<<3)|6, 0, 0,
165                         (0xa<<3)|5, (0xa<<3)|7, 0, 0,
166 #endif
167         };
168
169         struct sys_info *sysinfo = (CONFIG_DCACHE_RAM_BASE + CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
170
171         int needs_reset = 0;
172         unsigned bsp_apicid = 0;
173
174         if (!cpu_init_detectedx && boot_cpu()) {
175                 /* Nothing special needs to be done to find bus 0 */
176                 /* Allow the HT devices to be found */
177
178                 enumerate_ht_chain();
179
180                 sio_setup();
181
182                 /* Setup the mcp55 */
183                 mcp55_enable_rom();
184         }
185
186         if (bist == 0) {
187                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo);
188         }
189
190         pnp_enter_ext_func_mode(SERIAL_DEV);
191         pnp_write_config(SERIAL_DEV, 0x24, 0x84 | (1 << 6));
192         w83627hf_enable_dev(SERIAL_DEV, CONFIG_TTYS0_BASE);
193         pnp_exit_ext_func_mode(SERIAL_DEV);
194
195         uart_init();
196         console_init();
197         
198         /* Halt if there was a built in self test failure */
199         report_bist_failure(bist);
200
201         printk(BIOS_DEBUG, "*sysinfo range: [%p,%p]\n",sysinfo,sysinfo+1);
202
203         setup_mb_resource_map();
204
205         print_debug("bsp_apicid="); print_debug_hex8(bsp_apicid); print_debug("\r\n");
206
207 #if CONFIG_MEM_TRAIN_SEQ == 1
208         set_sysinfo_in_ram(0); // in BSP so could hold all ap until sysinfo is in ram
209 #endif
210         setup_coherent_ht_domain(); // routing table and start other core0
211
212         wait_all_core0_started();
213 #if CONFIG_LOGICAL_CPUS==1
214         // It is said that we should start core1 after all core0 launched
215         /* becase optimize_link_coherent_ht is moved out from setup_coherent_ht_domain,
216          * So here need to make sure last core0 is started, esp for two way system,
217          * (there may be apic id conflicts in that case)
218          */
219         start_other_cores();
220         wait_all_other_cores_started(bsp_apicid);
221 #endif
222
223         /* it will set up chains and store link pair for optimization later */
224         ht_setup_chains_x(sysinfo); // it will init sblnk and sbbusn, nodes, sbdn
225
226 #if K8_SET_FIDVID == 1
227
228         {
229                 msr_t msr;
230                 msr=rdmsr(0xc0010042);
231                 print_debug("begin msr fid, vid "); print_debug_hex32( msr.hi ); print_debug_hex32(msr.lo); print_debug("\r\n");
232
233         }
234
235         enable_fid_change();
236
237         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
238
239         init_fidvid_bsp(bsp_apicid);
240
241         // show final fid and vid
242         {
243                 msr_t msr;
244                 msr=rdmsr(0xc0010042);
245                 print_debug("end   msr fid, vid "); print_debug_hex32( msr.hi ); print_debug_hex32(msr.lo); print_debug("\r\n");
246
247         }
248 #endif
249
250 #if 1
251         needs_reset |= optimize_link_coherent_ht();
252         needs_reset |= optimize_link_incoherent_ht(sysinfo);
253         needs_reset |= mcp55_early_setup_x();
254
255         // fidvid change will issue one LDTSTOP and the HT change will be effective too
256         if (needs_reset) {
257                 print_info("ht reset -\r\n");
258                 soft_reset();
259         }
260 #endif
261         allow_all_aps_stop(bsp_apicid);
262
263         //It's the time to set ctrl in sysinfo now;
264         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
265
266 //        enable_smbus(); /* enable in sio_setup */
267
268         memreset_setup();
269
270         //do we need apci timer, tsc...., only debug need it for better output
271         /* all ap stopped? */
272 //        init_timer(); // Need to use TMICT to synconize FID/VID
273
274         sdram_initialize(sysinfo->nodes, sysinfo->ctrl, sysinfo);
275
276         post_cache_as_ram(); // bsp swtich stack to ram and copy sysinfo ram now
277
278 }
279