Make AMD Fam10h CPU microcode updates optional in Expert mode
[coreboot.git] / src / mainboard / asus / m4a785-m / romstage.c
1 /*
2  * This file is part of the coreboot project.
3  *
4  * Copyright (C) 2010 Advanced Micro Devices, Inc.
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; version 2 of the License.
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
18  */
19
20 //#define SYSTEM_TYPE 0 /* SERVER */
21 #define SYSTEM_TYPE 1   /* DESKTOP */
22 //#define SYSTEM_TYPE 2 /* MOBILE */
23
24 //used by incoherent_ht
25 #define FAM10_SCAN_PCI_BUS 0
26 #define FAM10_ALLOCATE_IO_RANGE 0
27
28 #include <stdint.h>
29 #include <string.h>
30 #include <device/pci_def.h>
31 #include <device/pci_ids.h>
32 #include <arch/io.h>
33 #include <device/pnp_def.h>
34 #include <arch/romcc_io.h>
35 #include <cpu/x86/lapic.h>
36 #include <console/console.h>
37 #include <cpu/amd/model_10xxx_rev.h>
38 #include "northbridge/amd/amdfam10/raminit.h"
39 #include "northbridge/amd/amdfam10/amdfam10.h"
40 #include <lib.h>
41 #include "cpu/x86/lapic/boot_cpu.c"
42 #include "northbridge/amd/amdfam10/reset_test.c"
43 #include <console/loglevel.h>
44 #include "cpu/x86/bist.h"
45 #include "superio/ite/it8712f/early_serial.c"
46 #include <usbdebug.h>
47 #include "cpu/x86/mtrr/earlymtrr.c"
48 #include <cpu/amd/mtrr.h>
49 #include "northbridge/amd/amdfam10/setup_resource_map.c"
50 #include "southbridge/amd/rs780/early_setup.c"
51 #include "southbridge/amd/sb700/early_setup.c"
52 #include "northbridge/amd/amdfam10/debug.c"
53
54 static void activate_spd_rom(const struct mem_controller *ctrl) { }
55
56 static int spd_read_byte(u32 device, u32 address)
57 {
58         return smbus_read_byte(device, address);
59 }
60
61 #include "northbridge/amd/amdfam10/amdfam10.h"
62 #include "northbridge/amd/amdfam10/raminit_sysinfo_in_ram.c"
63 #include "northbridge/amd/amdfam10/pci.c"
64 #include "resourcemap.c"
65 #include "cpu/amd/quadcore/quadcore.c"
66 #include "cpu/amd/car/post_cache_as_ram.c"
67 #include "cpu/amd/microcode/microcode.c"
68
69 #if CONFIG_UPDATE_CPU_MICROCODE
70 #include "cpu/amd/model_10xxx/update_microcode.c"
71 #endif
72
73 #include "cpu/amd/model_10xxx/init_cpus.c"
74 #include "northbridge/amd/amdfam10/early_ht.c"
75 #include <spd.h>
76
77 void cache_as_ram_main(unsigned long bist, unsigned long cpu_init_detectedx)
78 {
79         struct sys_info *sysinfo = (struct sys_info *)(CONFIG_DCACHE_RAM_BASE + CONFIG_DCACHE_RAM_SIZE - CONFIG_DCACHE_RAM_GLOBAL_VAR_SIZE);
80         static const u8 spd_addr[] = {RC00, DIMM0, DIMM2, 0, 0, DIMM1, DIMM3, 0, 0, };
81         u32 bsp_apicid = 0, val;
82         msr_t msr;
83
84         if (!cpu_init_detectedx && boot_cpu()) {
85                 /* Nothing special needs to be done to find bus 0 */
86                 /* Allow the HT devices to be found */
87                 /* mov bsp to bus 0xff when > 8 nodes */
88                 set_bsp_node_CHtExtNodeCfgEn();
89                 enumerate_ht_chain();
90                 sb700_pci_port80();
91         }
92
93         post_code(0x30);
94
95         if (bist == 0) {
96                 bsp_apicid = init_cpus(cpu_init_detectedx, sysinfo); /* mmconf is inited in init_cpus */
97                 /* All cores run this but the BSP(node0,core0) is the only core that returns. */
98         }
99
100         post_code(0x32);
101
102         enable_rs780_dev8();
103         sb700_lpc_init();
104
105         it8712f_enable_serial(0, CONFIG_TTYS0_BASE);
106         it8712f_kill_watchdog();
107         uart_init();
108
109 #if CONFIG_USBDEBUG
110         sb700_enable_usbdebug(CONFIG_USBDEBUG_DEFAULT_PORT);
111         early_usbdebug_init();
112 #endif
113
114         console_init();
115         printk(BIOS_DEBUG, "\n");
116
117 //      dump_mem(CONFIG_DCACHE_RAM_BASE+CONFIG_DCACHE_RAM_SIZE-0x200, CONFIG_DCACHE_RAM_BASE+CONFIG_DCACHE_RAM_SIZE);
118
119         /* Halt if there was a built in self test failure */
120         report_bist_failure(bist);
121
122         // Load MPB
123         val = cpuid_eax(1);
124         printk(BIOS_DEBUG, "BSP Family_Model: %08x \n", val);
125         printk(BIOS_DEBUG, "*sysinfo range: [%p,%p]\n",sysinfo,sysinfo+1);
126         printk(BIOS_DEBUG, "bsp_apicid = %02x \n", bsp_apicid);
127         printk(BIOS_DEBUG, "cpu_init_detectedx = %08lx \n", cpu_init_detectedx);
128
129         /* Setup sysinfo defaults */
130         set_sysinfo_in_ram(0);
131
132 #if CONFIG_UPDATE_CPU_MICROCODE
133         update_microcode(val);
134 #endif
135         post_code(0x33);
136
137         cpuSetAMDMSR();
138         post_code(0x34);
139
140         amd_ht_init(sysinfo);
141         post_code(0x35);
142
143         /* Setup nodes PCI space and start core 0 AP init. */
144         finalize_node_setup(sysinfo);
145
146         /* Setup any mainboard PCI settings etc. */
147         setup_mb_resource_map();
148         post_code(0x36);
149
150         /* wait for all the APs core0 started by finalize_node_setup. */
151         /* FIXME: A bunch of cores are going to start output to serial at once.
152            It would be nice to fixup prink spinlocks for ROM XIP mode.
153            I think it could be done by putting the spinlock flag in the cache
154            of the BSP located right after sysinfo.
155          */
156         wait_all_core0_started();
157
158  #if CONFIG_LOGICAL_CPUS==1
159         /* Core0 on each node is configured. Now setup any additional cores. */
160         printk(BIOS_DEBUG, "start_other_cores()\n");
161         start_other_cores();
162         post_code(0x37);
163         wait_all_other_cores_started(bsp_apicid);
164  #endif
165
166         post_code(0x38);
167
168         /* run _early_setup before soft-reset. */
169         rs780_early_setup();
170         sb700_early_setup();
171
172  #if CONFIG_SET_FIDVID
173         msr = rdmsr(0xc0010071);
174         printk(BIOS_DEBUG, "\nBegin FIDVID MSR 0xc0010071 0x%08x 0x%08x \n", msr.hi, msr.lo);
175
176         /* FIXME: The sb fid change may survive the warm reset and only
177            need to be done once.*/
178         enable_fid_change_on_sb(sysinfo->sbbusn, sysinfo->sbdn);
179
180         post_code(0x39);
181
182         if (!warm_reset_detect(0)) {                    // BSP is node 0
183                 init_fidvid_bsp(bsp_apicid, sysinfo->nodes);
184         } else {
185                 init_fidvid_stage2(bsp_apicid, 0);      // BSP is node 0
186         }
187
188         post_code(0x3A);
189
190         /* show final fid and vid */
191         msr=rdmsr(0xc0010071);
192         printk(BIOS_DEBUG, "End FIDVIDMSR 0xc0010071 0x%08x 0x%08x \n", msr.hi, msr.lo);
193  #endif
194
195         rs780_htinit();
196
197         /* Reset for HT, FIDVID, PLL and errata changes to take affect. */
198         if (!warm_reset_detect(0)) {
199                 print_info("...WARM RESET...\n\n\n");
200                 soft_reset();
201                 die("After soft_reset_x - shouldn't see this message!!!\n");
202         }
203
204         post_code(0x3B);
205
206         /* It's the time to set ctrl in sysinfo now; */
207         printk(BIOS_DEBUG, "fill_mem_ctrl()\n");
208         fill_mem_ctrl(sysinfo->nodes, sysinfo->ctrl, spd_addr);
209
210         post_code(0x40);
211
212 //      die("Die Before MCT init.");
213
214         printk(BIOS_DEBUG, "raminit_amdmct()\n");
215         raminit_amdmct(sysinfo);
216         post_code(0x41);
217
218 /*
219         dump_pci_device_range(PCI_DEV(0, 0x18, 0), 0, 0x200);
220         dump_pci_device_range(PCI_DEV(0, 0x18, 1), 0, 0x200);
221         dump_pci_device_range(PCI_DEV(0, 0x18, 2), 0, 0x200);
222         dump_pci_device_range(PCI_DEV(0, 0x18, 3), 0, 0x200);
223 */
224
225 //      die("After MCT init before CAR disabled.");
226
227         rs780_before_pci_init();
228         sb700_before_pci_init();
229
230         post_code(0x42);
231         printk(BIOS_DEBUG, "\n*** Yes, the copy/decompress is taking a while, FIXME!\n");
232         post_cache_as_ram();    // BSP switch stack to ram, copy then execute LB.
233         post_code(0x43);        // Should never see this post code.
234 }