Drop CONFIG_CHIP_NAME. Those config statements in Config.lb should
[coreboot.git] / src / mainboard / amd / serengeti_cheetah_fam10 / Options.lb
1 #
2 # This file is part of the coreboot project.
3 #
4 # Copyright (C) 2007 Advanced Micro Devices, Inc.
5 #
6 # This program is free software; you can redistribute it and/or modify
7 # it under the terms of the GNU General Public License as published by
8 # the Free Software Foundation; version 2 of the License.
9 #
10 # This program is distributed in the hope that it will be useful,
11 # but WITHOUT ANY WARRANTY; without even the implied warranty of
12 # MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13 # GNU General Public License for more details.
14 #
15 # You should have received a copy of the GNU General Public License
16 # along with this program; if not, write to the Free Software
17 # Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
18 #
19
20 uses HAVE_MP_TABLE
21 uses CONFIG_ROMFS
22 uses HAVE_PIRQ_TABLE
23 uses HAVE_ACPI_TABLES
24 uses ACPI_SSDTX_NUM
25 uses USE_FALLBACK_IMAGE
26 uses USE_FAILOVER_IMAGE
27 uses HAVE_FALLBACK_BOOT
28 uses HAVE_FAILOVER_BOOT
29 uses HAVE_HARD_RESET
30 uses IRQ_SLOT_COUNT
31 uses HAVE_OPTION_TABLE
32 uses CONFIG_MAX_CPUS
33 uses CONFIG_MAX_PHYSICAL_CPUS
34 uses CONFIG_LOGICAL_CPUS
35 uses CONFIG_IOAPIC
36 uses CONFIG_SMP
37 uses FALLBACK_SIZE
38 uses FAILOVER_SIZE
39 uses ROM_SIZE
40 uses ROM_SECTION_SIZE
41 uses ROM_IMAGE_SIZE
42 uses ROM_SECTION_SIZE
43 uses ROM_SECTION_OFFSET
44 uses CONFIG_ROM_PAYLOAD
45 uses CONFIG_ROM_PAYLOAD_START
46 uses CONFIG_COMPRESSED_PAYLOAD_LZMA
47 uses CONFIG_COMPRESSED_PAYLOAD_NRV2B
48 uses PAYLOAD_SIZE
49 uses _ROMBASE
50 uses XIP_ROM_SIZE
51 uses XIP_ROM_BASE
52 uses STACK_SIZE
53 uses HEAP_SIZE
54 uses USE_OPTION_TABLE
55 uses LB_CKS_RANGE_START
56 uses LB_CKS_RANGE_END
57 uses LB_CKS_LOC
58 uses MAINBOARD_PART_NUMBER
59 uses MAINBOARD_VENDOR
60 uses MAINBOARD
61 uses MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID
62 uses MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID
63 uses COREBOOT_EXTRA_VERSION
64 uses _RAMBASE
65 uses TTYS0_BAUD
66 uses TTYS0_BASE
67 uses TTYS0_LCS
68 uses DEFAULT_CONSOLE_LOGLEVEL
69 uses MAXIMUM_CONSOLE_LOGLEVEL
70 uses MAINBOARD_POWER_ON_AFTER_POWER_FAIL
71 uses CONFIG_CONSOLE_SERIAL8250
72 uses HAVE_INIT_TIMER
73 uses CONFIG_GDB_STUB
74 uses CONFIG_GDB_STUB
75 uses CROSS_COMPILE
76 uses CC
77 uses HOSTCC
78 uses OBJCOPY
79 uses CONFIG_CONSOLE_VGA
80 uses CONFIG_PCI_ROM_RUN
81 uses HW_MEM_HOLE_SIZEK
82 uses HW_MEM_HOLE_SIZE_AUTO_INC
83
84 uses HT_CHAIN_UNITID_BASE
85 uses HT_CHAIN_END_UNITID_BASE
86 uses SB_HT_CHAIN_ON_BUS0
87 uses SB_HT_CHAIN_UNITID_OFFSET_ONLY
88
89 uses USE_DCACHE_RAM
90 uses DCACHE_RAM_BASE
91 uses DCACHE_RAM_SIZE
92 uses DCACHE_RAM_GLOBAL_VAR_SIZE
93 uses CONFIG_USE_INIT
94
95 uses SERIAL_CPU_INIT
96
97 uses ENABLE_APIC_EXT_ID
98 uses APIC_ID_OFFSET
99 uses LIFT_BSP_APIC_ID
100
101 uses CONFIG_PCI_64BIT_PREF_MEM
102
103 uses CONFIG_LB_MEM_TOPK
104
105 uses PCI_BUS_SEGN_BITS
106
107 uses CONFIG_AP_CODE_IN_CAR
108
109 uses MEM_TRAIN_SEQ
110
111 uses WAIT_BEFORE_CPUS_INIT
112
113 uses CONFIG_AMDMCT
114
115 uses CONFIG_USE_PRINTK_IN_CAR
116 uses CAR_FAM10
117 uses AMD_UCODE_PATCH_FILE
118
119 ###
120 ### Build options
121 ###
122
123 ##
124 ## ROM_SIZE is the size of boot ROM that this board will use.
125 ##
126 default ROM_SIZE=524288
127
128 ##
129 ##
130 #FALLBACK_SIZE_SIZE is the amount of the ROM the complete fallback image will use
131 ##
132 #default FALLBACK_SIZE=131072
133 #default FALLBACK_SIZE=0x40000
134
135 #FALLBACK: 512K - 4K
136 default FALLBACK_SIZE=0x7f000
137 #FAILOVER: 4k
138 default FAILOVER_SIZE=0x01000
139
140 #more 1M for pgtbl
141 #if there is RAM on node0, we need to set it to 32M, otherwise can not access CAR on node0, and RAM on node1 at same time.
142 default CONFIG_LB_MEM_TOPK=16384
143
144 ##
145 ## Build code for the fallback boot
146 ##
147 default HAVE_FALLBACK_BOOT=1
148 default HAVE_FAILOVER_BOOT=1
149
150 ##
151 ## Build code to reset the motherboard from coreboot
152 ##
153 default HAVE_HARD_RESET=1
154
155 ##
156 ## Build code to export a programmable irq routing table
157 ##
158 default HAVE_PIRQ_TABLE=1
159 default IRQ_SLOT_COUNT=11
160
161 ##
162 ## Build code to export an x86 MP table
163 ## Useful for specifying IRQ routing values
164 ##
165 default HAVE_MP_TABLE=1
166
167 ## ACPI tables will be included
168 default HAVE_ACPI_TABLES=1
169 ## extra SSDT num
170 default ACPI_SSDTX_NUM=31
171
172 ##
173 ## Build code to export a CMOS option table
174 ##
175 default HAVE_OPTION_TABLE=1
176
177 ##
178 ## Move the default coreboot cmos range off of AMD RTC registers
179 ##
180 default LB_CKS_RANGE_START=49
181 default LB_CKS_RANGE_END=122
182 default LB_CKS_LOC=123
183
184 ##
185 ## Build code for SMP support
186 ## Only worry about 2 micro processors
187 ##
188 default CONFIG_SMP=1
189 default CONFIG_MAX_PHYSICAL_CPUS=2
190 default CONFIG_MAX_CPUS=4 * CONFIG_MAX_PHYSICAL_CPUS
191 default CONFIG_LOGICAL_CPUS=1
192
193 #default SERIAL_CPU_INIT=0
194
195 default ENABLE_APIC_EXT_ID=1
196 default APIC_ID_OFFSET=0x00
197 default LIFT_BSP_APIC_ID=1
198
199 #memory hole size, 0 mean disable, others will enable the hole, at that case if it is small than mmio_basek, it will use mmio_basek instead.
200 #2G
201 #default HW_MEM_HOLE_SIZEK=0x200000
202 #1G
203 default HW_MEM_HOLE_SIZEK=0x100000
204 #512M
205 #default HW_MEM_HOLE_SIZEK=0x80000
206
207 #make auto increase hole size to avoid hole_startk equal to basek so as to make some kernel happy
208 #default HW_MEM_HOLE_SIZE_AUTO_INC=1
209
210 #VGA Console
211 default CONFIG_CONSOLE_VGA=1
212 default CONFIG_PCI_ROM_RUN=1
213
214 #HT Unit ID offset, default is 1, the typical one
215 default HT_CHAIN_UNITID_BASE=0xa
216
217 #real SB Unit ID, default is 0x20, mean dont touch it at last
218 default HT_CHAIN_END_UNITID_BASE=0x6
219
220 #make the SB HT chain on bus 0, default is not (0)
221 default SB_HT_CHAIN_ON_BUS0=2
222
223 #only offset for SB chain?, default is yes(1)
224 #default SB_HT_CHAIN_UNITID_OFFSET_ONLY=0
225
226 #allow capable device use that above 4G
227 #default CONFIG_PCI_64BIT_PREF_MEM=1
228
229 #it only be 0, 1, 2, 3, 4 and default is 0
230 #default PCI_BUS_SEGN_BITS=3
231
232 ##
233 ## enable CACHE_AS_RAM specifics
234 ##
235 default USE_DCACHE_RAM=1
236 default DCACHE_RAM_BASE=0xc4000
237 default DCACHE_RAM_SIZE=0x0c000
238 #default DCACHE_RAM_GLOBAL_VAR_SIZE=0x08000
239 default DCACHE_RAM_GLOBAL_VAR_SIZE=0x04000
240 default CONFIG_USE_INIT=0
241
242 #default CONFIG_AP_CODE_IN_CAR=1
243 default MEM_TRAIN_SEQ=2
244 default WAIT_BEFORE_CPUS_INIT=0
245
246 default CONFIG_AMDMCT = 1
247
248 ##
249 ## Build code to setup a generic IOAPIC
250 ##
251 default CONFIG_IOAPIC=1
252
253 ##
254 ## Clean up the motherboard id strings
255 ##
256 default MAINBOARD_PART_NUMBER="Cheetah Fam10"
257 default MAINBOARD_VENDOR="AMD"
258 default MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID=0x1022
259 default MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID=0x2b80
260
261 ##
262 ## Set microcode patch file name
263 ##
264 ##      Barcelona rev Ax:  "mc_patch_01000020.h"
265 ##      Barcelona rev B0, B1, BA: "mc_patch_01000084.h"
266 ##      Barcelona rev B2, B3: "mc_patch_01000083.h"
267 ##
268 default AMD_UCODE_PATCH_FILE="mc_patch_01000083.h"
269
270 ###
271 ### coreboot layout values
272 ###
273
274 ## ROM_IMAGE_SIZE is the amount of space to allow coreboot to occupy.
275 default ROM_IMAGE_SIZE = 65536
276
277 ##
278 ## Use a small 8K stack
279 ##
280 default STACK_SIZE=0x2000
281
282 ##
283 ## Use a small 768k heap
284 ##
285 default HEAP_SIZE=0xc0000
286
287 ##
288 ## Only use the option table in a normal image
289 ##
290 default USE_OPTION_TABLE = (!USE_FALLBACK_IMAGE) && (!USE_FAILOVER_IMAGE )
291
292 ##
293 ## Coreboot C code runs at this location in RAM
294 ##
295 default _RAMBASE=0x00200000
296
297 ##
298 ## Load the payload from the ROM
299 ##
300 default CONFIG_ROM_PAYLOAD = 1
301
302 ###
303 ### Defaults of options that you may want to override in the target config file
304 ###
305
306 ##
307 ## The default compiler
308 ##
309 default CC="$(CROSS_COMPILE)gcc -m32"
310 default HOSTCC="gcc"
311
312 ##
313 ## Disable the gdb stub by default
314 ##
315 default CONFIG_GDB_STUB=0
316
317 ##
318 ## The Serial Console
319 ##
320
321 default CONFIG_USE_PRINTK_IN_CAR=1
322
323 # To Enable the Serial Console
324 default CONFIG_CONSOLE_SERIAL8250=1
325
326 ## Select the serial console baud rate
327 default TTYS0_BAUD=115200
328 #default TTYS0_BAUD=57600
329 #default TTYS0_BAUD=38400
330 #default TTYS0_BAUD=19200
331 #default TTYS0_BAUD=9600
332 #default TTYS0_BAUD=4800
333 #default TTYS0_BAUD=2400
334 #default TTYS0_BAUD=1200
335
336 # Select the serial console base port
337 default TTYS0_BASE=0x3f8
338
339 # Select the serial protocol
340 # This defaults to 8 data bits, 1 stop bit, and no parity
341 default TTYS0_LCS=0x3
342
343 ##
344 ### Select the coreboot loglevel
345 ##
346 ## EMERG      1   system is unusable
347 ## ALERT      2   action must be taken immediately
348 ## CRIT       3   critical conditions
349 ## ERR        4   error conditions
350 ## WARNING    5   warning conditions
351 ## NOTICE     6   normal but significant condition
352 ## INFO       7   informational
353 ## DEBUG      8   debug-level messages
354 ## SPEW       9   Way too many details
355
356 ## Request this level of debugging output
357 default  DEFAULT_CONSOLE_LOGLEVEL=8
358 ## At a maximum only compile in this level of debugging
359 default  MAXIMUM_CONSOLE_LOGLEVEL=8
360
361 ##
362 ## Select power on after power fail setting
363 default MAINBOARD_POWER_ON_AFTER_POWER_FAIL="MAINBOARD_POWER_ON"
364
365 ### End Options.lb
366 #
367 # ROMFS
368 #
369 #
370 default CONFIG_ROMFS=0
371 end