Revision: linuxbios@linuxbios.org--devel/freebios--devel--2.0--patch-51
[coreboot.git] / src / mainboard / amd / serenade / Options.lb
1 uses HAVE_MP_TABLE
2 uses HAVE_PIRQ_TABLE
3 uses USE_FALLBACK_IMAGE
4 uses HAVE_FALLBACK_BOOT
5 uses HAVE_HARD_RESET
6 uses HARD_RESET_BUS
7 uses HARD_RESET_DEVICE
8 uses HARD_RESET_FUNCTION
9 uses IRQ_SLOT_COUNT
10 uses HAVE_OPTION_TABLE
11 uses CONFIG_MAX_CPUS
12 uses CONFIG_MAX_PHYSICAL_CPUS
13 uses CONFIG_IOAPIC
14 uses CONFIG_SMP
15 uses FALLBACK_SIZE
16 uses ROM_SIZE
17 uses ROM_SECTION_SIZE
18 uses ROM_IMAGE_SIZE
19 uses ROM_SECTION_SIZE
20 uses ROM_SECTION_OFFSET
21 uses CONFIG_ROM_STREAM
22 uses CONFIG_ROM_STREAM_START
23 uses PAYLOAD_SIZE
24 uses _ROMBASE
25 uses XIP_ROM_SIZE
26 uses XIP_ROM_BASE
27 uses STACK_SIZE
28 uses HEAP_SIZE
29 uses USE_OPTION_TABLE
30 uses LB_CKS_RANGE_START
31 uses LB_CKS_RANGE_END
32 uses LB_CKS_LOC
33 uses MAINBOARD_PART_NUMBER
34 uses MAINBOARD_VENDOR
35 uses MAINBOARD
36 uses LINUXBIOS_EXTRA_VERSION
37 uses _RAMBASE
38 uses TTYS0_BAUD
39 uses TTYS0_BASE
40 uses TTYS0_LCS
41 uses DEFAULT_CONSOLE_LOGLEVEL
42 uses MAXIMUM_CONSOLE_LOGLEVEL
43 uses MAINBOARD_POWER_ON_AFTER_POWER_FAIL
44 uses CONFIG_CONSOLE_SERIAL8250
45 uses CROSS_COMPILE
46 uses CC
47 uses HOSTCC
48 uses OBJCOPY
49
50 uses CONFIG_USE_INIT
51
52 ###
53 ### Build options
54 ###
55
56 ##
57 ## ROM_SIZE is the size of boot ROM that this board will use.
58 ##
59 default ROM_SIZE=524288
60
61 ##
62 ## FALLBACK_SIZE is the amount of the ROM the complete fallback image will use
63 ##
64 default FALLBACK_SIZE=131072
65
66 ##
67 ## Build code for the fallback boot
68 ##
69 default HAVE_FALLBACK_BOOT=1
70
71 ##
72 ## Build code to reset the motherboard from linuxBIOS
73 ##
74 default HAVE_HARD_RESET=1
75
76 ##
77 ## Funky hard reset implementation
78 ## 
79 default HARD_RESET_BUS=1
80 default HARD_RESET_DEVICE=4
81 default HARD_RESET_FUNCTION=0
82
83 ##
84 ## Build code to export a programmable irq routing table
85 ##
86 default HAVE_PIRQ_TABLE=1
87 default IRQ_SLOT_COUNT=9
88
89 ##
90 ## Build code to export an x86 MP table
91 ## Useful for specifying IRQ routing values
92 ##
93 default HAVE_MP_TABLE=1
94
95 ##
96 ## Build code to export a CMOS option table
97 ##
98 default HAVE_OPTION_TABLE=1
99
100 ##
101 ## Move the default LinuxBIOS cmos range off of AMD RTC registers
102 ##
103 default LB_CKS_RANGE_START=49
104 default LB_CKS_RANGE_END=122
105 default LB_CKS_LOC=123
106
107 ##
108 ## Build code for SMP support
109 ## Only worry about 2 micro processors
110 ##
111 default CONFIG_SMP=1
112 default CONFIG_MAX_CPUS=2
113 default CONFIG_MAX_PHYSICAL_CPUS=2
114
115 ##
116 ## Build code to setup a generic IOAPIC
117 ##
118 default CONFIG_IOAPIC=1
119
120 ##
121 ## Clean up the motherboard id strings
122 ##
123 default MAINBOARD_PART_NUMBER="SERENADE"
124 default MAINBOARD_VENDOR="AMD"
125
126 ###
127 ### LinuxBIOS layout values
128 ###
129
130 ## ROM_IMAGE_SIZE is the amount of space to allow linuxBIOS to occupy.
131 default ROM_IMAGE_SIZE = 65536
132
133 ##
134 ## Use a small 8K stack
135 ##
136 default STACK_SIZE=0x2000
137
138 ##
139 ## Use a small 16K heap
140 ##
141 default HEAP_SIZE=0x4000
142
143 ##
144 ## Only use the option table in a normal image
145 ##
146 default USE_OPTION_TABLE = !USE_FALLBACK_IMAGE
147
148 ##
149 ## LinuxBIOS C code runs at this location in RAM
150 ##
151 default _RAMBASE=0x00004000
152
153 ##
154 ## Load the payload from the ROM
155 ##
156 default CONFIG_ROM_STREAM = 1
157
158 ###
159 ### Defaults of options that you may want to override in the target config file
160 ### 
161
162 ##
163 ## The default compiler
164 ##
165 default CC="$(CROSS_COMPILE)gcc -m32"
166 default HOSTCC="gcc"
167
168 ##
169 ## The Serial Console
170 ##
171
172 # To Enable the Serial Console
173 default CONFIG_CONSOLE_SERIAL8250=1
174
175 ## Select the serial console baud rate
176 default TTYS0_BAUD=115200
177 #default TTYS0_BAUD=57600
178 #default TTYS0_BAUD=38400
179 #default TTYS0_BAUD=19200
180 #default TTYS0_BAUD=9600
181 #default TTYS0_BAUD=4800
182 #default TTYS0_BAUD=2400
183 #default TTYS0_BAUD=1200
184
185 # Select the serial console base port
186 default TTYS0_BASE=0x3f8
187
188 # Select the serial protocol
189 # This defaults to 8 data bits, 1 stop bit, and no parity
190 default TTYS0_LCS=0x3
191
192 ##
193 ### Select the linuxBIOS loglevel
194 ##
195 ## EMERG      1   system is unusable               
196 ## ALERT      2   action must be taken immediately 
197 ## CRIT       3   critical conditions              
198 ## ERR        4   error conditions                 
199 ## WARNING    5   warning conditions               
200 ## NOTICE     6   normal but significant condition 
201 ## INFO       7   informational                    
202 ## DEBUG      8   debug-level messages             
203 ## SPEW       9   Way too many details             
204
205 ## Request this level of debugging output
206 default  DEFAULT_CONSOLE_LOGLEVEL=8
207 ## At a maximum only compile in this level of debugging
208 default  MAXIMUM_CONSOLE_LOGLEVEL=8
209
210 ##
211 ## Select power on after power fail setting
212 default MAINBOARD_POWER_ON_AFTER_POWER_FAIL="MAINBOARD_POWER_ON"
213
214 ### End Options.lb
215 end