.
[cbimages.git] / 2012-02-08_14:49_coreboot.log
diff --git a/2012-02-08_14:49_coreboot.log b/2012-02-08_14:49_coreboot.log
new file mode 100644 (file)
index 0000000..6f25147
--- /dev/null
@@ -0,0 +1,863 @@
\81\81\81\81\81ÁÁÁÁÁ\85\85\85\85\85ÑÑÑÑÑ\8d\8d\8d\8d\8d¡¡¡¡¡\81\81\81\81\81¥¥¥¥¥\91\91\91\91\91\81\81\81\81\81õõõõõ\81\81\81\81\81ÁÁÁÁÁáááááÁÁÁÁÁÅÅÅÅÅÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ\89\89\89\89\89\99\99\99\99\99\81\81\81\81\81\81\81\81\81\81ÍÍÍÍÍÕÕÕÕÕ\8d\8d\8d\8d\8d\8d\8d\8d\8d\8d\95\95\95\95\95ÍÍÍÍÍÍÍÍÍÍ55555)))))55555)))))ÿsccctpppccppauuuSSuurSeeeSSteettteAttdAAMMAA\rM
+DDDMMDMMMDSMMSSRRSSRR   R  * AP     0 ddd3ddooooonnnnneeeee\r\r\r\r\r
+
+
+
+
+stiiiinnnianriiiinittttt__te__ffff_d\riiiifdi
+dddvvdvviiiividddd_d___aaa_appppap((((ss(sstttstaaaatgagggeegee111e11)))) )   aa aappppapiiiiciccciiiciddddid::::  :  000 041230\r5\r\r\r
+
+\r
+
+
+FFFF*FIIIII ADDDDDVVPVVVIIII IDDDDD0 4    ooooonnnnn     AAAAAPPPPP:::::     0000051234\r\r\r\r\r
+
+
+
+
+started\r
+* AP 05started\r
+\r
+POST: 0x38\r
+rs780_early_setup()\r
+fam10_optimization()\r
+rs780_por_init\r
+\r
+Begin FIDVID MSR 0xc0010071 0x31c20031 0x40013440 \r
+POST: 0x39\r
+FIDVID on BSP, APIC_id: 00\r
+BSP fid = 0\r
+Wait for AP stage 1: ap_apicid = 1\r
+       readback = 1000001\r
+       common_fid(packed) = 0\r
+Wait for AP stage 1: ap_apicid = 2\r
+       readback = 2000001\r
+       common_fid(packed) = 0\r
+Wait for AP stage 1: ap_apicid = 3\r
+       readback = 3000001\r
+       common_fid(packed) = 0\r
+Wait for AP stage 1: ap_apicid = 4\r
+       readback = 4000001\r
+       common_fid(packed) = 0\r
+Wait for AP stage 1: ap_apicid = 5\r
+       readback = 5000001\r
+       common_fid(packed) = 0\r
+common_fid = 0\r
+POST: 0x3a\r
+End FIDVIDMSR 0xc0010071 0x31c20031 0x40013440 \r
+rs780_htinit cpu_ht_freq=b.\r
+rs780_htinit: HT3 mode\r
+...WARM RESET...\r
+\r
+\r
+\r
+\r
+coreboot-4.0-2026-g15127e2-dirty Wed Feb  8 14:48:08 CET 2012 starting...\r
+\r
+BSP Family_Model: 00100fa0 \r
+*sysinfo range: [000cc000,000cf360]\r
+bsp_apicid = 00 \r
+cpu_init_detectedx = 00000000 \r
+microcode: equivalent rev id  = 0x10a0, current patch id = 0x00000000\r
+microcode: patch id to apply = 0x010000bf\r
+microcode: updated to patch id = 0x010000bf  success\r
+\r
+POST: 0x33\r
+cpuSetAMDMSR  done\r
+POST: 0x34\r
+Enter amd_ht_init()\r
+Exit amd_ht_init()\r
+POST: 0x35\r
+SB900 - Early.c - get_sbdn - Start.\r
+SB900 - Early.c - get_sbdn - End.\r
+cpuSetAMDPCI 00 done\r
+Prep FID/VID Node:00 \r
+P-state info in MSRC001_0064 is invalid !!!\r
+P-state info in MSRc0010064 is invalid !!!\r
+  F3x80: e600e681 \r
+  F3x84: 80e641e6 \r
+  F3xD4: c8810f26 \r
+  F3xD8: 03001016 \r
+  F3xDC: 0000611a \r
+POST: 0x36\r
+core0 started: \r
+start_other_cores()\r
+init node: 00  cores: 05 \r
+Start other core - nodeid: 00  cores: 05\r
+POST: 0x37\r
+started ap apicid: PPOPPOOPOSTSOSSTSTT: T::::   00x00 xx0xx3333300000\r\r\r\r\r
+
+
+
+
+     cccccooooorrrrreeeeexxxxx:::::          ---------------     {{{{{     AAAAAPPPPPIIIIICCCCCIIIIIDDDDD     =====     0000053241     NNNNNOOOOODDDDDEEEEEIIIIIDDDDD     =====     0000000000     CCCCCOOOOORRRRREEEEEIIIIIDDDDD     =====     0000015324}}}}}     ---------------\r\r\r\r\r
+
+
+
+
+* AmmmmmPiiiii cccccrrrrr0oooo1occcccooooodddddeeeee:::::     eeeeeqqqqquuuuuiiiiivvvvvaaaaallllleeeeennnnnttttt     rrrrreeeeevvvvv     iiiiiddddd          =====     00000xxxxx1111100000aaaaa00000,,,,,     cccccuuuuurrrrrrrrrreeeeennnnnttttt     pppppaaaaatttttccccchhhhh     iiiiiddddd     =====     00000xxxxx0000000000000000000000000000000000000000\r\r\r\r\r
+
+
+
+
+startmmemmmiiiidiccc\rccrr
+rrrooooocccccooooodddddeeeee:::::     pppppaaaaatttttccccchhhhh     iiiiiddddd     tttttooooo     aaaaapppppppppplllllyyyyy     =====     00000xxxxx000001111100000000000000000000bbbbbfffff\r\r\r\r\r
+
+
+
+
+m*mmmm iiiiicccccArrrrProoo ooccc0ccoo2ooodddddeeeee:::::     uuuuupppppdddddaaaaattttteeeeeddddd     tttttooooo     pppppaaaaatttttccccchhhhh     iiiiiddddd     =====     00000xxxxx000001111100000000000000000000bbbbbfffff          sssssuuuuucccccccccceeeeessssssssss\r\r\r\r\r
+
+
+
+
+\r\r\r\r\r
+
+
+
+
+sccppccctupppauuuurSSSSSteeeeettetdAAtt\rMMAAA
+DDMMMMMDDDSSMMMSSRRSRRR     * AP  0    ddddd3ooooonnnnneeeee\r\r\r\r\r
+
+
+
+
+stiiiiinnannniriiiitttttte_____fffffdiiii\ridddd
+dvvvvviiiiiddddd_____ssssstttttaaaaagggggeeeee22222     aaaaapppppiiiiiccccciiiiiddddd:::::     0000041235\r\r\r\r\r
+
+
+
+
+* AP 04started\r
+* AP 05started\r
+\r
+POST: 0x38\r
+rs780_early_setup()\r
+fam10_optimization()\r
+rs780_por_init\r
+\r
+Begin FIDVID MSR 0xc0010071 0x31c20031 0x40013440 \r
+POST: 0x39\r
+POST: 0x3a\r
+End FIDVIDMSR 0xc0010071 0x31c20031 0x40013440 \r
+rs780_htinit cpu_ht_freq=b.\r
+rs780_htinit: HT3 mode\r
+POST: 0x3b\r
+fill_mem_ctrl()\r
+POST: 0x40\r
+raminit_amdmct()\r
+raminit_amdmct begin:\r
+        DIMMPresence: DIMMValid=c\r
+        DIMMPresence: DIMMPresent=c\r
+        DIMMPresence: RegDIMMPresent=0\r
+        DIMMPresence: DimmECCPresent=0\r
+        DIMMPresence: DimmPARPresent=0\r
+        DIMMPresence: Dimmx4Present=0\r
+        DIMMPresence: Dimmx8Present=c\r
+        DIMMPresence: Dimmx16Present=0\r
+        DIMMPresence: DimmPlPresent=0\r
+        DIMMPresence: DimmDRPresent=c\r
+        DIMMPresence: DimmQRPresent=0\r
+        DIMMPresence: DATAload[0]=2\r
+        DIMMPresence: MAload[0]=10\r
+        DIMMPresence: MAdimms[0]=1\r
+        DIMMPresence: DATAload[1]=2\r
+        DIMMPresence: MAload[1]=10\r
+        DIMMPresence: MAdimms[1]=1\r
+        DIMMPresence: Status 1000\r
+        DIMMPresence: ErrStatus 0\r
+        DIMMPresence: ErrCode 0\r
+        DIMMPresence: Done\r
+\r
+               DCTInit_D: mct_DIMMPresence Done\r
+SPDCalcWidth: Status 1000\r
+SPDCalcWidth: ErrStatus 0\r
+SPDCalcWidth: ErrCode 0\r
+SPDCalcWidth: Done\r
+               DCTInit_D: mct_SPDCalcWidth Done\r
+SPDGetTCL_D: DIMMCASL 4\r
+SPDGetTCL_D: DIMMAutoSpeed 4\r
+SPDGetTCL_D: Status 1000\r
+SPDGetTCL_D: ErrStatus 0\r
+SPDGetTCL_D: ErrCode 0\r
+SPDGetTCL_D: Done\r
+\r
+AutoCycTiming: Status 1000\r
+AutoCycTiming: ErrStatus 0\r
+AutoCycTiming: ErrCode 0\r
+AutoCycTiming: Done\r
+\r
+               DCTInit_D: AutoCycTiming_D Done\r
+SPDSetBanks: CSPresent c\r
+SPDSetBanks: Status 1000\r
+SPDSetBanks: ErrStatus 0\r
+SPDSetBanks: ErrCode 0\r
+SPDSetBanks: Done\r
+\r
+AfterStitch pDCTstat->NodeSysBase = 0\r
+mct_AfterStitchMemory: pDCTstat->NodeSysLimit = ffffff\r
+StitchMemory: Status 1000\r
+StitchMemory: ErrStatus 0\r
+StitchMemory: ErrCode 0\r
+StitchMemory: Done\r
+\r
+InterleaveBanks_D: Status 1000\r
+InterleaveBanks_D: ErrStatus 0\r
+InterleaveBanks_D: ErrCode 0\r
+InterleaveBanks_D: Done\r
+\r
+AutoConfig_D: DramControl: 2a06\r
+AutoConfig_D: DramTimingLo: 90092\r
+AutoConfig_D: DramConfigMisc: 0\r
+AutoConfig_D: DramConfigMisc2: 0\r
+AutoConfig_D: DramConfigLo: 10000\r
+AutoConfig_D: DramConfigHi: f40000b\r
+AutoConfig: Status 1000\r
+AutoConfig: ErrStatus 0\r
+AutoConfig: ErrCode 0\r
+AutoConfig: Done\r
+\r
+               DCTInit_D: AutoConfig_D Done\r
+               DCTInit_D: PlatformSpec_D Done\r
+               DCTInit_D: StartupDCT_D\r
+               DCTInit_D: mct_DIMMPresence Done\r
+SPDCalcWidth: Status 1000\r
+SPDCalcWidth: ErrStatus 0\r
+SPDCalcWidth: ErrCode 0\r
+SPDCalcWidth: Done\r
+               DCTInit_D: mct_SPDCalcWidth Done\r
+AutoCycTiming: Status 1000\r
+AutoCycTiming: ErrStatus 0\r
+AutoCycTiming: ErrCode 0\r
+AutoCycTiming: Done\r
+\r
+               DCTInit_D: AutoCycTiming_D Done\r
+SPDSetBanks: CSPresent c\r
+SPDSetBanks: Status 1000\r
+SPDSetBanks: ErrStatus 0\r
+SPDSetBanks: ErrCode 0\r
+SPDSetBanks: Done\r
+\r
+AfterStitch pDCTstat->NodeSysBase = 0\r
+mct_AfterStitchMemory: pDCTstat->NodeSysLimit = 1fffffe\r
+StitchMemory: Status 1000\r
+StitchMemory: ErrStatus 0\r
+StitchMemory: ErrCode 0\r
+StitchMemory: Done\r
+\r
+InterleaveBanks_D: Status 1000\r
+InterleaveBanks_D: ErrStatus 0\r
+InterleaveBanks_D: ErrCode 0\r
+InterleaveBanks_D: Done\r
+\r
+AutoConfig_D: DramControl: 2a06\r
+AutoConfig_D: DramTimingLo: 90092\r
+AutoConfig_D: DramConfigMisc: 0\r
+AutoConfig_D: DramConfigMisc2: 0\r
+AutoConfig_D: DramConfigLo: 10000\r
+AutoConfig_D: DramConfigHi: f40000b\r
+AutoConfig: Status 1000\r
+AutoConfig: ErrStatus 0\r
+AutoConfig: ErrCode 0\r
+AutoConfig: Done\r
+\r
+               DCTInit_D: AutoConfig_D Done\r
+               DCTInit_D: PlatformSpec_D Done\r
+               DCTInit_D: StartupDCT_D\r
+mctAutoInitMCT_D: SyncDCTsReady_D\r
+mctAutoInitMCT_D: HTMemMapInit_D\r
+ Node: 00  base: 00  limit: 1ffffff  BottomIO: c00000\r
+ Node: 00  base: 03  limit: 23fffff \r
+ Node: 01  base: 00  limit: 00 \r
+ Node: 02  base: 00  limit: 00 \r
+ Node: 03  base: 00  limit: 00 \r
+ Node: 04  base: 00  limit: 00 \r
+ Node: 05  base: 00  limit: 00 \r
+ Node: 06  base: 00  limit: 00 \r
+ Node: 07  base: 00  limit: 00 \r
+mctAutoInitMCT_D: CPUMemTyping_D\r
+        CPUMemTyping: Cache32bTOP:c00000\r
+        CPUMemTyping: Bottom32bIO:c00000\r
+        CPUMemTyping: Bottom40bIO:2400000\r
+mctAutoInitMCT_D: DQSTiming_D\r
+TrainRcvrEn: Status 1100\r
+TrainRcvrEn: ErrStatus 0\r
+TrainRcvrEn: ErrCode 0\r
+TrainRcvrEn: Done\r
+\r
+TrainDQSRdWrPos: Status 1100\r
+TrainDQSRdWrPos: TrainErrors 0\r
+TrainDQSRdWrPos: ErrStatus 0\r
+TrainDQSRdWrPos: ErrCode 0\r
+TrainDQSRdWrPos: Done\r
+\r
+TrainDQSRdWrPos: Status 1100\r
+TrainDQSRdWrPos: TrainErrors 0\r
+TrainDQSRdWrPos: ErrStatus 0\r
+TrainDQSRdWrPos: ErrCode 0\r
+TrainDQSRdWrPos: Done\r
+\r
+TrainDQSRdWrPos: Status 1100\r
+TrainDQSRdWrPos: TrainErrors 0\r
+TrainDQSRdWrPos: ErrStatus 0\r
+TrainDQSRdWrPos: ErrCode 0\r
+TrainDQSRdWrPos: Done\r
+\r
+TrainDQSRdWrPos: Status 1100\r
+TrainDQSRdWrPos: TrainErrors 0\r
+TrainDQSRdWrPos: ErrStatus 0\r
+TrainDQSRdWrPos: ErrCode 0\r
+TrainDQSRdWrPos: Done\r
+\r
+mctAutoInitMCT_D: UMAMemTyping_D\r
+mctAutoInitMCT_D: :OtherTiming\r
+InterleaveNodes_D: Status 1100\r
+InterleaveNodes_D: ErrStatus 0\r
+InterleaveNodes_D: ErrCode 0\r
+InterleaveNodes_D: Done\r
+\r
+InterleaveChannels_D: Node 0\r
+InterleaveChannels_D: Status 1100\r
+InterleaveChannels_D: ErrStatus 0\r
+InterleaveChannels_D: ErrCode 0\r
+InterleaveChannels_D: Node 1\r
+InterleaveChannels_D: Status 1000\r
+InterleaveChannels_D: ErrStatus 0\r
+InterleaveChannels_D: ErrCode 0\r
+InterleaveChannels_D: Node 2\r
+InterleaveChannels_D: Status 1000\r
+InterleaveChannels_D: ErrStatus 0\r
+InterleaveChannels_D: ErrCode 0\r
+InterleaveChannels_D: Node 3\r
+InterleaveChannels_D: Status 1000\r
+InterleaveChannels_D: ErrStatus 0\r
+InterleaveChannels_D: ErrCode 0\r
+InterleaveChannels_D: Node 4\r
+InterleaveChannels_D: Status 1000\r
+InterleaveChannels_D: ErrStatus 0\r
+InterleaveChannels_D: ErrCode 0\r
+InterleaveChannels_D: Node 5\r
+InterleaveChannels_D: Status 1000\r
+InterleaveChannels_D: ErrStatus 0\r
+InterleaveChannels_D: ErrCode 0\r
+InterleaveChannels_D: Node 6\r
+InterleaveChannels_D: Status 1000\r
+InterleaveChannels_D: ErrStatus 0\r
+InterleaveChannels_D: ErrCode 0\r
+InterleaveChannels_D: Node 7\r
+InterleaveChannels_D: Status 1000\r
+InterleaveChannels_D: ErrStatus 0\r
+InterleaveChannels_D: ErrCode 0\r
+InterleaveChannels_D: Done\r
+\r
+mctAutoInitMCT_D: ECCInit_D\r
+All Done\r
+raminit_amdmct end:\r
+POST: 0x41\r
+POST: 0x42\r
+v_esp=000cbef8\r
+testx = 5a5a5a5a\r
+Copying data from cache to RAM -- switching to use RAM as stack... Done\r
+testx = 5a5a5a5a\r
+Disabling cache as ram now \r
+Clearing initial memory region: Done\r
+Loading image.\r
+Searching for fallback/coreboot_ram\r
+Check cmos_layout.bin\r
+Check fallback/romstage\r
+Check fallback/coreboot_ram\r
+Stage: loading fallback/coreboot_ram @ 0x200000 (1277952 bytes), entry @ 0x200000\r
+Stage: done loading.\r
+Jumping to image.\r
+POST: 0x80\r
+POST: 0x39\r
+coreboot-4.0-2026-g15127e2-dirty Wed Feb  8 14:48:08 CET 2012 booting...\r
+POST: 0x40\r
+Enumerating buses...\r
+Show all devs...Before device enumeration.\r
+Root Device: enabled 1\r
+APIC_CLUSTER: 0: enabled 1\r
+APIC: 00: enabled 1\r
+PCI_DOMAIN: 0000: enabled 1\r
+PCI: 00:18.0: enabled 1\r
+PCI: 00:00.0: enabled 1\r
+PCI: 00:02.0: enabled 1\r
+PCI: 00:03.0: enabled 0\r
+PCI: 00:04.0: enabled 1\r
+PCI: 00:05.0: enabled 0\r
+PCI: 00:06.0: enabled 0\r
+PCI: 00:07.0: enabled 0\r
+PCI: 00:08.0: enabled 0\r
+PCI: 00:09.0: enabled 1\r
+PCI: 00:0a.0: enabled 1\r
+PCI: 00:11.0: enabled 1\r
+PCI: 00:12.0: enabled 1\r
+PCI: 00:12.2: enabled 1\r
+PCI: 00:13.0: enabled 1\r
+PCI: 00:13.2: enabled 1\r
+PCI: 00:14.0: enabled 1\r
+I2C: 00:50: enabled 1\r
+I2C: 00:51: enabled 1\r
+I2C: 00:52: enabled 1\r
+I2C: 00:53: enabled 1\r
+PCI: 00:14.1: enabled 1\r
+PCI: 00:14.2: enabled 1\r
+PCI: 00:14.3: enabled 1\r
+PNP: 002e.0: enabled 0\r
+PNP: 002e.1: enabled 0\r
+PNP: 002e.2: enabled 1\r
+PNP: 002e.3: enabled 1\r
+PNP: 002e.5: enabled 1\r
+PNP: 002e.6: enabled 0\r
+PNP: 002e.7: enabled 0\r
+PNP: 002e.8: enabled 0\r
+PNP: 002e.9: enabled 0\r
+PNP: 002e.a: enabled 0\r
+PNP: 002e.b: enabled 1\r
+PCI: 00:14.4: enabled 0\r
+PCI: 00:14.5: enabled 1\r
+PCI: 00:14.6: enabled 0\r
+PCI: 00:15.0: enabled 1\r
+PCI: 00:15.1: enabled 1\r
+PCI: 00:15.2: enabled 1\r
+PCI: 00:15.3: enabled 1\r
+PCI: 00:16.0: enabled 1\r
+PCI: 00:16.2: enabled 1\r
+PCI: 00:18.1: enabled 1\r
+PCI: 00:18.2: enabled 1\r
+PCI: 00:18.3: enabled 1\r
+PCI: 00:18.4: enabled 1\r
+Compare with tree...\r
+Root Device: enabled 1\r
+ APIC_CLUSTER: 0: enabled 1\r
+  APIC: 00: enabled 1\r
+ PCI_DOMAIN: 0000: enabled 1\r
+  PCI: 00:18.0: enabled 1\r
+   PCI: 00:00.0: enabled 1\r
+   PCI: 00:02.0: enabled 1\r
+   PCI: 00:03.0: enabled 0\r
+   PCI: 00:04.0: enabled 1\r
+   PCI: 00:05.0: enabled 0\r
+   PCI: 00:06.0: enabled 0\r
+   PCI: 00:07.0: enabled 0\r
+   PCI: 00:08.0: enabled 0\r
+   PCI: 00:09.0: enabled 1\r
+   PCI: 00:0a.0: enabled 1\r
+   PCI: 00:11.0: enabled 1\r
+   PCI: 00:12.0: enabled 1\r
+   PCI: 00:12.2: enabled 1\r
+   PCI: 00:13.0: enabled 1\r
+   PCI: 00:13.2: enabled 1\r
+   PCI: 00:14.0: enabled 1\r
+    I2C: 00:50: enabled 1\r
+    I2C: 00:51: enabled 1\r
+    I2C: 00:52: enabled 1\r
+    I2C: 00:53: enabled 1\r
+   PCI: 00:14.1: enabled 1\r
+   PCI: 00:14.2: enabled 1\r
+   PCI: 00:14.3: enabled 1\r
+    PNP: 002e.0: enabled 0\r
+    PNP: 002e.1: enabled 0\r
+    PNP: 002e.2: enabled 1\r
+    PNP: 002e.3: enabled 1\r
+    PNP: 002e.5: enabled 1\r
+    PNP: 002e.6: enabled 0\r
+    PNP: 002e.7: enabled 0\r
+    PNP: 002e.8: enabled 0\r
+    PNP: 002e.9: enabled 0\r
+    PNP: 002e.a: enabled 0\r
+    PNP: 002e.b: enabled 1\r
+   PCI: 00:14.4: enabled 0\r
+   PCI: 00:14.5: enabled 1\r
+   PCI: 00:14.6: enabled 0\r
+   PCI: 00:15.0: enabled 1\r
+   PCI: 00:15.1: enabled 1\r
+   PCI: 00:15.2: enabled 1\r
+   PCI: 00:15.3: enabled 1\r
+   PCI: 00:16.0: enabled 1\r
+   PCI: 00:16.2: enabled 1\r
+  PCI: 00:18.1: enabled 1\r
+  PCI: 00:18.2: enabled 1\r
+  PCI: 00:18.3: enabled 1\r
+  PCI: 00:18.4: enabled 1\r
+Mainboard ASUS M5A99X-EVO Enable. dev=0x002324c0\r
+Enumerating buses... starting with root now\r
+scan_static_bus for Root Device\r
+APIC_CLUSTER: 0 enabled\r
+PCI_DOMAIN: 0000 enabled\r
+APIC_CLUSTER: 0 scanning...\r
+cpu_bus_scan: starting...\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+  PCI: 00:18.3 siblings=5\r
+CPU: APIC: 00 enabled\r
+CPU: APIC: 01 enabled\r
+CPU: APIC: 02 enabled\r
+CPU: APIC: 03 enabled\r
+CPU: APIC: 04 enabled\r
+CPU: APIC: 05 enabled\r
+cpu_bus_scan: done.\r
+PCI_DOMAIN: 0000 scanning...\r
+PCI: pci_scan_bus for bus 00\r
+POST: 0x24\r
+pci_scan_bus: before pci_scan_get_dev! devfn: 192\r
+pci_scan_bus: after  pci_scan_get_dev!\r
+pci_scan_bus: before pci_probe_dev!\r
+pci_probe_dev: ohai, non-dummy stuff!\r
+pci_probe_dev: before enable! 0x00000000\r
+pci_probe_dev: before read!\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+pci_probe_dev: after  read: 0x12001022\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+PCI: 00:18.0 [1022/1200] bus ops\r
+PCI: 00:18.0 [1022/1200] enabled\r
+pci_scan_bus: after  pci_probe_dev!\r
+\r
+pci_scan_bus: before pci_scan_get_dev! devfn: 193\r
+pci_scan_bus: after  pci_scan_get_dev!\r
+pci_scan_bus: before pci_probe_dev!\r
+pci_probe_dev: ohai, non-dummy stuff!\r
+pci_probe_dev: before enable! 0x00000000\r
+pci_probe_dev: before read!\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+pci_probe_dev: after  read: 0x12011022\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+PCI: 00:18.1 [1022/1201] enabled\r
+pci_scan_bus: after  pci_probe_dev!\r
+\r
+pci_scan_bus: before pci_scan_get_dev! devfn: 194\r
+pci_scan_bus: after  pci_scan_get_dev!\r
+pci_scan_bus: before pci_probe_dev!\r
+pci_probe_dev: ohai, non-dummy stuff!\r
+pci_probe_dev: before enable! 0x00000000\r
+pci_probe_dev: before read!\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+pci_probe_dev: after  read: 0x12021022\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+PCI: 00:18.2 [1022/1202] enabled\r
+pci_scan_bus: after  pci_probe_dev!\r
+\r
+pci_scan_bus: before pci_scan_get_dev! devfn: 195\r
+pci_scan_bus: after  pci_scan_get_dev!\r
+pci_scan_bus: before pci_probe_dev!\r
+pci_probe_dev: ohai, non-dummy stuff!\r
+pci_probe_dev: before enable! 0x00000000\r
+pci_probe_dev: before read!\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+pci_probe_dev: after  read: 0x12031022\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+PCI: 00:18.3 [1022/1203] ops\r
+PCI: 00:18.3 [1022/1203] enabled\r
+pci_scan_bus: after  pci_probe_dev!\r
+\r
+pci_scan_bus: before pci_scan_get_dev! devfn: 196\r
+pci_scan_bus: after  pci_scan_get_dev!\r
+pci_scan_bus: before pci_probe_dev!\r
+pci_probe_dev: ohai, non-dummy stuff!\r
+pci_probe_dev: before enable! 0x00000000\r
+pci_probe_dev: before read!\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+pci_probe_dev: after  read: 0x12041022\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+PCI: 00:18.4 [1022/1204] enabled\r
+pci_scan_bus: after  pci_probe_dev!\r
+\r
+pci_scan_bus: before pci_scan_get_dev! devfn: 197\r
+pci_scan_bus: after  pci_scan_get_dev!\r
+pci_scan_bus: before pci_probe_dev!\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+pci_scan_bus: after  pci_probe_dev!\r
+\r
+pci_scan_bus: before pci_scan_get_dev! devfn: 198\r
+pci_scan_bus: after  pci_scan_get_dev!\r
+pci_scan_bus: before pci_probe_dev!\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+pci_scan_bus: after  pci_probe_dev!\r
+\r
+pci_scan_bus: before pci_scan_get_dev! devfn: 199\r
+pci_scan_bus: after  pci_scan_get_dev!\r
+pci_scan_bus: before pci_probe_dev!\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+pci_scan_bus: after  pci_probe_dev!\r
+\r
+pci_scan_bus: before pci_scan_get_dev! devfn: 200\r
+pci_scan_bus: after  pci_scan_get_dev!\r
+pci_scan_bus: before pci_probe_dev!\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+pci_scan_bus: after  pci_probe_dev!\r
+pci_scan_bus: ohai, +7\r
+\r
+pci_scan_bus: before pci_scan_get_dev! devfn: 208\r
+pci_scan_bus: after  pci_scan_get_dev!\r
+pci_scan_bus: before pci_probe_dev!\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+pci_scan_bus: after  pci_probe_dev!\r
+pci_scan_bus: ohai, +7\r
+\r
+pci_scan_bus: before pci_scan_get_dev! devfn: 216\r
+pci_scan_bus: after  pci_scan_get_dev!\r
+pci_scan_bus: before pci_probe_dev!\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+pci_scan_bus: after  pci_probe_dev!\r
+pci_scan_bus: ohai, +7\r
+\r
+pci_scan_bus: before pci_scan_get_dev! devfn: 224\r
+pci_scan_bus: after  pci_scan_get_dev!\r
+pci_scan_bus: before pci_probe_dev!\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+pci_scan_bus: after  pci_probe_dev!\r
+pci_scan_bus: ohai, +7\r
+\r
+pci_scan_bus: before pci_scan_get_dev! devfn: 232\r
+pci_scan_bus: after  pci_scan_get_dev!\r
+pci_scan_bus: before pci_probe_dev!\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+pci_scan_bus: after  pci_probe_dev!\r
+pci_scan_bus: ohai, +7\r
+\r
+pci_scan_bus: before pci_scan_get_dev! devfn: 240\r
+pci_scan_bus: after  pci_scan_get_dev!\r
+pci_scan_bus: before pci_probe_dev!\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+pci_scan_bus: after  pci_probe_dev!\r
+pci_scan_bus: ohai, +7\r
+\r
+pci_scan_bus: before pci_scan_get_dev! devfn: 248\r
+pci_scan_bus: after  pci_scan_get_dev!\r
+pci_scan_bus: before pci_probe_dev!\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+pci_scan_bus: after  pci_probe_dev!\r
+pci_scan_bus: ohai, +7\r
+\r
+POST: 0x25\r
+amdfam10_scan_chains: starting...\r
+amdfam10_scan_chains: link: 00232834\r
+amdfam10_scan_chain: starting...\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+amdfam10_scan_chain: link_type: 0x00000007\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+amdfam10_scan_chain: link_type: 0x00000007\r
+amdfam10_scan_chain: before get_ht_c_index\r
+amdfam10_scan_chain: after  get_ht_c_index\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+amdfam10_scan_chain: before set_config_map_reg\r
+amdfam10_scan_chain: after  set_config_map_reg\r
+amdfam10_scan_chain: before hypertransport_scan_chain\r
+hypertransport_scan_chain: before ht_collapse_early_enumeration\r
+hypertransport_scan_chain: after  ht_collapse_early_enumeration\r
+hypertransport_scan_chain: before ht_scan_get_devs\r
+hypertransport_scan_chain: after  ht_scan_get_devs\r
+hypertransport_scan_chain: before pci_probe_dev\r
+pci_probe_dev: ohai, non-dummy stuff!\r
+pci_probe_dev: before enable! 0x00205d54\r
+pci_probe_dev: we're going to call enable stuff?\r
+rs780_enable: WHAT THE FUCK\r
+PCI: Using configuration type 1\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+rs780_enable: dev=00232a8c, VID_DID=0x5a141002\r
+Bus-0, Dev-0, Fun-0.\r
+enable_pcie_bar3()\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+addr=e0000000,bus=0,devfn=40\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+gpp_sb_init nb_dev=0x0, dev=0x40, port=0x8\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+NB_PCI_REG04 = 2.\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+NB_PCI_REG84 = 3000095.\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+NB_PCI_REG4C = 52042.\r
+rs780_enable: done\r
+pci_probe_dev: before read!\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_probe_dev: after  read: 0x5a141002\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+PCI: 00:00.0 [1002/5a14] enabled\r
+hypertransport_scan_chain: after  pci_probe_dev\r
+hypertransport_scan_chain: before ht_lookup_slave_capability\r
+Capability: type 0x08 @ 0xf0\r
+flags: 0xa803\r
+Capability: type 0x08 @ 0xf0\r
+Capability: type 0x08 @ 0xc4\r
+flags: 0x0281\r
+hypertransport_scan_chain: after  ht_lookup_slave_capability\r
+hypertransport_scan_chain: end_of_chain.  w00t!\r
+hypertransport_scan_chain: before pci_scan_bus!\r
+PCI: pci_scan_bus for bus 00\r
+PCI: pci_scan_bus limits devfn 0 - devfn ffffffff\r
+PCI: pci_scan_bus upper limit too big. Using 0xff.\r
+POST: 0x24\r
+pci_scan_bus: before pci_scan_get_dev! devfn: 0\r
+pci_scan_bus: after  pci_scan_get_dev!\r
+pci_scan_bus: before pci_probe_dev!\r
+pci_probe_dev: ohai, non-dummy stuff!\r
+pci_probe_dev: before enable! 0x00205d54\r
+pci_probe_dev: we're going to call enable stuff?\r
+rs780_enable: WHAT THE FUCK\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+rs780_enable: dev=00232a8c, VID_DID=0x5a141002\r
+Bus-0, Dev-0, Fun-0.\r
+enable_pcie_bar3()\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206dd6\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+gpp_sb_init nb_dev=0x0, dev=0x40, port=0x8\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+NB_PCI_REG04 = 2.\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+NB_PCI_REG84 = 3000095.\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+NB_PCI_REG4C = 52042.\r
+rs780_enable: done\r
+pci_probe_dev: before read!\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_probe_dev: after  read: 0x5a141002\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+PCI: 00:00.0 [1002/5a14] enabled\r
+pci_scan_bus: after  pci_probe_dev!\r
+\r
+pci_scan_bus: before pci_scan_get_dev! devfn: 1\r
+pci_scan_bus: after  pci_scan_get_dev!\r
+pci_scan_bus: before pci_probe_dev!\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_scan_bus: after  pci_probe_dev!\r
+\r
+pci_scan_bus: before pci_scan_get_dev! devfn: 2\r
+pci_scan_bus: after  pci_scan_get_dev!\r
+pci_scan_bus: before pci_probe_dev!\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_scan_bus: after  pci_probe_dev!\r
+\r
+pci_scan_bus: before pci_scan_get_dev! devfn: 3\r
+pci_scan_bus: after  pci_scan_get_dev!\r
+pci_scan_bus: before pci_probe_dev!\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_scan_bus: after  pci_probe_dev!\r
+\r
+pci_scan_bus: before pci_scan_get_dev! devfn: 4\r
+pci_scan_bus: after  pci_scan_get_dev!\r
+pci_scan_bus: before pci_probe_dev!\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_scan_bus: after  pci_probe_dev!\r
+\r
+pci_scan_bus: before pci_scan_get_dev! devfn: 5\r
+pci_scan_bus: after  pci_scan_get_dev!\r
+pci_scan_bus: before pci_probe_dev!\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_scan_bus: after  pci_probe_dev!\r
+\r
+pci_scan_bus: before pci_scan_get_dev! devfn: 6\r
+pci_scan_bus: after  pci_scan_get_dev!\r
+pci_scan_bus: before pci_probe_dev!\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_scan_bus: after  pci_probe_dev!\r
+\r
+pci_scan_bus: before pci_scan_get_dev! devfn: 7\r
+pci_scan_bus: after  pci_scan_get_dev!\r
+pci_scan_bus: before pci_probe_dev!\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_scan_bus: after  pci_probe_dev!\r
+\r
+pci_scan_bus: before pci_scan_get_dev! devfn: 8\r
+pci_scan_bus: after  pci_scan_get_dev!\r
+pci_scan_bus: before pci_probe_dev!\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r
+pci_scan_bus: after  pci_probe_dev!\r
+pci_scan_bus: ohai, +7\r
+\r
+pci_scan_bus: before pci_scan_get_dev! devfn: 16\r
+pci_scan_bus: after  pci_scan_get_dev!\r
+pci_scan_bus: before pci_probe_dev!\r
+pci_probe_dev: ohai, non-dummy stuff!\r
+pci_probe_dev: before enable! 0x00205d54\r
+pci_probe_dev: we're going to call enable stuff?\r
+rs780_enable: WHAT THE FUCK\r
+pci_read_config32: ops_pci_bus(pbus)->read32: 0x00206c7f\r