spec: signale ein wenig umbenannt; layout angepasst
[hwmod.git] / spec / speck.tex
index ea54963ab71aaf27024a15a996259c014b68cbb7..34cba26b3aa669a138a6f7789f97efa04896a686 100644 (file)
@@ -111,62 +111,60 @@ b & out & 2 & std\_logic\_vector & Bildschirm & Ausgabe der Farbe Blau \ZE
 \hline
 command & in & 8 & std\_logic\_vector & Display & Kommando an das VGA Modul \ZE
 command\_data & in & 32 & std\_logic\_vector & Display & Daten f\"ur das Kommando \ZE
-free & out & 1 & std\_logic & Display & Signalisiert Bereitschaft \ZE
+free & out & 1 & std\_logic & Display & signalisiert Bereitschaft \ZE
 \TEND
 
-\newpage
 \subsubsection{Display}
 \THEAD
-new\_eingabe & in & 1 & std\_logic & History & Aufforderung der History die aktuelle Eingabe
-auszulesen \ZE
-new\_result & in & 1 & std\_logic & History & Aufforderung der History das aktuelle Ergebnis
-auszulesen \ZE
-zeile & out & 5 & std\_logic\_vector & History & Zeilenadressierung ($2 * 15$ Zeilen $=30$) \ZE
-spalte & out & 7 & std\_logic\_vector & History & Spaltenadressierung (71 Zeichen inklusive \textbackslash 0) \ZE
-get & out & 1 & std\_logic & History & Signalisiert Speicheranforderung \ZE
-done & in & 1 & std\_logic & History & Signalisiert dass Daten anliegen \ZE
-char & in & 8 & character & History & enth\"alt angeforderne Daten \ZE
+d\_new\_eingabe & in & 1 & std\_logic & History &die aktuelle Eingabe ist zu aktualisieren \ZE
+d\_new\_result & in & 1 & std\_logic & History & das Ergebnis ist zu aktualisieren \ZE
+d\_zeile & out & 5 & std\_logic\_vector & History & Zeilenadressierung ($2 \cdot 15$ Zeilen $=30$) \ZE
+d\_spalte & out & 7 & std\_logic\_vector & History & Spaltenadressierung (71
+Zeichen inkl. \textbackslash 0) \ZE
+d\_get & out & 1 & std\_logic & History & signalisiert Speicheranforderung \ZE
+d\_done & in & 1 & std\_logic & History & Daten liegen an \ZE
+d\_char & in & 8 & character & History & enth\"alt angeforderne Daten \ZE
 \hline
 command & out & 8 & std\_logic\_vector & VGA & Kommando an das VGA Modul \ZE
 command\_data & out & 32 & std\_logic\_vector & VGA & Daten f\"ur das Kommando \ZE
-free & in & 1 & std\_logic & VGA & Signalisiert Bereitschaft \ZE
+free & in & 1 & std\_logic & VGA & signalisiert Bereitschaft \ZE
 \TEND
 
-\newpage
 \subsubsection{RS232}
 \THEAD
 rxd & in & 1 & std\_logic & PC & Sendeleitung der seriellen \"Ubertragung \ZE
 txd & out & 1 & std\_logic & PC & Empfangsleitung der seriellen \"Ubertragung \ZE
 \hline
-rx\_data & out & 8 & std\_logic\_vector & PC-Kommunikation & Datenfeld f\"ur das Empfangen \ZE
-rx\_new & out & 1 & std\_logic & PC-Kommunikation & Signalisiert ein neu empfangendes Byte \ZE
+rx\_data & out & 8 & std\_logic\_vector & PC-Komm. & Datenfeld f\"ur das Empfangen \ZE
+rx\_new & out & 1 & std\_logic & PC-Komm. & signalisiert ein neu empfangendes Byte \ZE
 
-tx\_data & out & 8 & std\_logic\_vector & PC-Kommunikation & Datenfeld f\"ur das \"Ubertragen \ZE
-tx\_new & out & 1 & std\_logic & PC-Kommunikation & Signalisiert dass das anliegende Byte gesendet werden soll \ZE
+tx\_data & out & 8 & std\_logic\_vector & PC-Komm. & Datenfeld f\"ur das \"Ubertragen \ZE
+tx\_new & out & 1 & std\_logic & PC-Komm. & signalisiert dass das anliegende Byte gesendet werden soll \ZE
 \TEND
 
-\newpage
 \subsubsection{PC-Kommunikation}
 \THEAD
-btn\emph{A} & in & 1 & std\_logic & externer Button & zum Triggern der RS232 Kommunikation \ZE
+btn\emph{A} & in & 1 & std\_logic & externer Button & zum Triggern der RS232
+Kommunikation (low-aktiv) \ZE
 \hline
 rx\_data & in & 8 & std\_logic\_vector & RS232 & Datenfeld f\"ur das Empfangen \ZE
-rx\_new & in & 1 & std\_logic & RS232 & Signalisiert ein neu empfangendes Byte \ZE
+rx\_new & in & 1 & std\_logic & RS232 & signalisiert ein neu empfangendes Byte \ZE
 tx\_data & in & 8 & std\_logic\_vector & RS232 & Datenfeld f\"ur das \"Ubertragen \ZE
-tx\_new & in & 1 & std\_logic & RS232 & Signalisiert dass das anliegende Byte gesendet werden soll \ZE
+tx\_new & in & 1 & std\_logic & RS232 & signalisiert dass das anliegende Byte gesendet werden soll \ZE
 \hline
-zeile & out & 7 & std\_logic\_vector & History & Zeilenadressierung (50 * 2 Zeilen = 100)\ZE
-spalte & out & 7 & std\_logic\_vector & History & Spaltenadressierung (71 Zeichen inklusive \textbackslash 0) \ZE
-get & out & 1 & std\_logic & History & Signalisiert Speicheranforderung \ZE
-done & in & 1 & std\_logic & History & Signalisiert dass Daten anliegen \ZE
-char & in & 8 & character & History & enth\"alt angeforderne Daten \ZE
+pc\_zeile & out & 7 & std\_logic\_vector & History & Zeilenadressierung ($50 \cdot
+2$ Zeilen $=100$)\ZE
+pc\_spalte & out & 7 & std\_logic\_vector & History & Spaltenadressierung (71
+Zeichen inkl. \textbackslash 0) \ZE
+pc\_get & out & 1 & std\_logic & History & signalisiert Speicheranforderung \ZE
+pc\_done & in & 1 & std\_logic & History & Daten liegen an \ZE
+pc\_char & in & 8 & character & History & enth\"alt angeforderne Daten \ZE
 \TEND
 
-
 \newpage
 \subsubsection{PS/2}
 \THEAD
-new\_data & out & 1 & std\_logic\_vector & Scanner & Signalisiert neuen Scancode \ZE
+new\_data & out & 1 & std\_logic\_vector & Scanner & signalisiert neuen Scancode \ZE
 data & out & 8 & std\_logic\_vector & Scanner & Scancode laut Codepage 850 \ZE
 \hline
 ps2\_clk & inout & 1 & std\_logic & Tastatur & Clockleitung zum Keyboard \ZE
@@ -176,13 +174,13 @@ ps2\_data & inout & 1 & std\_logic & Tastatur & Datenleitung zum Keyboard \ZE
 
 \subsubsection{Scanner}
 \THEAD
-new\_data & in & 1 & std\_logic\_vector & PS/2 & Signalisiert neuen Scancode \ZE
+new\_data & in & 1 & std\_logic\_vector & PS/2 & signalisiert neuen Scancode \ZE
 data & in & 8 & std\_logic\_vector & PS/2 & Scancode laut Codepage 850 \ZE
 \hline
-char & out & 8 & character & History & Zeichen das vom History Modul \"ubernommen werden soll \ZE
-take & out & 1 & std\_logic & History & Signalisiert Datenfeld char \ZE
-done & in & 1 & std\_logic & History & Signalisiert die \"Ubernahme der Daten \ZE
-backspace & out & 1 & std\_logic & History & Signalisiert Backspace (letztes Zeichen im Buffer soll gel\"oscht werden) \ZE
+s\_char & out & 8 & character & History & Zeichen das \"ubernommen werden soll \ZE
+s\_take & out & 1 & std\_logic & History & signalisiert Datenfeld char \ZE
+s\_done & in & 1 & std\_logic & History & signalisiert die \"Ubernahme der Daten \ZE
+s\_backspace & out & 1 & std\_logic & History & letztes Zeichen soll gel\"oscht werden \ZE
 \hline
 do\_it & out & 1 & std\_logic & Parser & Auswertung beginnen (ENTER) \ZE
 finished & in & 1 & std\_logic & Parser & Auswertung fertig \ZE
@@ -191,24 +189,26 @@ finished & in & 1 & std\_logic & Parser & Auswertung fertig \ZE
 
 \subsubsection{Parser}
 \THEAD
-h\_rw & out & 1 & std\_logic & History & 0 = read (Expression), 1 = write (Ergebnis) \ZE
-h\_spalte & out & 7 & std\_logic\_vector & History & Spaltenadressierung (71 Zeichen inklusive \textbackslash 0) \ZE
-h\_rget & out & 1 & std\_logic & History & Signalisiert Leseanforderung \ZE
-h\_rdone & in & 1 & std\_logic & History & Signalisiert dass Daten anliegen \ZE
-h\_read & out & 8 & character & History & enth\"alt angeforderne Daten \ZE
-
-h\_wtake & out & 1 & std\_logic & History & Signalisiert Schreibanforderung \ZE
-h\_wdone & in & 1 & std\_logic & History & Signalisiert dass Daten anliegen \ZE
-h\_write & in & 8 & character & History & enth\"alt zu schreibende Daten \ZE
-
-h\_finished & out & 1 & std\_logic & History & Auswertung fertig \ZE
+p\_rw & out & 1 & std\_logic & History & 0 = read (Expression), 1 = write (Ergebnis) \ZE
+p\_spalte & out & 7 & std\_logic\_vector & History & Spaltenadressierung (71
+Zeichen inkl. \textbackslash 0) \ZE
+p\_rget & out & 1 & std\_logic & History & signalisiert Leseanforderung \ZE
+p\_rdone & in & 1 & std\_logic & History & Daten liegen an \ZE
+p\_read & out & 8 & character & History & enth\"alt angeforderne Daten \ZE
+
+p\_wtake & out & 1 & std\_logic & History & signalisiert Schreibanforderung \ZE
+p\_wdone & in & 1 & std\_logic & History & Daten liegen an \ZE
+p\_write & in & 8 & character & History & enth\"alt zu schreibende Daten \ZE
+
+p\_finished & out & 1 & std\_logic & History & Auswertung fertig \ZE
 \hline
 opcode & out & 3 & enum OPS & ALU & die auszuf\"uhrende Art der Berechnung \ZE
 op1 & out & 32 & SIGNED(32-1 downto 0) & ALU & erste Operand \ZE
 op2 & out & 32 & SIGNED(32-1 downto 0) & ALU & zweite Operand \ZE
 op3 & in & 32 & SIGNED(32-1 downto 0) & ALU & Zieloperand \ZE
-do\_calc & out & 1 & std\_logic & ALU & Signalisert Berechnungstart \ZE
+do\_calc & out & 1 & std\_logic & ALU & signalisert Berechnungsart \ZE
 calc\_done & in & 1 & std\_logic & ALU & Berechnung fertig \ZE
+error & in & 1 & std\_logic & ALU & Berechnung war fehlerhaft \ZE
 \hline
 do\_it & in & 1 & std\_logic & Scanner & Auswertung beginnen (ENTER) \ZE
 finished & out & 1 & std\_logic & Scanner & Auswertung fertig \ZE
@@ -221,40 +221,44 @@ opcode & in & 3 & enum OPS & Parser & die auszuf\"uhrende Art der Berechnung \ZE
 op1 & in & 32 & SIGNED(32-1 downto 0) & Parser & erste Operand \ZE
 op2 & in & 32 & SIGNED(32-1 downto 0) & ALU & zweite Operand \ZE
 op3 & out & 32 & SIGNED(32-1 downto 0) & ALU & Zieloperand \ZE
-do\_calc & in & 1 & std\_logic & Parser & Signalisert Berechnungstart \ZE
+do\_calc & in & 1 & std\_logic & Parser & signalisert Berechnungsart \ZE
 calc\_done & out & 1 & std\_logic & Parser & Berechnung fertig \ZE
+error & out & 1 & std\_logic & Parser & Berechnung war fehlerhaft \ZE
 \TEND
 
-
 \subsubsection{History}
 \THEAD
-pc\_zeile & in & 7 & std\_logic\_vector & PC-Kommunikation & Zeilenadressierung (50 * 2 Zeilen = 100)\ZE
-pc\_spalte & in & 7 & std\_logic\_vector & PC-Kommunikation & Spaltenadressierung (71 Zeichen inklusive \textbackslash 0) \ZE
-pc\_get & in & 1 & std\_logic & PC-Kommunikation & Signalisiert Speicheranforderung \ZE
-pc\_done & out & 1 & std\_logic & PC-Kommunikation & Signalisiert dass Daten anliegen \ZE
-pc\_char & out & 8 & character & PC-Kommunikation & enth\"alt angeforderne Daten \ZE
+pc\_zeile & in & 7 & std\_logic\_vector & PC-Komm. & Zeilenadressierung
+($50 \cdot 2$ Zeilen $=100$)\ZE
+pc\_spalte & in & 7 & std\_logic\_vector & PC-Komm. &
+Spaltenadressierung (71 Zeichen inkl. \textbackslash 0) \ZE
+pc\_get & in & 1 & std\_logic & PC-Komm. & signalisiert Speicheranforderung \ZE
+pc\_done & out & 1 & std\_logic & PC-Komm. & Daten liegen an \ZE
+pc\_char & out & 8 & character & PC-Komm. & enth\"alt angeforderne Daten \ZE
 \hline
-s\_char & in & 8 & character & Scanner & Zeichen das vom Scanner Modul \"ubernommen werden soll \ZE
-s\_take & in & 1 & std\_logic & Scanner & Signalisiert Datenfeld char \ZE
-s\_done & out & 1 & std\_logic & Scanner & Signalisiert die \"Ubernahme der Daten \ZE
-s\_backspace & in & 1 & std\_logic & Scanner & Signalisiert Backspace (letztes Zeichen im Buffer soll gel\"oscht werden) \ZE
+s\_char & in & 8 & character & Scanner & Zeichen das \"ubernommen werden soll \ZE
+s\_take & in & 1 & std\_logic & Scanner & signalisiert Datenfeld char \ZE
+s\_done & out & 1 & std\_logic & Scanner & signalisiert die \"Ubernahme der Daten \ZE
+s\_backspace & in & 1 & std\_logic & Scanner & letztes Zeichen soll gel\"oscht werden \ZE
 \hline
-d\_new\_eingabe & out & 1 & std\_logic & Display & Fordert Display auf die Eingabe auszulesen \ZE
-d\_new\_result & out & 1 & std\_logic & Display & Fordert Display auf das Ergebnis auszulesen \ZE
-d\_zeile & in & 5 & std\_logic\_vector & Display & Zeilenadressierung ($2 * 15$ Zeilen $=30$) \ZE
-d\_spalte & in & 7 & std\_logic\_vector & Display & Spaltenadressierung (71 Zeichen inklusive \textbackslash 0) \ZE
-d\_get & in & 1 & std\_logic & Display & Signalisiert Speicheranforderung \ZE
-d\_done & out & 1 & std\_logic & Display & Signalisiert dass Daten anliegen \ZE
-d\_char & out & 8 & character & Display & enth\"alt angeforderne Daten \ZE
+d\_new\_eingabe & out & 1 & std\_logic & Display & die aktuelle Eingabe ist zu aktualisieren\ZE
+d\_new\_result & out & 1 & std\_logic & Display & das Ergebnis ist zu aktualisieren\ZE
+d\_zeile & in & 5 & std\_logic\_vector & Display & Zeilenadressierung ($2 \cdot 15$ Zeilen $=30$) \ZE
+d\_spalte & in & 7 & std\_logic\_vector & Display & Spaltenadressierung (71
+Zeichen inkl. \textbackslash 0) \ZE
+d\_get & in & 1 & std\_logic & Display & signalisiert Speicheranforderung \ZE
+d\_done & out & 1 & std\_logic & Display & Daten liegen an \ZE
+d\_char & out & 8 & character & Display & enth\"alt angeforderte Daten \ZE
 \hline
 p\_rw & in & 1 & std\_logic & Parser & 0 = read (Expression), 1 = write (Ergebnis) \ZE
-p\_spalte & in & 7 & std\_logic\_vector & Parser & Spaltenadressierung (71 Zeichen inklusive \textbackslash 0) \ZE
-p\_rget & in & 1 & std\_logic & Parser & Signalisiert Leseanforderung \ZE
-p\_rdone & out & 1 & std\_logic & Parser & Signalisiert dass Daten anliegen \ZE
-p\_read & in & 8 & character & Parser & enth\"alt angeforderne Daten \ZE
-
-p\_wtake & in & 1 & std\_logic & Parser & Signalisiert Schreibanforderung \ZE
-p\_wdone & out & 1 & std\_logic & Parser & Signalisiert dass Daten anliegen \ZE
+p\_spalte & in & 7 & std\_logic\_vector & Parser & Spaltenadressierung (71
+Zeichen inkl. \textbackslash 0) \ZE
+p\_rget & in & 1 & std\_logic & Parser & signalisiert Leseanforderung \ZE
+p\_rdone & out & 1 & std\_logic & Parser & Daten liegen an \ZE
+p\_read & in & 8 & character & Parser & enth\"alt angeforderte Daten \ZE
+
+p\_wtake & in & 1 & std\_logic & Parser & signalisiert Schreibanforderung \ZE
+p\_wdone & out & 1 & std\_logic & Parser & Daten liegen an \ZE
 p\_write & out & 8 & character & Parser & enth\"alt zu schreibende Daten \ZE
 
 p\_finished & in & 1 & std\_logic & Parser & Auswertung fertig \ZE
@@ -295,7 +299,7 @@ Die erste Berechnung nach dem Reset f\"angt links oben an. Die Eingabezeile wand
 von Berechnungen ``runter'', d.h. \"uber der aktuellen Eingabezeile befinden sich die Ein- bzw.
 Ausgaben der vergangenen Berechnungen. 
 Wird das Ende des Bildschirms erreicht, so wird automatisch weitergescrollt (entsprechend
-verschwinden dann vergangene Berechnungen inkl. Ergebnisse vom Bildschirm).
+verschwinden dann vergangene Berechnungen inklusive Ergebnisse vom Bildschirm).
 %TODO vielleicht in entsprechend ähnlichem requirement etwas abstrakter werden wie in der angabe
 
 Die Eingabezeile wird ebenso dargestellt wie die Eingabe erfolgt ist (Leerzeichen werden dargestellt), von der ersten Textspalte bis zur 70.
@@ -362,6 +366,7 @@ aktuellen Berechnung entspricht. Danach soll eine RS232 \"Ubertragung (einmal pe
 per PC) in Gang gesetzt werden. Am PC sollen nur die letzten 50 Berechnungen ersichtlich sein.}
 Erf\"ullt \textbf{Req 9, 10}
 
+\newpage
 \section{Detailed Design Description}
 \subsection{VGA}
 siehe \textit{hwmod\_ipcores.pdf}
@@ -394,7 +399,7 @@ Es soll eine Baudrate von 115200 bauds und die 8N1 Codierung (8bit Daten, keine
 Stopbit) verwendet werden. Da das FPGA Design um ein Vielfaches schneller als 115200Hz \footnote{
 n\"amlich $33.33$MHz} ist muss bei der Implementierung zus\"atzlich ein Taktgeber f\"ur das RS232
 Modul implementiert werden um BT zu erzeugen\footnote{BT steht dabei f\"ur
-BitTime}. Das soll mit einem Takteiler realisiert werden. Ausserdem ist zu
+BitTime}. Das soll mit einem Taktteiler realisiert werden. Ausserdem ist zu
 beachten, dass das LSB zuerst geschickt wird.
 
 \begin{figure}[!ht]
@@ -409,7 +414,7 @@ beachten, dass das LSB zuerst geschickt wird.
 Byte\"ubertragung beginnt.
 \item \textbf{read}: In diesem State werden die Datenbits nacheinander \"uber \emph{rxd} empfangen.
 \item \textbf{read stopbit}: Um das Ende einer Byte\"ubertragung zu signalisieren wird \emph{rxd}
-auf high gesetzt. Dadurch weiss das RS232 Modul bescheid, dass die Byte\"ubertragung zu Ende ist und
+auf high gesetzt. Dadurch weiss das RS232 Modul Bescheid, dass die Byte\"ubertragung zu Ende ist und
 kann dem PC-Kommunikation Modul signalisieren, dass ein Byte vollst\"andig empfangen wurde.
 \end{itemize}
 
@@ -429,6 +434,9 @@ gesetzt werden.
 auf high gesetzt werden.
 \end{itemize}
 
+\subsection{PS/2}
+siehe \textit{hwmod\_ipcores.pdf}
+
 
 \subsection{PC-Kommunikation}
 \begin{figure}[!ht]
@@ -450,9 +458,6 @@ Spaltencounter erh\"oht.
 \end{itemize}
 
 
-\subsection{PS/2}
-siehe \textit{hwmod\_ipcores.pdf}
-
 \subsection{Scanner}
 \begin{figure}[!ht]
 \includegraphics[width=0.9\textwidth]{sm/scanner.pdf}
@@ -462,18 +467,19 @@ siehe \textit{hwmod\_ipcores.pdf}
 \end{figure}
 
 \begin{itemize}
-\item \textbf{idle}: Setz alle Steuersignale \emph{backspace}, \emph{take} und \emph{do\_it} low.
+\item \textbf{idle}: Setzt alle Steuersignale \emph{s\_backspace}, \emph{s\_take} und \emph{do\_it} low.
 \item \textbf{read}: Bei steigender Flanke auf \emph{new\_data} wird das anliegende Byte des
 PS/2-Modules \"ubernommen. Je nach Wert wird in den n\"achsten Zustand gewechselt.
 \item \textbf{enter}: Wurde die Entertaste gedr\"uckt wird der Parser getriggert
 (per Signal \emph{do\_it}). Der Scanner befindet sich so lange in diesem Zustand
 bis der Parser das Ergebnis berechnet hat.
 \item \textbf{l\"oschen}: Teilt dem History Modul mit das letzte Zeichen im
-Buffer zu l\"oschen (per Signal \emph{backspace}).
-\item \textbf{mod}: Da wir nur Zeichen des Numpads \"ubernehmen wollen, ist dieser Zwischenstate
-n\"otig, da Scancodes vom Numpad einen Modifier mitschicken (\emph{0xe0}).
+Buffer zu l\"oschen (per Signal \emph{s\_backspace}).
+\item \textbf{mod}: Da wir nur Zeichen des Numpads \"ubernehmen wollen, ist
+dieser Zwischenzustand n\"otig, da Scancodes vom Numpad einen Modifier
+mitschicken (\emph{0xe0}).
 \item \textbf{\"ubernehmen}: Wenn ein g\"ultiges Zeichen laut Requirements
-eingegeben wurde, wird jenes Zeichen an \emph{char} angelegt und \emph{take}
+eingegeben wurde, wird jenes Zeichen an \emph{s\_char} angelegt und \emph{s\_take}
 wird auf high gesetzt. Das History Modul wird dadurch getriggert um das Zeichen
 in den Buffer zu \"ubernehmen.
 \end{itemize}
@@ -486,6 +492,32 @@ in den Buffer zu \"ubernehmen.
 \caption{Statemachine zum Parsen der aktuellen Expression}
 \label{fig:parser}
 \end{figure}
+\begin{itemize}
+\item \textbf{idle}: Das Modul ist unt\"atig und wartet auf eine steigende Flanke von \emph{do\_it}.
+
+\item \textbf{read char}: Lokale Variablen werden zur\"uckgesetzt und das n\"achste Zeichen wird vom
+History Modul angefordert.
+
+\item \textbf{sign}: Ggf. wird das Vorzeichen auf '-' gesetzt.
+
+\item \textbf{int}: Zeichen f\"ur Zeichen wird eingelesen und die Zahl wird daraus berechnet.
+
+\item \textbf{calc}: Punkt- und Strichrechnungen m\"ussen getrennt behandelt werden, daher ergibt
+sich dieses Konstrukt im Codebeispiel.
+
+\item \textbf{null}: Sonderbehandlung ist n\"otig wenn die Expression mit '\textbackslash 0'
+abgeschlossen wird.
+
+\item \textbf{done}: In diesem Zustand wird das Ergebnis das sich je nach \emph{opp} in
+\emph{strich} oder \emph{punkt}  befindet als String in den Ergebnisbuffer des History Modules
+geschrieben. Danach wird \emph{p\_finished} bzw. \emph{finished} auf high gesetzt.
+
+\item \textbf{error}: Zwecks \"Ubersichtlichkeit wurden die Transitionen zu diesem Zustand
+vernachl\"assigt. Dieser Zustand wird erreicht sobald ein Grammatikfehler oder ein Fehler der ALU
+auftritt. Es wird der String ``Error'' in den Ergebnisbuffer geschrieben und
+\emph{p\_finished} bzw. \emph{finished} wird auf high gesetzt.
+\end{itemize}
+
 
 \begin{lstlisting}
 procedure exec() {
@@ -530,32 +562,6 @@ procedure c1() {
 }
 \end{lstlisting}
 
-\begin{itemize}
-\item \textbf{idle}: Das Modul ist unt\"atig und wartet auf eine steigende Flanke von \emph{do\_it}.
-
-\item \textbf{read char}: Lokale Variablen werden zur\"uckgesetzt und das n\"achste Zeichen wird vom
-History Modul angefordert.
-
-\item \textbf{sign}: Ggf. wird das Vorzeichen auf '-' gesetzt.
-
-\item \textbf{int}: Zeichen f\"ur Zeichen wird eingelesen und die Zahl wird daraus berechnet.
-
-\item \textbf{calc}: Punkt- und Strichrechnungen m\"ussen getrennt behandelt werden, daher ergibt
-sich dieses Konstrukt im Codebeispiel.
-
-\item \textbf{null}: Sonderbehandlung ist n\"otig wenn die Expression mit '\textbackslash 0'
-abgeschlossen wird.
-
-\item \textbf{done}: In diesem Zustand wird das Ergebnis das sich je nach \emph{opp} in
-\emph{strich} oder \emph{punkt}  befindet als String in den Ergebnisbuffer des History Modules
-geschrieben. Danach wird \emph{finished} auf high gesetzt.
-
-\item \textbf{error}: Zwecks \"Ubersichtlichkeit wurden die Transitionen zu diesem Zustand
-vernachl\"assigt. Dieser Zustand wird erreicht sobald ein Grammatikfehler oder ein Fehler der ALU
-auftritt. Es wird der String ``Error'' in den Ergebnisbuffer geschrieben und
-\emph{finished} wird auf high gesetzt.
-\end{itemize}
-
 
 \subsection{ALU}
 \begin{figure}[!ht]
@@ -573,8 +579,9 @@ wobei NOP und DONE von der ALU nicht bearbeitet werden sollen.
 
 In jedem State wird die entsprechende Berechnungsart durchgef\"uhrt und danach der Abschluss der
 Berechnung mit \emph{calc\_done} signalisiert. Wichtig zu beachten ist dabei, dass sich die
-Rechenoperationen in der Ausf\"uhrungszeit unterscheiden k\"onnen.
-
+Rechenoperationen in der Ausf\"uhrungszeit unterscheiden k\"onnen. Ausserdem
+k\"onnen in jedem Berechnungszustand Fehler (Over- bzw. Underflow und Division
+durch Null) auftreten die mit dem Signal \emph{error} angezeigt werden.
 
 \subsection{History}
 Dieses Modul stellt die zentrale Speicherstelle f\"ur die verschiedenen Module da.
@@ -583,7 +590,7 @@ Die Idee ist dabei, dass intern ein RAM-Block mit mindestens der Gr\"o\ss{}e
 
 Das History Modul kann \"uber die angelegten Leitungen \emph{s\_take}, \emph{p\_rget},
 \emph{p\_wdo}, \emph{pc\_get} bzw. \emph{d\_get} feststellen welches Modul\footnote{die
-betreffendenen Module sind: Scanner, Parser, PC-Kommunikation und Display} eine Speicheranfrage
+betreffenden Module sind: Scanner, Parser, PC-Kommunikation und Display} eine Speicheranfrage
 ausf\"uhrt.
 Der Zugriff der externen Module erfolgt priorisiert:
 \begin{quote}
@@ -591,7 +598,7 @@ Scanner > Parser > PC-Kommunikation > Display
 \end{quote}
 
 Weiters ist zu beachten, dass das History Modul f\"ur den Scanner und Parser intern einen Index
-mitspeichern muss, der die Adresse der aktuellen Eingabe mitf\"uhrt. Mit Hilfe dieses Indexes plus
+mit speichern muss, der die Adresse der aktuellen Eingabe mitf\"uhrt. Mit Hilfe dieses Indexes plus
 der Spaltenadressierung der Module kann die tats\"achliche Adresse f\"ur den internen RAM-Block
 ermittelt werden.
 
@@ -599,17 +606,5 @@ Ist das History Modul mit der Speicheranfrage fertig, wird das andere Modul \"ub
 \emph{done}-Leitung benachrichtigt. Wurde das Signal vom entsprechenden
 \emph{*\_\{get,take,do\}}-Signal quittiert kann der n\"achste Request
 verarbeitet werden.
-
-%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%%
-%LISTINGS
-%\newpage
-%\appendix
-%\section{Listings}
-%howto include src files
-%\subsection{einfache Variante -- generierter Sourcecode}
-%\label{att:einfachsrc}
-%\lstinputlisting{../einfach/einfach.src}
-%\lstinputlisting[firstnumber=24, firstline=24, lastline=34]{bla.src} %firstnumber shouldn't be necessary, but there is probably a bug
-
 \end{document}