spec: signale ein wenig umbenannt; layout angepasst
[hwmod.git] / spec / TODO
index bfa6b7b2922403933e09719aeba1cd55e20cc5d1..6964ae48369c8d56066348b6d3c1fc0ff87560b0 100644 (file)
--- a/spec/TODO
+++ b/spec/TODO
@@ -1,24 +1,3 @@
-Requirement Specification
-       o done.
-
-High Level Design Description
-       o nochmals drueber arbeiten am schluss (z.b. bin2dez converter rausnehmen).
-       o arch bild aktualisieren.
-
-Verhalten der Interfaces
-       o abstrakt oder auf unsere Modul-Interfaces bezogen? die Beispiele von den Folien sehen eher
-       abstrakt aus. 
-       o Verhalten bei Ueberlauf. Division durch 0. (=> als ergebnis soll "Error" da stehen?)
-       o Eingabe von unguetligen Zeichen (=> sollen nicht angezeigt werden).
-
-Testfälle für alle Requirements
-       o um zb. die History zu füllen sind 50+ Eingaben zu tätigen, kann mit anderen Testfällen
-       kombiniert werden
-
-Detaillierte Design Description
-       o fsm-todo: rs232, pc-komm, alu, display
-       o fuer history nur textuelle beschreibung
-
-fuer abgabe selbst:
-mit \newpage tabellen gscheid formatieren, sodass keine grauslichen
-Seitenumbrueche mitten in der Tabelle sind... (dort wo es halt moeglich ist).
+- buttonmodul (mit debouncing) fuer power-on-reset und rs232 dump
+- PLL
+- am liebsten haette ich (das gilt auch fuer unsere spezifikation) moore-state-machines.