4er slot (3. bsp fertig)
[dide_16.git] / bsp3 / Designflow / ppr / sim / vga.asm.rpt
1 Assembler report for vga
2 Thu Oct 29 17:00:48 2009
3 Quartus II Version 9.0 Build 132 02/25/2009 SJ Full Version
4
5
6 ---------------------
7 ; Table of Contents ;
8 ---------------------
9   1. Legal Notice
10   2. Assembler Summary
11   3. Assembler Settings
12   4. Assembler Generated Files
13   5. Assembler Device Options: vga.sof
14   6. Assembler Device Options: vga.pof
15   7. Assembler Messages
16
17
18
19 ----------------
20 ; Legal Notice ;
21 ----------------
22 Copyright (C) 1991-2009 Altera Corporation
23 Your use of Altera Corporation's design tools, logic functions 
24 and other software and tools, and its AMPP partner logic 
25 functions, and any output files from any of the foregoing 
26 (including device programming or simulation files), and any 
27 associated documentation or information are expressly subject 
28 to the terms and conditions of the Altera Program License 
29 Subscription Agreement, Altera MegaCore Function License 
30 Agreement, or other applicable license agreement, including, 
31 without limitation, that your use is for the sole purpose of 
32 programming logic devices manufactured by Altera and sold by 
33 Altera or its authorized distributors.  Please refer to the 
34 applicable agreement for further details.
35
36
37
38 +---------------------------------------------------------------+
39 ; Assembler Summary                                             ;
40 +-----------------------+---------------------------------------+
41 ; Assembler Status      ; Successful - Thu Oct 29 17:00:48 2009 ;
42 ; Revision Name         ; vga                                   ;
43 ; Top-level Entity Name ; vga                                   ;
44 ; Family                ; Stratix                               ;
45 ; Device                ; EP1S25F672C6                          ;
46 +-----------------------+---------------------------------------+
47
48
49 +--------------------------------------------------------------------------------------------------------+
50 ; Assembler Settings                                                                                     ;
51 +-----------------------------------------------------------------------------+----------+---------------+
52 ; Option                                                                      ; Setting  ; Default Value ;
53 +-----------------------------------------------------------------------------+----------+---------------+
54 ; Use smart compilation                                                       ; Off      ; Off           ;
55 ; Compression mode                                                            ; Off      ; Off           ;
56 ; Clock source for configuration device                                       ; Internal ; Internal      ;
57 ; Clock frequency of the configuration device                                 ; 10 MHZ   ; 10 MHz        ;
58 ; Divide clock frequency by                                                   ; 1        ; 1             ;
59 ; Auto user code                                                              ; Off      ; Off           ;
60 ; Use configuration device                                                    ; On       ; On            ;
61 ; Configuration device                                                        ; Auto     ; Auto          ;
62 ; Configuration device auto user code                                         ; Off      ; Off           ;
63 ; Auto-increment JTAG user code for multiple configuration devices            ; On       ; On            ;
64 ; Disable CONF_DONE and nSTATUS pull-ups on configuration device              ; Off      ; Off           ;
65 ; Generate Tabular Text File (.ttf) For Target Device                         ; Off      ; Off           ;
66 ; Generate Raw Binary File (.rbf) For Target Device                           ; Off      ; Off           ;
67 ; Generate Hexadecimal (Intel-Format) Output File (.hexout) for Target Device ; Off      ; Off           ;
68 ; Hexadecimal Output File start address                                       ; 0        ; 0             ;
69 ; Hexadecimal Output File count direction                                     ; Up       ; Up            ;
70 ; Release clears before tri-states                                            ; Off      ; Off           ;
71 ; Auto-restart configuration after error                                      ; On       ; On            ;
72 ; Use Checkered Pattern as Uninitialized RAM Content                          ; Off      ; Off           ;
73 ; Generate Serial Vector Format File (.svf) for Target Device                 ; Off      ; Off           ;
74 ; Generate a JEDEC STAPL Format File (.jam) for Target Device                 ; Off      ; Off           ;
75 ; Generate a compressed Jam STAPL Byte Code 2.0 File (.jbc) for Target Device ; Off      ; Off           ;
76 ; Generate a compressed Jam STAPL Byte Code 2.0 File (.jbc) for Target Device ; On       ; On            ;
77 +-----------------------------------------------------------------------------+----------+---------------+
78
79
80 +---------------------------+
81 ; Assembler Generated Files ;
82 +---------------------------+
83 ; File Name                 ;
84 +---------------------------+
85 ; vga.sof                   ;
86 ; vga.pof                   ;
87 +---------------------------+
88
89
90 +-----------------------------------+
91 ; Assembler Device Options: vga.sof ;
92 +----------------+------------------+
93 ; Option         ; Setting          ;
94 +----------------+------------------+
95 ; Device         ; EP1S25F672C6     ;
96 ; JTAG usercode  ; 0xFFFFFFFF       ;
97 ; Checksum       ; 0x002DADB7       ;
98 +----------------+------------------+
99
100
101 +-----------------------------------+
102 ; Assembler Device Options: vga.pof ;
103 +--------------------+--------------+
104 ; Option             ; Setting      ;
105 +--------------------+--------------+
106 ; Device             ; EPC8         ;
107 ; JTAG usercode      ; 0xFFFFFFFF   ;
108 ; Checksum           ; 0x0BFDD53B   ;
109 ; Compression Ratio  ; 1            ;
110 +--------------------+--------------+
111
112
113 +--------------------+
114 ; Assembler Messages ;
115 +--------------------+
116 Info: *******************************************************************
117 Info: Running Quartus II Assembler
118     Info: Version 9.0 Build 132 02/25/2009 SJ Full Version
119     Info: Processing started: Thu Oct 29 17:00:30 2009
120 Info: Command: quartus_asm --read_settings_files=off --write_settings_files=off vga -c vga
121 Info: Assembler is generating device programming files
122 Info: Quartus II Assembler was successful. 0 errors, 0 warnings
123     Info: Peak virtual memory: 269 megabytes
124     Info: Processing ended: Thu Oct 29 17:00:48 2009
125     Info: Elapsed time: 00:00:18
126     Info: Total CPU time (on all processors): 00:00:18
127
128