.
[cbimages.git] / 2012-04-06_14:14.log
1 \r
2 \r
3 coreboot-4.0-2271-g0d4a5be-dirty Fri Apr  6 14:13:20 CEST 2012 starting...\r
4 \r
5 BSP Family_Model: 00100fa0 \r
6 *sysinfo range: [000cc000,000cf360]\r
7 bsp_apicid = 00 \r
8 cpu_init_detectedx = 00000000 \r
9 microcode: equivalent rev id  = 0x10a0, current patch id = 0x00000000\r
10 microcode: patch id to apply = 0x010000bf\r
11 microcode: updated to patch id = 0x010000bf  success\r
12 \r
13 POST: 0x33\r
14 cpuSetAMDMSR  done\r
15 POST: 0x34\r
16 Enter amd_ht_init()\r
17 Exit amd_ht_init()\r
18 POST: 0x35\r
19 SB900 - Early.c - get_sbdn - Start.\r
20 SB900 - Early.c - get_sbdn - End.\r
21 cpuSetAMDPCI 00 done\r
22 Prep FID/VID Node:00 \r
23 P-state info in MSRC001_0064 is invalid !!!\r
24 P-state info in MSRc0010064 is invalid !!!\r
25   F3x80: e600e681 \r
26   F3x84: 80e641e6 \r
27   F3xD4: c3310f26 \r
28   F3xD8: 03001016 \r
29   F3xDC: 0000611a \r
30 POST: 0x36\r
31 core0 started: \r
32 start_other_cores()\r
33 init node: 00  cores: 05 \r
34 Start other core - nodeid: 00  cores: 05\r
35 POST: 0x37\r
36 started ap apicid: PPPPPOOOSSOOTSSSTTT::T  :::   000xx00xxx3333300000\r\r\r\r\r
37
38
39
40
41 * mmmiiimmAciiPcc rrrccoorr0oo1cccocooocddoodddeee:::ee ::  eee  qeeqqquuuqiiuuiiivvvaavvaaallleeellneennntttn tt   rrr eerreeevvv   vv  iiidddii dd       =  ===   =00  000xxx111xx11000aaa000aa000,,,0  ,,   cccuuccuuurrrrrrrrerreennneetnnttt   tpp  ppaaapttaatttccchhhcchh   iii  diiddd   d==  ==   =  0000xxx00xx00000000000000000000000000000000000000\r\r\r0
42 \r\r
43
44
45
46 startemdimmmmi\rciiicccc
47 rrorrroooocccoccdooooddedd:eeee::: : p   ppppaaataattttccchcc hhhh   i diiiid dddt    ttott oooo   a apaaapppppplpppllllyyy yy=    === =0    000x0x0xxx000011011100000000000000000b00fbbbbfff\rf\r
48 \r\r\r
49
50
51
52 mmmmm*ii iiicccccArrPrrr oooooccc0cc2ooooodddddeeeee:::::     uuuuupppppdddddaaaaattttteeeeeddddd     tttttooooo     pppppaaaaatttttccccchhhhh     iiiiiddddd     =====     00000xxxxx000001111100000000000000000000bbbbbfffff          sssssuuuuucccccccccceeeeessssssssss\r\r\r\r\r
53
54
55
56
57 \r\r\r\r\r
58
59
60
61
62 scctcccpppappruuuuuSSStSSeeeeeettttdtA\rAAAAMMMMM
63 DDDDDMMMMMSSSSSRRRRR     * AP      0dddddoo3ooonnnnneeeee\r\r\r\r\r
64
65
66
67
68 siiiiinntnnnaiiiiitttrttt_____ffffefidiiiidddd\rdvv
69 vvviiiiiddddd_____aaaaappppp(((((ssssstttttaaaaagggggeeeee11111)))))     aaaaapppppiiiiiccccciiiiiddddd:::::     0000054123\r\r\r\r\r
70
71
72
73
74 FFFFF*II IIIDDDDDAVVVPVV IIIIIDDD0DD 4    ooooonnnnn     AAAAAPPPPP:::::     0000023541\r\r\r\r\r
75
76
77
78
79 started\r
80 * AP 05started\r
81 \r
82 POST: 0x38\r
83 cimx/rd890 early.c nb_Poweron_Init() Start\r
84 cimx/rd890 early.c nb_Poweron_Init() End. return status=0\r
85 \r
86 Begin FIDVID MSR 0xc0010071 0x31c20031 0x40013440 \r
87 POST: 0x39\r
88 FIDVID on BSP, APIC_id: 00\r
89 BSP fid = 0\r
90 Wait for AP stage 1: ap_apicid = 1\r
91         readback = 1000001\r
92         common_fid(packed) = 0\r
93 Wait for AP stage 1: ap_apicid = 2\r
94         readback = 2000001\r
95         common_fid(packed) = 0\r
96 Wait for AP stage 1: ap_apicid = 3\r
97         readback = 3000001\r
98         common_fid(packed) = 0\r
99 Wait for AP stage 1: ap_apicid = 4\r
100         readback = 4000001\r
101         common_fid(packed) = 0\r
102 Wait for AP stage 1: ap_apicid = 5\r
103         readback = 5000001\r
104         common_fid(packed) = 0\r
105 common_fid = 0\r
106 POST: 0x3a\r
107 End FIDVIDMSR 0xc0010071 0x31c20031 0x40013440 \r
108 AmdHtInit status: 0\r
109 ...WARM RESET...\r
110 \r
111 \r
112 \r
113 \r
114 coreboot-4.0-2271-g0d4a5be-dirty Fri Apr  6 14:13:20 CEST 2012 starting...\r
115 \r
116 BSP Family_Model: 00100fa0 \r
117 *sysinfo range: [000cc000,000cf360]\r
118 bsp_apicid = 00 \r
119 cpu_init_detectedx = 00000000 \r
120 microcode: equivalent rev id  = 0x10a0, current patch id = 0x00000000\r
121 microcode: patch id to apply = 0x010000bf\r
122 microcode: updated to patch id = 0x010000bf  success\r
123 \r
124 POST: 0x33\r
125 cpuSetAMDMSR  done\r
126 POST: 0x34\r
127 Enter amd_ht_init()\r
128 Exit amd_ht_init()\r
129 POST: 0x35\r
130 SB900 - Early.c - get_sbdn - Start.\r
131 SB900 - Early.c - get_sbdn - End.\r
132 cpuSetAMDPCI 00 done\r
133 Prep FID/VID Node:00 \r
134 P-state info in MSRC001_0064 is invalid !!!\r
135 P-state info in MSRc0010064 is invalid !!!\r
136   F3x80: e600e681 \r
137   F3x84: 80e641e6 \r
138   F3xD4: c3310f26 \r
139   F3xD8: 03001016 \r
140   F3xDC: 0000611a \r
141 POST: 0x36\r
142 core0 started: \r
143 start_other_cores()\r
144 init node: 00  cores: 05 \r
145 Start other core - nodeid: 00  cores: 05\r
146 POST: 0x37\r
147 started ap apicid: PPPPPOSOOOOSSSTST:TTT::: :  0  x0000xxxx3333300000\r\r\r\r\r
148
149
150
151
152 * mAmmmimiPiiicccrc cor0rrroooco1occccdoooodddedeee:e:: :: e   eqeeeuqqqquuuuiiiiivvvvavaaalalellleneeetnnnn tttt   r rrrereeveevv vv i   idiiidddd         = == ==  0  0x0001xxxx011110000aaaa0a000,0,, ,,  c  uccccruuuurrrrrrrrereeenenntnntt ttp    appppaaaattttctccchchh hh i   idiii dddd=    === =  0  00x00xx0xx00000000000000000000000000000000000\r0000
153 \r\r\r\r
154
155
156
157 startemmiimmmdii\rccirrccc
158 rrrooooccoccoocoddooeeddd::eee :::    pppppaaaattattccthhccc  hhhi   idiiidd  dd  tt ttoot  oooaa   paaapppppppppllllyyly  yy ==    ===0   0x000xxxx000011011001000000000000000b000bfbbbfff\r\rf\r\r
159
160 \r
161
162
163 mmmmm*i iiiiccccAcrPrrrroooo occ0cccooooo2dddddeeeee:::::     uuuuupppppdddddaaaaattttteeeeeddddd     tttttooooo     pppppaaaaatttttccccchhhhh     iiiiiddddd     =====     00000xxxxx000001111100000000000000000000bbbbbfffff          sssssuuuuucccccccccceeeeessssssssss\r\r\r\r\r
164
165
166
167
168 \r\r\r\r\r
169
170
171
172
173 scctcccppppapuruuuuSSSStSeeeeeetttttdAA\rAAAMMMMM
174 DDDDDMMMMMSSSSSRRRRR     * AP  dd    d0oodd3nnoooennneeee\r\r\r\r\r
175
176
177
178
179 siiitniiinnnnaiirtiit_tttt___ef_diffffiiii\rdd
180 vdddvvvviiiiidddd_d__s__sstsstatttgaaaaeggggeeee22222    a aapaappippciiiiicccciiiiddddd:::: :  0  005001\r423\r
181 \r\r\r
182
183
184
185 * AP 04started\r
186 * AP 05started\r
187 \r
188 POST: 0x38\r
189 cimx/rd890 early.c nb_Poweron_Init() Start\r
190 cimx/rd890 early.c nb_Poweron_Init() End. return status=0\r
191 \r
192 Begin FIDVID MSR 0xc0010071 0x31c20031 0x40013440 \r
193 POST: 0x39\r
194 POST: 0x3a\r
195 End FIDVIDMSR 0xc0010071 0x31c20031 0x40013440 \r
196 AmdHtInit status: 0\r
197 POST: 0x3b\r
198 fill_mem_ctrl()\r
199 POST: 0x40\r
200 raminit_amdmct()\r
201 raminit_amdmct begin:\r
202 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
203 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
204 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
205 SB900 - Smbus.c - do_smbus_read_byte - End.\r
206 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
207 SB900 - Smbus.c - do_smbus_read_byte - End.\r
208 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
209 SB900 - Smbus.c - do_smbus_read_byte - End.\r
210 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
211 SB900 - Smbus.c - do_smbus_read_byte - End.\r
212 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
213 SB900 - Smbus.c - do_smbus_read_byte - End.\r
214 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
215 SB900 - Smbus.c - do_smbus_read_byte - End.\r
216 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
217 SB900 - Smbus.c - do_smbus_read_byte - End.\r
218 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
219 SB900 - Smbus.c - do_smbus_read_byte - End.\r
220 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
221 SB900 - Smbus.c - do_smbus_read_byte - End.\r
222 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
223 SB900 - Smbus.c - do_smbus_read_byte - End.\r
224 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
225 SB900 - Smbus.c - do_smbus_read_byte - End.\r
226 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
227 SB900 - Smbus.c - do_smbus_read_byte - End.\r
228 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
229 SB900 - Smbus.c - do_smbus_read_byte - End.\r
230 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
231 SB900 - Smbus.c - do_smbus_read_byte - End.\r
232 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
233 SB900 - Smbus.c - do_smbus_read_byte - End.\r
234 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
235 SB900 - Smbus.c - do_smbus_read_byte - End.\r
236 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
237 SB900 - Smbus.c - do_smbus_read_byte - End.\r
238 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
239 SB900 - Smbus.c - do_smbus_read_byte - End.\r
240 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
241 SB900 - Smbus.c - do_smbus_read_byte - End.\r
242 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
243 SB900 - Smbus.c - do_smbus_read_byte - End.\r
244 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
245 SB900 - Smbus.c - do_smbus_read_byte - End.\r
246 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
247 SB900 - Smbus.c - do_smbus_read_byte - End.\r
248 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
249 SB900 - Smbus.c - do_smbus_read_byte - End.\r
250 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
251 SB900 - Smbus.c - do_smbus_read_byte - End.\r
252 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
253 SB900 - Smbus.c - do_smbus_read_byte - End.\r
254 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
255 SB900 - Smbus.c - do_smbus_read_byte - End.\r
256 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
257 SB900 - Smbus.c - do_smbus_read_byte - End.\r
258 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
259 SB900 - Smbus.c - do_smbus_read_byte - End.\r
260 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
261 SB900 - Smbus.c - do_smbus_read_byte - End.\r
262 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
263 SB900 - Smbus.c - do_smbus_read_byte - End.\r
264 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
265 SB900 - Smbus.c - do_smbus_read_byte - End.\r
266 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
267 SB900 - Smbus.c - do_smbus_read_byte - End.\r
268 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
269 SB900 - Smbus.c - do_smbus_read_byte - End.\r
270 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
271 SB900 - Smbus.c - do_smbus_read_byte - End.\r
272 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
273 SB900 - Smbus.c - do_smbus_read_byte - End.\r
274 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
275 SB900 - Smbus.c - do_smbus_read_byte - End.\r
276 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
277 SB900 - Smbus.c - do_smbus_read_byte - End.\r
278 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
279 SB900 - Smbus.c - do_smbus_read_byte - End.\r
280 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
281 SB900 - Smbus.c - do_smbus_read_byte - End.\r
282 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
283 SB900 - Smbus.c - do_smbus_read_byte - End.\r
284 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
285 SB900 - Smbus.c - do_smbus_read_byte - End.\r
286 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
287 SB900 - Smbus.c - do_smbus_read_byte - End.\r
288 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
289 SB900 - Smbus.c - do_smbus_read_byte - End.\r
290 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
291 SB900 - Smbus.c - do_smbus_read_byte - End.\r
292 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
293 SB900 - Smbus.c - do_smbus_read_byte - End.\r
294 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
295 SB900 - Smbus.c - do_smbus_read_byte - End.\r
296 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
297 SB900 - Smbus.c - do_smbus_read_byte - End.\r
298 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
299 SB900 - Smbus.c - do_smbus_read_byte - End.\r
300 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
301 SB900 - Smbus.c - do_smbus_read_byte - End.\r
302 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
303 SB900 - Smbus.c - do_smbus_read_byte - End.\r
304 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
305 SB900 - Smbus.c - do_smbus_read_byte - End.\r
306 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
307 SB900 - Smbus.c - do_smbus_read_byte - End.\r
308 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
309 SB900 - Smbus.c - do_smbus_read_byte - End.\r
310 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
311 SB900 - Smbus.c - do_smbus_read_byte - End.\r
312 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
313 SB900 - Smbus.c - do_smbus_read_byte - End.\r
314 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
315 SB900 - Smbus.c - do_smbus_read_byte - End.\r
316 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
317 SB900 - Smbus.c - do_smbus_read_byte - End.\r
318 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
319 SB900 - Smbus.c - do_smbus_read_byte - End.\r
320 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
321 SB900 - Smbus.c - do_smbus_read_byte - End.\r
322 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
323 SB900 - Smbus.c - do_smbus_read_byte - End.\r
324 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
325 SB900 - Smbus.c - do_smbus_read_byte - End.\r
326 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
327 SB900 - Smbus.c - do_smbus_read_byte - End.\r
328 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
329 SB900 - Smbus.c - do_smbus_read_byte - End.\r
330 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
331 SB900 - Smbus.c - do_smbus_read_byte - End.\r
332 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
333 SB900 - Smbus.c - do_smbus_read_byte - End.\r
334 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
335 SB900 - Smbus.c - do_smbus_read_byte - End.\r
336 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
337 SB900 - Smbus.c - do_smbus_read_byte - End.\r
338 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
339 SB900 - Smbus.c - do_smbus_read_byte - End.\r
340 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
341 SB900 - Smbus.c - do_smbus_read_byte - End.\r
342 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
343 SB900 - Smbus.c - do_smbus_read_byte - End.\r
344 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
345 SB900 - Smbus.c - do_smbus_read_byte - End.\r
346 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
347 SB900 - Smbus.c - do_smbus_read_byte - End.\r
348 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
349 SB900 - Smbus.c - do_smbus_read_byte - End.\r
350 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
351 SB900 - Smbus.c - do_smbus_read_byte - End.\r
352 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
353 SB900 - Smbus.c - do_smbus_read_byte - End.\r
354 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
355 SB900 - Smbus.c - do_smbus_read_byte - End.\r
356 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
357 SB900 - Smbus.c - do_smbus_read_byte - End.\r
358 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
359 SB900 - Smbus.c - do_smbus_read_byte - End.\r
360 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
361 SB900 - Smbus.c - do_smbus_read_byte - End.\r
362 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
363 SB900 - Smbus.c - do_smbus_read_byte - End.\r
364 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
365 SB900 - Smbus.c - do_smbus_read_byte - End.\r
366 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
367 SB900 - Smbus.c - do_smbus_read_byte - End.\r
368 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
369 SB900 - Smbus.c - do_smbus_read_byte - End.\r
370 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
371 SB900 - Smbus.c - do_smbus_read_byte - End.\r
372 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
373 SB900 - Smbus.c - do_smbus_read_byte - End.\r
374 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
375 SB900 - Smbus.c - do_smbus_read_byte - End.\r
376 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
377 SB900 - Smbus.c - do_smbus_read_byte - End.\r
378 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
379 SB900 - Smbus.c - do_smbus_read_byte - End.\r
380 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
381 SB900 - Smbus.c - do_smbus_read_byte - End.\r
382 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
383 SB900 - Smbus.c - do_smbus_read_byte - End.\r
384 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
385 SB900 - Smbus.c - do_smbus_read_byte - End.\r
386 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
387 SB900 - Smbus.c - do_smbus_read_byte - End.\r
388 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
389 SB900 - Smbus.c - do_smbus_read_byte - End.\r
390 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
391 SB900 - Smbus.c - do_smbus_read_byte - End.\r
392 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
393 SB900 - Smbus.c - do_smbus_read_byte - End.\r
394 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
395 SB900 - Smbus.c - do_smbus_read_byte - End.\r
396 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
397 SB900 - Smbus.c - do_smbus_read_byte - End.\r
398 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
399 SB900 - Smbus.c - do_smbus_read_byte - End.\r
400 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
401 SB900 - Smbus.c - do_smbus_read_byte - End.\r
402 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
403 SB900 - Smbus.c - do_smbus_read_byte - End.\r
404 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
405 SB900 - Smbus.c - do_smbus_read_byte - End.\r
406 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
407 SB900 - Smbus.c - do_smbus_read_byte - End.\r
408 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
409 SB900 - Smbus.c - do_smbus_read_byte - End.\r
410 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
411 SB900 - Smbus.c - do_smbus_read_byte - End.\r
412 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
413 SB900 - Smbus.c - do_smbus_read_byte - End.\r
414 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
415 SB900 - Smbus.c - do_smbus_read_byte - End.\r
416 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
417 SB900 - Smbus.c - do_smbus_read_byte - End.\r
418 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
419 SB900 - Smbus.c - do_smbus_read_byte - End.\r
420 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
421 SB900 - Smbus.c - do_smbus_read_byte - End.\r
422 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
423 SB900 - Smbus.c - do_smbus_read_byte - End.\r
424 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
425 SB900 - Smbus.c - do_smbus_read_byte - End.\r
426 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
427 SB900 - Smbus.c - do_smbus_read_byte - End.\r
428 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
429 SB900 - Smbus.c - do_smbus_read_byte - End.\r
430 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
431 SB900 - Smbus.c - do_smbus_read_byte - End.\r
432 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
433 SB900 - Smbus.c - do_smbus_read_byte - End.\r
434 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
435 SB900 - Smbus.c - do_smbus_read_byte - End.\r
436 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
437 SB900 - Smbus.c - do_smbus_read_byte - End.\r
438 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
439 SB900 - Smbus.c - do_smbus_read_byte - End.\r
440 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
441 SB900 - Smbus.c - do_smbus_read_byte - End.\r
442 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
443 SB900 - Smbus.c - do_smbus_read_byte - End.\r
444 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
445 SB900 - Smbus.c - do_smbus_read_byte - End.\r
446 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
447 SB900 - Smbus.c - do_smbus_read_byte - End.\r
448 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
449 SB900 - Smbus.c - do_smbus_read_byte - End.\r
450 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
451 SB900 - Smbus.c - do_smbus_read_byte - End.\r
452 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
453 SB900 - Smbus.c - do_smbus_read_byte - End.\r
454 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
455 SB900 - Smbus.c - do_smbus_read_byte - End.\r
456 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
457 SB900 - Smbus.c - do_smbus_read_byte - End.\r
458 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
459 SB900 - Smbus.c - do_smbus_read_byte - End.\r
460 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
461 SB900 - Smbus.c - do_smbus_read_byte - End.\r
462 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
463 SB900 - Smbus.c - do_smbus_read_byte - End.\r
464 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
465 SB900 - Smbus.c - do_smbus_read_byte - End.\r
466 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
467 SB900 - Smbus.c - do_smbus_read_byte - End.\r
468 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
469 SB900 - Smbus.c - do_smbus_read_byte - End.\r
470 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
471 SB900 - Smbus.c - do_smbus_read_byte - End.\r
472 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
473 SB900 - Smbus.c - do_smbus_read_byte - End.\r
474 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
475 SB900 - Smbus.c - do_smbus_read_byte - End.\r
476 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
477 SB900 - Smbus.c - do_smbus_read_byte - End.\r
478 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
479 SB900 - Smbus.c - do_smbus_read_byte - End.\r
480 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
481 SB900 - Smbus.c - do_smbus_read_byte - End.\r
482 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
483 SB900 - Smbus.c - do_smbus_read_byte - End.\r
484 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
485 SB900 - Smbus.c - do_smbus_read_byte - End.\r
486 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
487 SB900 - Smbus.c - do_smbus_read_byte - End.\r
488 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
489 SB900 - Smbus.c - do_smbus_read_byte - End.\r
490 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
491 SB900 - Smbus.c - do_smbus_read_byte - End.\r
492 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
493 SB900 - Smbus.c - do_smbus_read_byte - End.\r
494 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
495 SB900 - Smbus.c - do_smbus_read_byte - End.\r
496 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
497 SB900 - Smbus.c - do_smbus_read_byte - End.\r
498 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
499 SB900 - Smbus.c - do_smbus_read_byte - End.\r
500 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
501 SB900 - Smbus.c - do_smbus_read_byte - End.\r
502 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
503 SB900 - Smbus.c - do_smbus_read_byte - End.\r
504 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
505 SB900 - Smbus.c - do_smbus_read_byte - End.\r
506 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
507 SB900 - Smbus.c - do_smbus_read_byte - End.\r
508 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
509 SB900 - Smbus.c - do_smbus_read_byte - End.\r
510 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
511 SB900 - Smbus.c - do_smbus_read_byte - End.\r
512 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
513 SB900 - Smbus.c - do_smbus_read_byte - End.\r
514 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
515 SB900 - Smbus.c - do_smbus_read_byte - End.\r
516 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
517 SB900 - Smbus.c - do_smbus_read_byte - End.\r
518 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
519 SB900 - Smbus.c - do_smbus_read_byte - End.\r
520 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
521 SB900 - Smbus.c - do_smbus_read_byte - End.\r
522 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
523 SB900 - Smbus.c - do_smbus_read_byte - End.\r
524 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
525 SB900 - Smbus.c - do_smbus_read_byte - End.\r
526 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
527 SB900 - Smbus.c - do_smbus_read_byte - End.\r
528 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
529 SB900 - Smbus.c - do_smbus_read_byte - End.\r
530 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
531 SB900 - Smbus.c - do_smbus_read_byte - End.\r
532 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
533 SB900 - Smbus.c - do_smbus_read_byte - End.\r
534 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
535 SB900 - Smbus.c - do_smbus_read_byte - End.\r
536 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
537 SB900 - Smbus.c - do_smbus_read_byte - End.\r
538 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
539 SB900 - Smbus.c - do_smbus_read_byte - End.\r
540 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
541 SB900 - Smbus.c - do_smbus_read_byte - End.\r
542 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
543 SB900 - Smbus.c - do_smbus_read_byte - End.\r
544 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
545 SB900 - Smbus.c - do_smbus_read_byte - End.\r
546 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
547 SB900 - Smbus.c - do_smbus_read_byte - End.\r
548 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
549 SB900 - Smbus.c - do_smbus_read_byte - End.\r
550 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
551 SB900 - Smbus.c - do_smbus_read_byte - End.\r
552 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
553 SB900 - Smbus.c - do_smbus_read_byte - End.\r
554 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
555 SB900 - Smbus.c - do_smbus_read_byte - End.\r
556 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
557 SB900 - Smbus.c - do_smbus_read_byte - End.\r
558 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
559 SB900 - Smbus.c - do_smbus_read_byte - End.\r
560 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
561 SB900 - Smbus.c - do_smbus_read_byte - End.\r
562 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
563 SB900 - Smbus.c - do_smbus_read_byte - End.\r
564 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
565 SB900 - Smbus.c - do_smbus_read_byte - End.\r
566 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
567 SB900 - Smbus.c - do_smbus_read_byte - End.\r
568 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
569 SB900 - Smbus.c - do_smbus_read_byte - End.\r
570 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
571 SB900 - Smbus.c - do_smbus_read_byte - End.\r
572 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
573 SB900 - Smbus.c - do_smbus_read_byte - End.\r
574 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
575 SB900 - Smbus.c - do_smbus_read_byte - End.\r
576 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
577 SB900 - Smbus.c - do_smbus_read_byte - End.\r
578 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
579 SB900 - Smbus.c - do_smbus_read_byte - End.\r
580 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
581 SB900 - Smbus.c - do_smbus_read_byte - End.\r
582 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
583 SB900 - Smbus.c - do_smbus_read_byte - End.\r
584 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
585 SB900 - Smbus.c - do_smbus_read_byte - End.\r
586 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
587 SB900 - Smbus.c - do_smbus_read_byte - End.\r
588 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
589 SB900 - Smbus.c - do_smbus_read_byte - End.\r
590 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
591 SB900 - Smbus.c - do_smbus_read_byte - End.\r
592 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
593 SB900 - Smbus.c - do_smbus_read_byte - End.\r
594 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
595 SB900 - Smbus.c - do_smbus_read_byte - End.\r
596 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
597 SB900 - Smbus.c - do_smbus_read_byte - End.\r
598 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
599 SB900 - Smbus.c - do_smbus_read_byte - End.\r
600 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
601 SB900 - Smbus.c - do_smbus_read_byte - End.\r
602 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
603 SB900 - Smbus.c - do_smbus_read_byte - End.\r
604 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
605 SB900 - Smbus.c - do_smbus_read_byte - End.\r
606 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
607 SB900 - Smbus.c - do_smbus_read_byte - End.\r
608 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
609 SB900 - Smbus.c - do_smbus_read_byte - End.\r
610 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
611 SB900 - Smbus.c - do_smbus_read_byte - End.\r
612 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
613 SB900 - Smbus.c - do_smbus_read_byte - End.\r
614 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
615 SB900 - Smbus.c - do_smbus_read_byte - End.\r
616 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
617 SB900 - Smbus.c - do_smbus_read_byte - End.\r
618 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
619 SB900 - Smbus.c - do_smbus_read_byte - End.\r
620 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
621 SB900 - Smbus.c - do_smbus_read_byte - End.\r
622 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
623 SB900 - Smbus.c - do_smbus_read_byte - End.\r
624 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
625 SB900 - Smbus.c - do_smbus_read_byte - End.\r
626 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
627 SB900 - Smbus.c - do_smbus_read_byte - End.\r
628 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
629 SB900 - Smbus.c - do_smbus_read_byte - End.\r
630 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
631 SB900 - Smbus.c - do_smbus_read_byte - End.\r
632 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
633 SB900 - Smbus.c - do_smbus_read_byte - End.\r
634 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
635 SB900 - Smbus.c - do_smbus_read_byte - End.\r
636 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
637 SB900 - Smbus.c - do_smbus_read_byte - End.\r
638 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
639 SB900 - Smbus.c - do_smbus_read_byte - End.\r
640 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
641 SB900 - Smbus.c - do_smbus_read_byte - End.\r
642 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
643 SB900 - Smbus.c - do_smbus_read_byte - End.\r
644 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
645 SB900 - Smbus.c - do_smbus_read_byte - End.\r
646 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
647 SB900 - Smbus.c - do_smbus_read_byte - End.\r
648 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
649 SB900 - Smbus.c - do_smbus_read_byte - End.\r
650 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
651 SB900 - Smbus.c - do_smbus_read_byte - End.\r
652 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
653 SB900 - Smbus.c - do_smbus_read_byte - End.\r
654 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
655 SB900 - Smbus.c - do_smbus_read_byte - End.\r
656 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
657 SB900 - Smbus.c - do_smbus_read_byte - End.\r
658 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
659 SB900 - Smbus.c - do_smbus_read_byte - End.\r
660 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
661 SB900 - Smbus.c - do_smbus_read_byte - End.\r
662 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
663 SB900 - Smbus.c - do_smbus_read_byte - End.\r
664 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
665 SB900 - Smbus.c - do_smbus_read_byte - End.\r
666 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
667 SB900 - Smbus.c - do_smbus_read_byte - End.\r
668 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
669 SB900 - Smbus.c - do_smbus_read_byte - End.\r
670 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
671 SB900 - Smbus.c - do_smbus_read_byte - End.\r
672 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
673 SB900 - Smbus.c - do_smbus_read_byte - End.\r
674 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
675 SB900 - Smbus.c - do_smbus_read_byte - End.\r
676 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
677 SB900 - Smbus.c - do_smbus_read_byte - End.\r
678 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
679 SB900 - Smbus.c - do_smbus_read_byte - End.\r
680 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
681 SB900 - Smbus.c - do_smbus_read_byte - End.\r
682 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
683 SB900 - Smbus.c - do_smbus_read_byte - End.\r
684 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
685 SB900 - Smbus.c - do_smbus_read_byte - End.\r
686 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
687 SB900 - Smbus.c - do_smbus_read_byte - End.\r
688 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
689 SB900 - Smbus.c - do_smbus_read_byte - End.\r
690 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
691 SB900 - Smbus.c - do_smbus_read_byte - End.\r
692 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
693 SB900 - Smbus.c - do_smbus_read_byte - End.\r
694 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
695 SB900 - Smbus.c - do_smbus_read_byte - End.\r
696 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
697 SB900 - Smbus.c - do_smbus_read_byte - End.\r
698 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
699 SB900 - Smbus.c - do_smbus_read_byte - End.\r
700 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
701 SB900 - Smbus.c - do_smbus_read_byte - End.\r
702 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
703 SB900 - Smbus.c - do_smbus_read_byte - End.\r
704 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
705 SB900 - Smbus.c - do_smbus_read_byte - End.\r
706 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
707 SB900 - Smbus.c - do_smbus_read_byte - End.\r
708 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
709 SB900 - Smbus.c - do_smbus_read_byte - End.\r
710 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
711 SB900 - Smbus.c - do_smbus_read_byte - End.\r
712 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
713 SB900 - Smbus.c - do_smbus_read_byte - End.\r
714 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
715 SB900 - Smbus.c - do_smbus_read_byte - End.\r
716 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
717 SB900 - Smbus.c - do_smbus_read_byte - End.\r
718 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
719 SB900 - Smbus.c - do_smbus_read_byte - End.\r
720 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
721 SB900 - Smbus.c - do_smbus_read_byte - End.\r
722 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
723 SB900 - Smbus.c - do_smbus_read_byte - End.\r
724 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
725 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
726 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
727 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
728          DIMMPresence: DIMMValid=c\r
729          DIMMPresence: DIMMPresent=c\r
730          DIMMPresence: RegDIMMPresent=0\r
731          DIMMPresence: DimmECCPresent=0\r
732          DIMMPresence: DimmPARPresent=0\r
733          DIMMPresence: Dimmx4Present=0\r
734          DIMMPresence: Dimmx8Present=c\r
735          DIMMPresence: Dimmx16Present=0\r
736          DIMMPresence: DimmPlPresent=0\r
737          DIMMPresence: DimmDRPresent=c\r
738          DIMMPresence: DimmQRPresent=0\r
739          DIMMPresence: DATAload[0]=2\r
740          DIMMPresence: MAload[0]=10\r
741          DIMMPresence: MAdimms[0]=1\r
742          DIMMPresence: DATAload[1]=2\r
743          DIMMPresence: MAload[1]=10\r
744          DIMMPresence: MAdimms[1]=1\r
745          DIMMPresence: Status 1000\r
746          DIMMPresence: ErrStatus 0\r
747          DIMMPresence: ErrCode 0\r
748          DIMMPresence: Done\r
749 \r
750                 DCTInit_D: mct_DIMMPresence Done\r
751 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
752 SB900 - Smbus.c - do_smbus_read_byte - End.\r
753 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
754 SB900 - Smbus.c - do_smbus_read_byte - End.\r
755 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
756 SB900 - Smbus.c - do_smbus_read_byte - End.\r
757 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
758 SB900 - Smbus.c - do_smbus_read_byte - End.\r
759 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
760 SB900 - Smbus.c - do_smbus_read_byte - End.\r
761 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
762 SB900 - Smbus.c - do_smbus_read_byte - End.\r
763 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
764 SB900 - Smbus.c - do_smbus_read_byte - End.\r
765 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
766 SB900 - Smbus.c - do_smbus_read_byte - End.\r
767 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
768 SB900 - Smbus.c - do_smbus_read_byte - End.\r
769 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
770 SB900 - Smbus.c - do_smbus_read_byte - End.\r
771 SPDCalcWidth: Status 1000\r
772 SPDCalcWidth: ErrStatus 0\r
773 SPDCalcWidth: ErrCode 0\r
774 SPDCalcWidth: Done\r
775                 DCTInit_D: mct_SPDCalcWidth Done\r
776 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
777 SB900 - Smbus.c - do_smbus_read_byte - End.\r
778 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
779 SB900 - Smbus.c - do_smbus_read_byte - End.\r
780 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
781 SB900 - Smbus.c - do_smbus_read_byte - End.\r
782 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
783 SB900 - Smbus.c - do_smbus_read_byte - End.\r
784 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
785 SB900 - Smbus.c - do_smbus_read_byte - End.\r
786 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
787 SB900 - Smbus.c - do_smbus_read_byte - End.\r
788 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
789 SB900 - Smbus.c - do_smbus_read_byte - End.\r
790 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
791 SB900 - Smbus.c - do_smbus_read_byte - End.\r
792 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
793 SB900 - Smbus.c - do_smbus_read_byte - End.\r
794 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
795 SB900 - Smbus.c - do_smbus_read_byte - End.\r
796 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
797 SB900 - Smbus.c - do_smbus_read_byte - End.\r
798 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
799 SB900 - Smbus.c - do_smbus_read_byte - End.\r
800 SPDGetTCL_D: DIMMCASL 4\r
801 SPDGetTCL_D: DIMMAutoSpeed 4\r
802 SPDGetTCL_D: Status 1000\r
803 SPDGetTCL_D: ErrStatus 0\r
804 SPDGetTCL_D: ErrCode 0\r
805 SPDGetTCL_D: Done\r
806 \r
807 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
808 SB900 - Smbus.c - do_smbus_read_byte - End.\r
809 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
810 SB900 - Smbus.c - do_smbus_read_byte - End.\r
811 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
812 SB900 - Smbus.c - do_smbus_read_byte - End.\r
813 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
814 SB900 - Smbus.c - do_smbus_read_byte - End.\r
815 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
816 SB900 - Smbus.c - do_smbus_read_byte - End.\r
817 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
818 SB900 - Smbus.c - do_smbus_read_byte - End.\r
819 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
820 SB900 - Smbus.c - do_smbus_read_byte - End.\r
821 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
822 SB900 - Smbus.c - do_smbus_read_byte - End.\r
823 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
824 SB900 - Smbus.c - do_smbus_read_byte - End.\r
825 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
826 SB900 - Smbus.c - do_smbus_read_byte - End.\r
827 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
828 SB900 - Smbus.c - do_smbus_read_byte - End.\r
829 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
830 SB900 - Smbus.c - do_smbus_read_byte - End.\r
831 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
832 SB900 - Smbus.c - do_smbus_read_byte - End.\r
833 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
834 SB900 - Smbus.c - do_smbus_read_byte - End.\r
835 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
836 SB900 - Smbus.c - do_smbus_read_byte - End.\r
837 AutoCycTiming: Status 1000\r
838 AutoCycTiming: ErrStatus 0\r
839 AutoCycTiming: ErrCode 0\r
840 AutoCycTiming: Done\r
841 \r
842                 DCTInit_D: AutoCycTiming_D Done\r
843 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
844 SB900 - Smbus.c - do_smbus_read_byte - End.\r
845 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
846 SB900 - Smbus.c - do_smbus_read_byte - End.\r
847 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
848 SB900 - Smbus.c - do_smbus_read_byte - End.\r
849 SPDSetBanks: CSPresent c\r
850 SPDSetBanks: Status 1000\r
851 SPDSetBanks: ErrStatus 0\r
852 SPDSetBanks: ErrCode 0\r
853 SPDSetBanks: Done\r
854 \r
855 AfterStitch pDCTstat->NodeSysBase = 0\r
856 mct_AfterStitchMemory: pDCTstat->NodeSysLimit = ffffff\r
857 StitchMemory: Status 1000\r
858 StitchMemory: ErrStatus 0\r
859 StitchMemory: ErrCode 0\r
860 StitchMemory: Done\r
861 \r
862 InterleaveBanks_D: Status 1000\r
863 InterleaveBanks_D: ErrStatus 0\r
864 InterleaveBanks_D: ErrCode 0\r
865 InterleaveBanks_D: Done\r
866 \r
867 AutoConfig_D: DramControl: 2a06\r
868 AutoConfig_D: DramTimingLo: 90092\r
869 AutoConfig_D: DramConfigMisc: 0\r
870 AutoConfig_D: DramConfigMisc2: 0\r
871 AutoConfig_D: DramConfigLo: 10000\r
872 AutoConfig_D: DramConfigHi: f40000b\r
873 AutoConfig: Status 1000\r
874 AutoConfig: ErrStatus 0\r
875 AutoConfig: ErrCode 0\r
876 AutoConfig: Done\r
877 \r
878                 DCTInit_D: AutoConfig_D Done\r
879                 DCTInit_D: PlatformSpec_D Done\r
880                 DCTInit_D: StartupDCT_D\r
881                 DCTInit_D: mct_DIMMPresence Done\r
882 SPDCalcWidth: Status 1000\r
883 SPDCalcWidth: ErrStatus 0\r
884 SPDCalcWidth: ErrCode 0\r
885 SPDCalcWidth: Done\r
886                 DCTInit_D: mct_SPDCalcWidth Done\r
887 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
888 SB900 - Smbus.c - do_smbus_read_byte - End.\r
889 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
890 SB900 - Smbus.c - do_smbus_read_byte - End.\r
891 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
892 SB900 - Smbus.c - do_smbus_read_byte - End.\r
893 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
894 SB900 - Smbus.c - do_smbus_read_byte - End.\r
895 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
896 SB900 - Smbus.c - do_smbus_read_byte - End.\r
897 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
898 SB900 - Smbus.c - do_smbus_read_byte - End.\r
899 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
900 SB900 - Smbus.c - do_smbus_read_byte - End.\r
901 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
902 SB900 - Smbus.c - do_smbus_read_byte - End.\r
903 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
904 SB900 - Smbus.c - do_smbus_read_byte - End.\r
905 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
906 SB900 - Smbus.c - do_smbus_read_byte - End.\r
907 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
908 SB900 - Smbus.c - do_smbus_read_byte - End.\r
909 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
910 SB900 - Smbus.c - do_smbus_read_byte - End.\r
911 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
912 SB900 - Smbus.c - do_smbus_read_byte - End.\r
913 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
914 SB900 - Smbus.c - do_smbus_read_byte - End.\r
915 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
916 SB900 - Smbus.c - do_smbus_read_byte - End.\r
917 AutoCycTiming: Status 1000\r
918 AutoCycTiming: ErrStatus 0\r
919 AutoCycTiming: ErrCode 0\r
920 AutoCycTiming: Done\r
921 \r
922                 DCTInit_D: AutoCycTiming_D Done\r
923 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
924 SB900 - Smbus.c - do_smbus_read_byte - End.\r
925 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
926 SB900 - Smbus.c - do_smbus_read_byte - End.\r
927 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
928 SB900 - Smbus.c - do_smbus_read_byte - End.\r
929 SPDSetBanks: CSPresent c\r
930 SPDSetBanks: Status 1000\r
931 SPDSetBanks: ErrStatus 0\r
932 SPDSetBanks: ErrCode 0\r
933 SPDSetBanks: Done\r
934 \r
935 AfterStitch pDCTstat->NodeSysBase = 0\r
936 mct_AfterStitchMemory: pDCTstat->NodeSysLimit = 1fffffe\r
937 StitchMemory: Status 1000\r
938 StitchMemory: ErrStatus 0\r
939 StitchMemory: ErrCode 0\r
940 StitchMemory: Done\r
941 \r
942 InterleaveBanks_D: Status 1000\r
943 InterleaveBanks_D: ErrStatus 0\r
944 InterleaveBanks_D: ErrCode 0\r
945 InterleaveBanks_D: Done\r
946 \r
947 AutoConfig_D: DramControl: 2a06\r
948 AutoConfig_D: DramTimingLo: 90092\r
949 AutoConfig_D: DramConfigMisc: 0\r
950 AutoConfig_D: DramConfigMisc2: 0\r
951 AutoConfig_D: DramConfigLo: 10000\r
952 AutoConfig_D: DramConfigHi: f40000b\r
953 AutoConfig: Status 1000\r
954 AutoConfig: ErrStatus 0\r
955 AutoConfig: ErrCode 0\r
956 AutoConfig: Done\r
957 \r
958                 DCTInit_D: AutoConfig_D Done\r
959                 DCTInit_D: PlatformSpec_D Done\r
960                 DCTInit_D: StartupDCT_D\r
961 mctAutoInitMCT_D: SyncDCTsReady_D\r
962 mctAutoInitMCT_D: HTMemMapInit_D\r
963  Node: 00  base: 00  limit: 1ffffff  BottomIO: e00000\r
964  Node: 00  base: 03  limit: 21fffff \r
965  Node: 01  base: 00  limit: 00 \r
966  Node: 02  base: 00  limit: 00 \r
967  Node: 03  base: 00  limit: 00 \r
968  Node: 04  base: 00  limit: 00 \r
969  Node: 05  base: 00  limit: 00 \r
970  Node: 06  base: 00  limit: 00 \r
971  Node: 07  base: 00  limit: 00 \r
972 mctAutoInitMCT_D: CPUMemTyping_D\r
973          CPUMemTyping: Cache32bTOP:e00000\r
974          CPUMemTyping: Bottom32bIO:e00000\r
975          CPUMemTyping: Bottom40bIO:2200000\r
976 mctAutoInitMCT_D: DQSTiming_D\r
977 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
978 SB900 - Smbus.c - do_smbus_read_byte - End.\r
979 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
980 SB900 - Smbus.c - do_smbus_read_byte - End.\r
981 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
982 SB900 - Smbus.c - do_smbus_read_byte - End.\r
983 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
984 SB900 - Smbus.c - do_smbus_read_byte - End.\r
985 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
986 SB900 - Smbus.c - do_smbus_read_byte - End.\r
987 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
988 SB900 - Smbus.c - do_smbus_read_byte - End.\r
989 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
990 SB900 - Smbus.c - do_smbus_read_byte - End.\r
991 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
992 SB900 - Smbus.c - do_smbus_read_byte - End.\r
993 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
994 SB900 - Smbus.c - do_smbus_read_byte - End.\r
995 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
996 SB900 - Smbus.c - do_smbus_read_byte - End.\r
997 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
998 SB900 - Smbus.c - do_smbus_read_byte - End.\r
999 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
1000 SB900 - Smbus.c - do_smbus_read_byte - End.\r
1001 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
1002 SB900 - Smbus.c - do_smbus_read_byte - End.\r
1003 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
1004 SB900 - Smbus.c - do_smbus_read_byte - End.\r
1005 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
1006 SB900 - Smbus.c - do_smbus_read_byte - End.\r
1007 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
1008 SB900 - Smbus.c - do_smbus_read_byte - End.\r
1009 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
1010 SB900 - Smbus.c - do_smbus_read_byte - End.\r
1011 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
1012 SB900 - Smbus.c - do_smbus_read_byte - End.\r
1013 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
1014 SB900 - Smbus.c - do_smbus_read_byte - End.\r
1015 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
1016 SB900 - Smbus.c - do_smbus_read_byte - End.\r
1017 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
1018 SB900 - Smbus.c - do_smbus_read_byte - End.\r
1019 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
1020 SB900 - Smbus.c - do_smbus_read_byte - End.\r
1021 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
1022 SB900 - Smbus.c - do_smbus_read_byte - End.\r
1023 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
1024 SB900 - Smbus.c - do_smbus_read_byte - End.\r
1025 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
1026 SB900 - Smbus.c - do_smbus_read_byte - End.\r
1027 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
1028 SB900 - Smbus.c - do_smbus_read_byte - End.\r
1029 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
1030 SB900 - Smbus.c - do_smbus_read_byte - End.\r
1031 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
1032 SB900 - Smbus.c - do_smbus_read_byte - End.\r
1033 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
1034 SB900 - Smbus.c - do_smbus_read_byte - End.\r
1035 SB900 - Smbus.c - do_smbus_read_byte - Start.\r
1036 SB900 - Smbus.c - do_smbus_read_byte - End.\r
1037 TrainRcvrEn: Status 1100\r
1038 TrainRcvrEn: ErrStatus 0\r
1039 TrainRcvrEn: ErrCode 0\r
1040 TrainRcvrEn: Done\r
1041 \r
1042 TrainDQSRdWrPos: Status 1100\r
1043 TrainDQSRdWrPos: TrainErrors 0\r
1044 TrainDQSRdWrPos: ErrStatus 0\r
1045 TrainDQSRdWrPos: ErrCode 0\r
1046 TrainDQSRdWrPos: Done\r
1047 \r
1048 TrainDQSRdWrPos: Status 1100\r
1049 TrainDQSRdWrPos: TrainErrors 0\r
1050 TrainDQSRdWrPos: ErrStatus 0\r
1051 TrainDQSRdWrPos: ErrCode 0\r
1052 TrainDQSRdWrPos: Done\r
1053 \r
1054 TrainDQSRdWrPos: Status 1100\r
1055 TrainDQSRdWrPos: TrainErrors 0\r
1056 TrainDQSRdWrPos: ErrStatus 0\r
1057 TrainDQSRdWrPos: ErrCode 0\r
1058 TrainDQSRdWrPos: Done\r
1059 \r
1060 TrainDQSRdWrPos: Status 1100\r
1061 TrainDQSRdWrPos: TrainErrors 0\r
1062 TrainDQSRdWrPos: ErrStatus 0\r
1063 TrainDQSRdWrPos: ErrCode 0\r
1064 TrainDQSRdWrPos: Done\r
1065 \r
1066 mctAutoInitMCT_D: UMAMemTyping_D\r
1067 mctAutoInitMCT_D: :OtherTiming\r
1068 InterleaveNodes_D: Status 1100\r
1069 InterleaveNodes_D: ErrStatus 0\r
1070 InterleaveNodes_D: ErrCode 0\r
1071 InterleaveNodes_D: Done\r
1072 \r
1073 InterleaveChannels_D: Node 0\r
1074 InterleaveChannels_D: Status 1100\r
1075 InterleaveChannels_D: ErrStatus 0\r
1076 InterleaveChannels_D: ErrCode 0\r
1077 InterleaveChannels_D: Node 1\r
1078 InterleaveChannels_D: Status 1000\r
1079 InterleaveChannels_D: ErrStatus 0\r
1080 InterleaveChannels_D: ErrCode 0\r
1081 InterleaveChannels_D: Node 2\r
1082 InterleaveChannels_D: Status 1000\r
1083 InterleaveChannels_D: ErrStatus 0\r
1084 InterleaveChannels_D: ErrCode 0\r
1085 InterleaveChannels_D: Node 3\r
1086 InterleaveChannels_D: Status 1000\r
1087 InterleaveChannels_D: ErrStatus 0\r
1088 InterleaveChannels_D: ErrCode 0\r
1089 InterleaveChannels_D: Node 4\r
1090 InterleaveChannels_D: Status 1000\r
1091 InterleaveChannels_D: ErrStatus 0\r
1092 InterleaveChannels_D: ErrCode 0\r
1093 InterleaveChannels_D: Node 5\r
1094 InterleaveChannels_D: Status 1000\r
1095 InterleaveChannels_D: ErrStatus 0\r
1096 InterleaveChannels_D: ErrCode 0\r
1097 InterleaveChannels_D: Node 6\r
1098 InterleaveChannels_D: Status 1000\r
1099 InterleaveChannels_D: ErrStatus 0\r
1100 InterleaveChannels_D: ErrCode 0\r
1101 InterleaveChannels_D: Node 7\r
1102 InterleaveChannels_D: Status 1000\r
1103 InterleaveChannels_D: ErrStatus 0\r
1104 InterleaveChannels_D: ErrCode 0\r
1105 InterleaveChannels_D: Done\r
1106 \r
1107 mctAutoInitMCT_D: ECCInit_D\r
1108 ECCInit: Node 00\r
1109 ECCInit: Status 1100\r
1110 ECCInit: ErrStatus 0\r
1111 ECCInit: ErrCode 0\r
1112 ECCInit: Done\r
1113 mctAutoInitMCT_D Done: Global Status: 10\r
1114 raminit_amdmct end:\r
1115 POST: 0x41\r
1116 POST: 0x42\r
1117 v_esp=000cbef8\r
1118 testx = 5a5a5a5a\r
1119 Copying data from cache to RAM -- switching to use RAM as stack... Done\r
1120 testx = 5a5a5a5a\r
1121 Disabling cache as ram now \r
1122 Clearing initial memory region: Done\r
1123 Loading image.\r
1124 Searching for fallback/coreboot_ram\r
1125 Check cmos_layout.bin\r
1126 Check fallback/romstage\r
1127 Check fallback/coreboot_ram\r
1128 Stage: loading fallback/coreboot_ram @ 0x200000 (1310720 bytes), entry @ 0x200000\r
1129 Stage: done loading.\r
1130 Jumping to image.\r
1131 POST: 0x80\r
1132 POST: 0x39\r
1133 coreboot-4.0-2271-g0d4a5be-dirty Fri Apr  6 14:13:20 CEST 2012 booting...\r
1134 POST: 0x40\r
1135 Enumerating buses...\r
1136 Show all devs...Before device enumeration.\r
1137 Root Device: enabled 1\r
1138 APIC_CLUSTER: 0: enabled 1\r
1139 APIC: 00: enabled 1\r
1140 PCI_DOMAIN: 0000: enabled 1\r
1141 PCI: 00:18.0: enabled 1\r
1142 PCI: 00:00.0: enabled 1\r
1143 PCI: 00:00.1: enabled 0\r
1144 PCI: 00:02.0: enabled 1\r
1145 PCI: 00:03.0: enabled 0\r
1146 PCI: 00:04.0: enabled 0\r
1147 PCI: 00:05.0: enabled 0\r
1148 PCI: 00:06.0: enabled 0\r
1149 PCI: 00:07.0: enabled 0\r
1150 PCI: 00:08.0: enabled 0\r
1151 PCI: 00:09.0: enabled 0\r
1152 PCI: 00:0a.0: enabled 0\r
1153 PCI: 00:0b.0: enabled 0\r
1154 PCI: 00:0c.0: enabled 0\r
1155 PCI: 00:0d.0: enabled 1\r
1156 PCI: 00:11.0: enabled 1\r
1157 PCI: 00:12.0: enabled 1\r
1158 PCI: 00:12.2: enabled 1\r
1159 PCI: 00:13.0: enabled 1\r
1160 PCI: 00:13.2: enabled 1\r
1161 PCI: 00:14.0: enabled 1\r
1162 I2C: 00:50: enabled 1\r
1163 I2C: 00:51: enabled 1\r
1164 I2C: 00:52: enabled 1\r
1165 I2C: 00:53: enabled 1\r
1166 PCI: 00:14.1: enabled 1\r
1167 PCI: 00:14.2: enabled 1\r
1168 PCI: 00:14.3: enabled 1\r
1169 PNP: 002e.0: enabled 0\r
1170 PNP: 002e.1: enabled 0\r
1171 PNP: 002e.2: enabled 1\r
1172 PNP: 002e.3: enabled 1\r
1173 PNP: 002e.5: enabled 1\r
1174 PNP: 002e.6: enabled 0\r
1175 PNP: 002e.7: enabled 0\r
1176 PNP: 002e.8: enabled 0\r
1177 PNP: 002e.9: enabled 0\r
1178 PNP: 002e.a: enabled 0\r
1179 PNP: 002e.b: enabled 1\r
1180 PCI: 00:14.4: enabled 0\r
1181 PCI: 00:14.5: enabled 1\r
1182 PCI: 00:14.6: enabled 0\r
1183 PCI: 00:15.0: enabled 1\r
1184 PCI: 00:15.1: enabled 1\r
1185 PCI: 00:15.2: enabled 1\r
1186 PCI: 00:15.3: enabled 1\r
1187 PCI: 00:16.0: enabled 1\r
1188 PCI: 00:16.2: enabled 1\r
1189 PCI: 00:18.1: enabled 1\r
1190 PCI: 00:18.2: enabled 1\r
1191 PCI: 00:18.3: enabled 1\r
1192 PCI: 00:18.4: enabled 1\r
1193 Compare with tree...\r
1194 Root Device: enabled 1\r
1195  APIC_CLUSTER: 0: enabled 1\r
1196   APIC: 00: enabled 1\r
1197  PCI_DOMAIN: 0000: enabled 1\r
1198   PCI: 00:18.0: enabled 1\r
1199    PCI: 00:00.0: enabled 1\r
1200    PCI: 00:00.1: enabled 0\r
1201    PCI: 00:02.0: enabled 1\r
1202    PCI: 00:03.0: enabled 0\r
1203    PCI: 00:04.0: enabled 0\r
1204    PCI: 00:05.0: enabled 0\r
1205    PCI: 00:06.0: enabled 0\r
1206    PCI: 00:07.0: enabled 0\r
1207    PCI: 00:08.0: enabled 0\r
1208    PCI: 00:09.0: enabled 0\r
1209    PCI: 00:0a.0: enabled 0\r
1210    PCI: 00:0b.0: enabled 0\r
1211    PCI: 00:0c.0: enabled 0\r
1212    PCI: 00:0d.0: enabled 1\r
1213    PCI: 00:11.0: enabled 1\r
1214    PCI: 00:12.0: enabled 1\r
1215    PCI: 00:12.2: enabled 1\r
1216    PCI: 00:13.0: enabled 1\r
1217    PCI: 00:13.2: enabled 1\r
1218    PCI: 00:14.0: enabled 1\r
1219     I2C: 00:50: enabled 1\r
1220     I2C: 00:51: enabled 1\r
1221     I2C: 00:52: enabled 1\r
1222     I2C: 00:53: enabled 1\r
1223    PCI: 00:14.1: enabled 1\r
1224    PCI: 00:14.2: enabled 1\r
1225    PCI: 00:14.3: enabled 1\r
1226     PNP: 002e.0: enabled 0\r
1227     PNP: 002e.1: enabled 0\r
1228     PNP: 002e.2: enabled 1\r
1229     PNP: 002e.3: enabled 1\r
1230     PNP: 002e.5: enabled 1\r
1231     PNP: 002e.6: enabled 0\r
1232     PNP: 002e.7: enabled 0\r
1233     PNP: 002e.8: enabled 0\r
1234     PNP: 002e.9: enabled 0\r
1235     PNP: 002e.a: enabled 0\r
1236     PNP: 002e.b: enabled 1\r
1237    PCI: 00:14.4: enabled 0\r
1238    PCI: 00:14.5: enabled 1\r
1239    PCI: 00:14.6: enabled 0\r
1240    PCI: 00:15.0: enabled 1\r
1241    PCI: 00:15.1: enabled 1\r
1242    PCI: 00:15.2: enabled 1\r
1243    PCI: 00:15.3: enabled 1\r
1244    PCI: 00:16.0: enabled 1\r
1245    PCI: 00:16.2: enabled 1\r
1246   PCI: 00:18.1: enabled 1\r
1247   PCI: 00:18.2: enabled 1\r
1248   PCI: 00:18.3: enabled 1\r
1249   PCI: 00:18.4: enabled 1\r
1250 Mainboard ASUS M5A99X-EVO Enable. dev=0x0023a964\r
1251 m5a99x_evo_enable, TOP MEM: msr.lo = 0xe0000000, msr.hi = 0x00000000\r
1252 m5a99x_evo_enable, TOP MEM2: msr2.lo = 0x20000000, msr2.hi = 0x00000002\r
1253 scan_static_bus for Root Device\r
1254 APIC_CLUSTER: 0 enabled\r
1255 PCI_DOMAIN: 0000 enabled\r
1256 APIC_CLUSTER: 0 scanning...\r
1257   PCI: 00:18.3 siblings=5\r
1258 CPU: APIC: 00 enabled\r
1259 CPU: APIC: 01 enabled\r
1260 CPU: APIC: 02 enabled\r
1261 CPU: APIC: 03 enabled\r
1262 CPU: APIC: 04 enabled\r
1263 CPU: APIC: 05 enabled\r
1264 PCI_DOMAIN: 0000 scanning...\r
1265 PCI: pci_scan_bus for bus 00\r
1266 POST: 0x24\r
1267 PCI: 00:18.0 [1022/1200] bus ops\r
1268 PCI: 00:18.0 [1022/1200] enabled\r
1269 PCI: 00:18.1 [1022/1201] enabled\r
1270 PCI: 00:18.2 [1022/1202] enabled\r
1271 PCI: 00:18.3 [1022/1203] ops\r
1272 PCI: 00:18.3 [1022/1203] enabled\r
1273 PCI: 00:18.4 [1022/1204] enabled\r
1274 POST: 0x25\r
1275 PCI: 00:00.0 [1002/5a14] ops\r
1276 PCI: 00:00.0 [1002/5a14] enabled\r
1277 Capability: type 0x08 @ 0xf0\r
1278 flags: 0xa803\r
1279 Capability: type 0x08 @ 0xf0\r
1280 Capability: type 0x08 @ 0xc4\r
1281 flags: 0x0281\r
1282 PCI: pci_scan_bus for bus 00\r
1283 PCI: pci_scan_bus limits devfn 0 - devfn ffffffff\r
1284 PCI: pci_scan_bus upper limit too big. Using 0xff.\r
1285 POST: 0x24\r
1286 PCI: 00:00.0 [1002/5a14] enabled\r
1287 PCI: 00:11.0 [1002/4393] enabled\r
1288 PCI: 00:12.0 [1002/4397] enabled\r
1289 PCI: 00:12.2 [1002/4396] enabled\r
1290 PCI: 00:13.0 [1002/4397] enabled\r
1291 PCI: 00:13.2 [1002/4396] enabled\r
1292 PCI: 00:14.0 [1002/4385] enabled\r
1293 PCI: 00:14.1 [1002/439c] enabled\r
1294 PCI: 00:14.2 [1002/4383] enabled\r
1295 PCI: 00:14.3 [1002/439d] enabled\r
1296 PCI: 00:14.4 [1002/4384] enabled\r
1297 PCI: 00:14.5 [1002/4399] enabled\r
1298 PCI: 00:16.0 [1002/4397] enabled\r
1299 PCI: 00:16.2 [1002/4396] enabled\r
1300 PCI: 00:18.0 [1022/1200] bus ops\r
1301 PCI: 00:18.0 [1022/1200] enabled\r
1302 PCI: 00:18.1 [1022/1201] enabled\r
1303 PCI: 00:18.2 [1022/1202] enabled\r
1304 PCI: 00:18.3 [1022/1203] ops\r
1305 PCI: 00:18.3 [1022/1203] enabled\r
1306 PCI: 00:18.4 [1022/1204] enabled\r
1307 POST: 0x25\r
1308 do_pci_scan_bridge for PCI: 00:14.4\r
1309 PCI: pci_scan_bus for bus 01\r
1310 POST: 0x24\r
1311 POST: 0x25\r
1312 PCI: pci_scan_bus returning with max=001\r
1313 POST: 0x55\r
1314 do_pci_scan_bridge returns max 1\r
1315 PCI: pci_scan_bus returning with max=001\r
1316 POST: 0x55\r
1317 PCI: pci_scan_bus returning with max=001\r
1318 POST: 0x55\r
1319 PCI_DOMAIN: 0000 passpw: enabled\r
1320 scan_static_bus for Root Device done\r
1321 done\r
1322 POST: 0x66\r
1323 ===============Enumeration done!========\r
1324 Allocating resources...\r
1325 Reading resources...\r
1326 Root Device read_resources bus 0 link: 0\r
1327 APIC_CLUSTER: 0 read_resources bus 0 link: 0\r
1328 APIC: 00 missing read_resources\r
1329 APIC: 01 missing read_resources\r
1330 APIC: 02 missing read_resources\r
1331 APIC: 03 missing read_resources\r
1332 APIC: 04 missing read_resources\r
1333 APIC: 05 missing read_resources\r
1334 APIC_CLUSTER: 0 read_resources bus 0 link: 0 done\r
1335 PCI_DOMAIN: 0000 read_resources bus 0 link: 0\r
1336 PCI: 00:18.0 read_resources bus 0 link: 0\r
1337 PCI: 00:14.4 read_resources bus 1 link: 0\r
1338 PCI: 00:14.4 read_resources bus 1 link: 0 done\r
1339 PCI: 00:18.0 read_resources bus 0 link: 0 done\r
1340 PCI: 00:18.0 read_resources bus 0 link: 1\r
1341 PCI: 00:00.0 missing read_resources\r
1342 PCI: 00:02.0 missing read_resources\r
1343 PCI: 00:0d.0 missing read_resources\r
1344 PCI: 00:11.0 missing read_resources\r
1345 PCI: 00:12.0 missing read_resources\r
1346 PCI: 00:12.2 missing read_resources\r
1347 PCI: 00:13.0 missing read_resources\r
1348 PCI: 00:13.2 missing read_resources\r
1349 PCI: 00:14.0 missing read_resources\r
1350 PCI: 00:14.1 missing read_resources\r
1351 PCI: 00:14.2 missing read_resources\r
1352 PCI: 00:14.3 missing read_resources\r
1353 PCI: 00:14.5 missing read_resources\r
1354 PCI: 00:15.0 missing read_resources\r
1355 PCI: 00:15.1 missing read_resources\r
1356 PCI: 00:15.2 missing read_resources\r
1357 PCI: 00:15.3 missing read_resources\r
1358 PCI: 00:16.0 missing read_resources\r
1359 PCI: 00:16.2 missing read_resources\r
1360 PCI: 00:18.0 read_resources bus 0 link: 1 done\r
1361 PCI: 00:18.0 read_resources bus 0 link: 2\r
1362 PCI: 00:18.0 read_resources bus 0 link: 2 done\r
1363 PCI: 00:18.0 read_resources bus 0 link: 3\r
1364 PCI: 00:18.0 read_resources bus 0 link: 3 done\r
1365 PCI: 00:18.0 read_resources bus 0 link: 4\r
1366 PCI: 00:18.0 read_resources bus 0 link: 4 done\r
1367 PCI: 00:18.0 read_resources bus 0 link: 5\r
1368 PCI: 00:18.0 read_resources bus 0 link: 5 done\r
1369 PCI: 00:18.0 read_resources bus 0 link: 6\r
1370 PCI: 00:18.0 read_resources bus 0 link: 6 done\r
1371 PCI: 00:18.0 read_resources bus 0 link: 7\r
1372 PCI: 00:18.0 read_resources bus 0 link: 7 done\r
1373 PCI_DOMAIN: 0000 read_resources bus 0 link: 0 done\r
1374 Root Device read_resources bus 0 link: 0 done\r
1375 Done reading resources.\r
1376 Show resources in subtree (Root Device)...After reading.\r
1377  Root Device child on link 0 APIC_CLUSTER: 0\r
1378   APIC_CLUSTER: 0 child on link 0 APIC: 00\r
1379    APIC: 00\r
1380    APIC: 01\r
1381    APIC: 02\r
1382    APIC: 03\r
1383    APIC: 04\r
1384    APIC: 05\r
1385   PCI_DOMAIN: 0000 child on link 0 PCI: 00:18.0\r
1386   PCI_DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffff flags 40040100 index 10000000\r
1387   PCI_DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffffffff flags 40040200 index 10000100\r
1388   PCI_DOMAIN: 0000 resource base e0000000 size 10000000 align 0 gran 0 limit 0 flags f0000200 index c0010058\r
1389    PCI: 00:18.0 child on link 0 PCI: 00:00.0\r
1390    PCI: 00:18.0 resource base 0 size 0 align 12 gran 12 limit ffff flags 80100 index 10d8\r
1391    PCI: 00:18.0 resource base 0 size 0 align 20 gran 20 limit ffffffffff flags 81200 index 10b8\r
1392    PCI: 00:18.0 resource base 0 size 0 align 20 gran 20 limit ffffffffff flags 80200 index 10b0\r
1393    PCI: 00:18.0 resource base 0 size 0 align 12 gran 12 limit ffff flags 80100 index 110d0\r
1394    PCI: 00:18.0 resource base 0 size 0 align 20 gran 20 limit ffffffffff flags 81200 index 110a8\r
1395    PCI: 00:18.0 resource base 0 size 0 align 20 gran 20 limit ffffffffff flags 80200 index 110a0\r
1396     PCI: 00:00.0\r
1397     PCI: 00:00.0 resource base 0 size 100 align 8 gran 8 limit ffffffff flags 1200 index fc\r
1398     PCI: 00:11.0\r
1399     PCI: 00:11.0 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 10\r
1400     PCI: 00:11.0 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 14\r
1401     PCI: 00:11.0 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 18\r
1402     PCI: 00:11.0 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 1c\r
1403     PCI: 00:11.0 resource base 0 size 10 align 4 gran 4 limit ffff flags 100 index 20\r
1404     PCI: 00:11.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 24\r
1405     PCI: 00:12.0\r
1406     PCI: 00:12.0 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 10\r
1407     PCI: 00:12.2\r
1408     PCI: 00:12.2 resource base 0 size 100 align 8 gran 8 limit ffffffff flags 200 index 10\r
1409     PCI: 00:13.0\r
1410     PCI: 00:13.0 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 10\r
1411     PCI: 00:13.2\r
1412     PCI: 00:13.2 resource base 0 size 100 align 8 gran 8 limit ffffffff flags 200 index 10\r
1413     PCI: 00:14.0\r
1414     PCI: 00:14.1\r
1415     PCI: 00:14.1 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 10\r
1416     PCI: 00:14.1 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 14\r
1417     PCI: 00:14.1 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 18\r
1418     PCI: 00:14.1 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 1c\r
1419     PCI: 00:14.1 resource base 0 size 10 align 4 gran 4 limit ffff flags 100 index 20\r
1420     PCI: 00:14.2\r
1421     PCI: 00:14.2 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 201 index 10\r
1422     PCI: 00:14.3\r
1423     PCI: 00:14.4\r
1424     PCI: 00:14.4 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
1425     PCI: 00:14.4 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 81202 index 24\r
1426     PCI: 00:14.4 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
1427     PCI: 00:14.5\r
1428     PCI: 00:14.5 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 10\r
1429     PCI: 00:16.0\r
1430     PCI: 00:16.0 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 10\r
1431     PCI: 00:16.2\r
1432     PCI: 00:16.2 resource base 0 size 100 align 8 gran 8 limit ffffffff flags 200 index 10\r
1433     PCI: 00:18.0\r
1434     PCI: 00:18.1\r
1435     PCI: 00:18.2\r
1436     PCI: 00:18.3\r
1437     PCI: 00:18.3 resource base 0 size 4000000 align 26 gran 26 limit ffffffff flags 200 index 94\r
1438     PCI: 00:18.4\r
1439     PCI: 00:00.0\r
1440     PCI: 00:00.1\r
1441     PCI: 00:02.0\r
1442     PCI: 00:03.0\r
1443     PCI: 00:04.0\r
1444     PCI: 00:05.0\r
1445     PCI: 00:06.0\r
1446     PCI: 00:07.0\r
1447     PCI: 00:08.0\r
1448     PCI: 00:09.0\r
1449     PCI: 00:0a.0\r
1450     PCI: 00:0b.0\r
1451     PCI: 00:0c.0\r
1452     PCI: 00:0d.0\r
1453     PCI: 00:11.0\r
1454     PCI: 00:12.0\r
1455     PCI: 00:12.2\r
1456     PCI: 00:13.0\r
1457     PCI: 00:13.2\r
1458     PCI: 00:14.0 child on link 0 I2C: 00:50\r
1459      I2C: 00:50\r
1460      I2C: 00:51\r
1461      I2C: 00:52\r
1462      I2C: 00:53\r
1463     PCI: 00:14.1\r
1464     PCI: 00:14.2\r
1465     PCI: 00:14.3 child on link 0 PNP: 002e.0\r
1466      PNP: 002e.0\r
1467      PNP: 002e.0 resource base 3f0 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1468      PNP: 002e.0 resource base 6 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1469      PNP: 002e.0 resource base 2 size 0 align 0 gran 0 limit 0 flags c0000800 index 74\r
1470      PNP: 002e.1\r
1471      PNP: 002e.1 resource base 378 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1472      PNP: 002e.1 resource base 7 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1473      PNP: 002e.2\r
1474      PNP: 002e.2 resource base 3f8 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1475      PNP: 002e.2 resource base 4 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1476      PNP: 002e.3\r
1477      PNP: 002e.3 resource base 2f8 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1478      PNP: 002e.3 resource base 3 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1479      PNP: 002e.5\r
1480      PNP: 002e.5 resource base 60 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1481      PNP: 002e.5 resource base 64 size 0 align 0 gran 0 limit 0 flags c0000100 index 62\r
1482      PNP: 002e.5 resource base 1 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1483      PNP: 002e.5 resource base c size 0 align 0 gran 0 limit 0 flags c0000400 index 72\r
1484      PNP: 002e.6\r
1485      PNP: 002e.6 resource base 100 size 0 align 0 gran 0 limit 0 flags c0000100 index 62\r
1486      PNP: 002e.7\r
1487      PNP: 002e.7 resource base 220 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1488      PNP: 002e.7 resource base 300 size 0 align 0 gran 0 limit 0 flags c0000100 index 62\r
1489      PNP: 002e.7 resource base 9 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1490      PNP: 002e.8\r
1491      PNP: 002e.9\r
1492      PNP: 002e.a\r
1493      PNP: 002e.b\r
1494      PNP: 002e.b resource base 290 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1495      PNP: 002e.b resource base 5 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1496     PCI: 00:14.4\r
1497     PCI: 00:14.5\r
1498     PCI: 00:14.6\r
1499     PCI: 00:15.0\r
1500     PCI: 00:15.1\r
1501     PCI: 00:15.2\r
1502     PCI: 00:15.3\r
1503     PCI: 00:16.0\r
1504     PCI: 00:16.2\r
1505    PCI: 00:18.1\r
1506    PCI: 00:18.2\r
1507    PCI: 00:18.3\r
1508    PCI: 00:18.3 resource base 0 size 4000000 align 26 gran 26 limit ffffffff flags 200 index 94\r
1509    PCI: 00:18.4\r
1510 PCI_DOMAIN: 0000 compute_resources_io: base: 0 size: 0 align: 0 gran: 0 limit: ffff\r
1511 PCI: 00:18.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
1512 PCI: 00:14.4 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
1513 PCI: 00:14.4 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
1514 PCI: 00:11.0 20 *  [0x0 - 0xf] io\r
1515 PCI: 00:14.1 20 *  [0x10 - 0x1f] io\r
1516 PCI: 00:11.0 10 *  [0x20 - 0x27] io\r
1517 PCI: 00:11.0 18 *  [0x28 - 0x2f] io\r
1518 PCI: 00:14.1 10 *  [0x30 - 0x37] io\r
1519 PCI: 00:14.1 18 *  [0x38 - 0x3f] io\r
1520 PCI: 00:11.0 14 *  [0x40 - 0x43] io\r
1521 PCI: 00:11.0 1c *  [0x44 - 0x47] io\r
1522 PCI: 00:14.1 14 *  [0x48 - 0x4b] io\r
1523 PCI: 00:14.1 1c *  [0x4c - 0x4f] io\r
1524 PCI: 00:18.0 compute_resources_io: base: 50 size: 1000 align: 12 gran: 12 limit: ffff done\r
1525 PCI: 00:18.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
1526 PCI: 00:18.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
1527 PCI: 00:18.0 10d8 *  [0x0 - 0xfff] io\r
1528 PCI_DOMAIN: 0000 compute_resources_io: base: 1000 size: 1000 align: 12 gran: 0 limit: ffff done\r
1529 PCI_DOMAIN: 0000 compute_resources_mem: base: 0 size: 0 align: 0 gran: 0 limit: ffffffff\r
1530 PCI: 00:18.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffff\r
1531 PCI: 00:14.4 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
1532 PCI: 00:14.4 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
1533 PCI: 00:00.0 fc *  [0x0 - 0xff] prefmem\r
1534 PCI: 00:18.0 compute_resources_prefmem: base: 100 size: 100000 align: 20 gran: 20 limit: ffffffff done\r
1535 PCI: 00:18.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffff\r
1536 PCI: 00:14.4 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
1537 PCI: 00:14.4 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
1538 PCI: 00:18.3 94 *  [0x0 - 0x3ffffff] mem\r
1539 PCI: 00:14.2 10 *  [0x4000000 - 0x4003fff] mem\r
1540 PCI: 00:12.0 10 *  [0x4004000 - 0x4004fff] mem\r
1541 PCI: 00:13.0 10 *  [0x4005000 - 0x4005fff] mem\r
1542 PCI: 00:14.5 10 *  [0x4006000 - 0x4006fff] mem\r
1543 PCI: 00:16.0 10 *  [0x4007000 - 0x4007fff] mem\r
1544 PCI: 00:11.0 24 *  [0x4008000 - 0x40083ff] mem\r
1545 PCI: 00:12.2 10 *  [0x4008400 - 0x40084ff] mem\r
1546 PCI: 00:13.2 10 *  [0x4008500 - 0x40085ff] mem\r
1547 PCI: 00:16.2 10 *  [0x4008600 - 0x40086ff] mem\r
1548 PCI: 00:18.0 compute_resources_mem: base: 4008700 size: 4100000 align: 26 gran: 20 limit: ffffffff done\r
1549 PCI: 00:18.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffff\r
1550 PCI: 00:18.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffff done\r
1551 PCI: 00:18.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffff\r
1552 PCI: 00:18.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffff done\r
1553 PCI: 00:18.0 10b0 *  [0x0 - 0x40fffff] mem\r
1554 PCI: 00:18.3 94 *  [0x8000000 - 0xbffffff] mem\r
1555 PCI: 00:18.0 10b8 *  [0xc000000 - 0xc0fffff] prefmem\r
1556 PCI_DOMAIN: 0000 compute_resources_mem: base: c100000 size: c100000 align: 26 gran: 0 limit: ffffffff done\r
1557 avoid_fixed_resources: PCI_DOMAIN: 0000\r
1558 avoid_fixed_resources:@PCI_DOMAIN: 0000 10000000 limit 0000ffff\r
1559 avoid_fixed_resources:@PCI_DOMAIN: 0000 10000100 limit ffffffff\r
1560 constrain_resources: PCI_DOMAIN: 0000\r
1561 constrain_resources: PCI: 00:18.0\r
1562 constrain_resources: PCI: 00:00.0\r
1563 constrain_resources: PCI: 00:11.0\r
1564 constrain_resources: PCI: 00:12.0\r
1565 constrain_resources: PCI: 00:12.2\r
1566 constrain_resources: PCI: 00:13.0\r
1567 constrain_resources: PCI: 00:13.2\r
1568 constrain_resources: PCI: 00:14.0\r
1569 constrain_resources: PCI: 00:14.1\r
1570 constrain_resources: PCI: 00:14.2\r
1571 constrain_resources: PCI: 00:14.3\r
1572 constrain_resources: PCI: 00:14.4\r
1573 constrain_resources: PCI: 00:14.5\r
1574 constrain_resources: PCI: 00:16.0\r
1575 constrain_resources: PCI: 00:16.2\r
1576 constrain_resources: PCI: 00:18.0\r
1577 constrain_resources: PCI: 00:18.1\r
1578 constrain_resources: PCI: 00:18.2\r
1579 constrain_resources: PCI: 00:18.3\r
1580 constrain_resources: PCI: 00:18.4\r
1581 constrain_resources: PCI: 00:00.0\r
1582 constrain_resources: PCI: 00:02.0\r
1583 constrain_resources: PCI: 00:0d.0\r
1584 constrain_resources: PCI: 00:11.0\r
1585 constrain_resources: PCI: 00:12.0\r
1586 constrain_resources: PCI: 00:12.2\r
1587 constrain_resources: PCI: 00:13.0\r
1588 constrain_resources: PCI: 00:13.2\r
1589 constrain_resources: PCI: 00:14.0\r
1590 constrain_resources: I2C: 00:50\r
1591 constrain_resources: I2C: 00:51\r
1592 constrain_resources: I2C: 00:52\r
1593 constrain_resources: I2C: 00:53\r
1594 constrain_resources: PCI: 00:14.1\r
1595 constrain_resources: PCI: 00:14.2\r
1596 constrain_resources: PCI: 00:14.3\r
1597 constrain_resources: PNP: 002e.2\r
1598 skipping PNP: 002e.2@60 fixed resource, size=0!\r
1599 skipping PNP: 002e.2@70 fixed resource, size=0!\r
1600 constrain_resources: PNP: 002e.3\r
1601 skipping PNP: 002e.3@60 fixed resource, size=0!\r
1602 skipping PNP: 002e.3@70 fixed resource, size=0!\r
1603 constrain_resources: PNP: 002e.5\r
1604 skipping PNP: 002e.5@60 fixed resource, size=0!\r
1605 skipping PNP: 002e.5@62 fixed resource, size=0!\r
1606 skipping PNP: 002e.5@70 fixed resource, size=0!\r
1607 skipping PNP: 002e.5@72 fixed resource, size=0!\r
1608 constrain_resources: PNP: 002e.b\r
1609 skipping PNP: 002e.b@60 fixed resource, size=0!\r
1610 skipping PNP: 002e.b@70 fixed resource, size=0!\r
1611 constrain_resources: PCI: 00:14.5\r
1612 constrain_resources: PCI: 00:15.0\r
1613 constrain_resources: PCI: 00:15.1\r
1614 constrain_resources: PCI: 00:15.2\r
1615 constrain_resources: PCI: 00:15.3\r
1616 constrain_resources: PCI: 00:16.0\r
1617 constrain_resources: PCI: 00:16.2\r
1618 constrain_resources: PCI: 00:18.1\r
1619 constrain_resources: PCI: 00:18.2\r
1620 constrain_resources: PCI: 00:18.3\r
1621 constrain_resources: PCI: 00:18.4\r
1622 avoid_fixed_resources2: PCI_DOMAIN: 0000@10000000 limit 0000ffff\r
1623         lim->base 00000000 lim->limit 0000ffff\r
1624 avoid_fixed_resources2: PCI_DOMAIN: 0000@10000100 limit ffffffff\r
1625         lim->base 00000000 lim->limit dfffffff\r
1626 Setting resources...\r
1627 PCI_DOMAIN: 0000 allocate_resources_io: base:0 size:1000 align:12 gran:0 limit:ffff\r
1628 Assigned: PCI: 00:18.0 10d8 *  [0x0 - 0xfff] io\r
1629 PCI_DOMAIN: 0000 allocate_resources_io: next_base: 1000 size: 1000 align: 12 gran: 0 done\r
1630 PCI: 00:18.0 allocate_resources_io: base:0 size:1000 align:12 gran:12 limit:ffff\r
1631 Assigned: PCI: 00:11.0 20 *  [0x0 - 0xf] io\r
1632 Assigned: PCI: 00:14.1 20 *  [0x10 - 0x1f] io\r
1633 Assigned: PCI: 00:11.0 10 *  [0x20 - 0x27] io\r
1634 Assigned: PCI: 00:11.0 18 *  [0x28 - 0x2f] io\r
1635 Assigned: PCI: 00:14.1 10 *  [0x30 - 0x37] io\r
1636 Assigned: PCI: 00:14.1 18 *  [0x38 - 0x3f] io\r
1637 Assigned: PCI: 00:11.0 14 *  [0x40 - 0x43] io\r
1638 Assigned: PCI: 00:11.0 1c *  [0x44 - 0x47] io\r
1639 Assigned: PCI: 00:14.1 14 *  [0x48 - 0x4b] io\r
1640 Assigned: PCI: 00:14.1 1c *  [0x4c - 0x4f] io\r
1641 PCI: 00:18.0 allocate_resources_io: next_base: 50 size: 1000 align: 12 gran: 12 done\r
1642 PCI: 00:14.4 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
1643 PCI: 00:14.4 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
1644 PCI: 00:18.0 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
1645 PCI: 00:18.0 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
1646 PCI_DOMAIN: 0000 allocate_resources_mem: base:d0000000 size:c100000 align:26 gran:0 limit:dfffffff\r
1647 Assigned: PCI: 00:18.0 10b0 *  [0xd0000000 - 0xd40fffff] mem\r
1648 Assigned: PCI: 00:18.3 94 *  [0xd8000000 - 0xdbffffff] mem\r
1649 Assigned: PCI: 00:18.0 10b8 *  [0xdc000000 - 0xdc0fffff] prefmem\r
1650 PCI_DOMAIN: 0000 allocate_resources_mem: next_base: dc100000 size: c100000 align: 26 gran: 0 done\r
1651 PCI: 00:18.0 allocate_resources_prefmem: base:dc000000 size:100000 align:20 gran:20 limit:dfffffff\r
1652 Assigned: PCI: 00:00.0 fc *  [0xdc000000 - 0xdc0000ff] prefmem\r
1653 PCI: 00:18.0 allocate_resources_prefmem: next_base: dc000100 size: 100000 align: 20 gran: 20 done\r
1654 PCI: 00:14.4 allocate_resources_prefmem: base:dfffffff size:0 align:20 gran:20 limit:dfffffff\r
1655 PCI: 00:14.4 allocate_resources_prefmem: next_base: dfffffff size: 0 align: 20 gran: 20 done\r
1656 PCI: 00:18.0 allocate_resources_mem: base:d0000000 size:4100000 align:26 gran:20 limit:dfffffff\r
1657 Assigned: PCI: 00:18.3 94 *  [0xd0000000 - 0xd3ffffff] mem\r
1658 Assigned: PCI: 00:14.2 10 *  [0xd4000000 - 0xd4003fff] mem\r
1659 Assigned: PCI: 00:12.0 10 *  [0xd4004000 - 0xd4004fff] mem\r
1660 Assigned: PCI: 00:13.0 10 *  [0xd4005000 - 0xd4005fff] mem\r
1661 Assigned: PCI: 00:14.5 10 *  [0xd4006000 - 0xd4006fff] mem\r
1662 Assigned: PCI: 00:16.0 10 *  [0xd4007000 - 0xd4007fff] mem\r
1663 Assigned: PCI: 00:11.0 24 *  [0xd4008000 - 0xd40083ff] mem\r
1664 Assigned: PCI: 00:12.2 10 *  [0xd4008400 - 0xd40084ff] mem\r
1665 Assigned: PCI: 00:13.2 10 *  [0xd4008500 - 0xd40085ff] mem\r
1666 Assigned: PCI: 00:16.2 10 *  [0xd4008600 - 0xd40086ff] mem\r
1667 PCI: 00:18.0 allocate_resources_mem: next_base: d4008700 size: 4100000 align: 26 gran: 20 done\r
1668 PCI: 00:14.4 allocate_resources_mem: base:dfffffff size:0 align:20 gran:20 limit:dfffffff\r
1669 PCI: 00:14.4 allocate_resources_mem: next_base: dfffffff size: 0 align: 20 gran: 20 done\r
1670 PCI: 00:18.0 allocate_resources_prefmem: base:dfffffff size:0 align:20 gran:20 limit:dfffffff\r
1671 PCI: 00:18.0 allocate_resources_prefmem: next_base: dfffffff size: 0 align: 20 gran: 20 done\r
1672 PCI: 00:18.0 allocate_resources_mem: base:dfffffff size:0 align:20 gran:20 limit:dfffffff\r
1673 PCI: 00:18.0 allocate_resources_mem: next_base: dfffffff size: 0 align: 20 gran: 20 done\r
1674 Root Device assign_resources, bus 0 link: 0\r
1675  split: 128K table at =cffe0000\r
1676 0: mmio_basek=00340000, basek=00400000, limitk=00880000\r
1677 PCI_DOMAIN: 0000 assign_resources, bus 0 link: 0\r
1678 PCI: 00:18.0 10d8 <- [0x0000000000 - 0x0000000fff] size 0x00001000 gran 0x0c io <node 0 link 0>\r
1679 PCI: 00:18.0 10b8 <- [0x00dc000000 - 0x00dc0fffff] size 0x00100000 gran 0x14 prefmem <node 0 link 0>\r
1680 PCI: 00:18.0 10b0 <- [0x00d0000000 - 0x00d40fffff] size 0x04100000 gran 0x14 mem <node 0 link 0>\r
1681 PCI: 00:18.0 110d0 <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c io <node 0 link 1>\r
1682 PCI: 00:18.0 110a8 <- [0x00dfffffff - 0x00dffffffe] size 0x00000000 gran 0x14 prefmem <node 0 link 1>\r
1683 PCI: 00:18.0 110a0 <- [0x00dfffffff - 0x00dffffffe] size 0x00000000 gran 0x14 mem <node 0 link 1>\r
1684 PCI: 00:18.0 assign_resources, bus 0 link: 0\r
1685 PCI: 00:00.0 fc <- [0x00dc000000 - 0x00dc0000ff] size 0x00000100 gran 0x08 prefmem\r
1686 PCI: 00:11.0 10 <- [0x0000000020 - 0x0000000027] size 0x00000008 gran 0x03 io\r
1687 PCI: 00:11.0 14 <- [0x0000000040 - 0x0000000043] size 0x00000004 gran 0x02 io\r
1688 PCI: 00:11.0 18 <- [0x0000000028 - 0x000000002f] size 0x00000008 gran 0x03 io\r
1689 PCI: 00:11.0 1c <- [0x0000000044 - 0x0000000047] size 0x00000004 gran 0x02 io\r
1690 PCI: 00:11.0 20 <- [0x0000000000 - 0x000000000f] size 0x00000010 gran 0x04 io\r
1691 PCI: 00:11.0 24 <- [0x00d4008000 - 0x00d40083ff] size 0x00000400 gran 0x0a mem\r
1692 PCI: 00:12.0 10 <- [0x00d4004000 - 0x00d4004fff] size 0x00001000 gran 0x0c mem\r
1693 PCI: 00:12.2 10 <- [0x00d4008400 - 0x00d40084ff] size 0x00000100 gran 0x08 mem\r
1694 PCI: 00:13.0 10 <- [0x00d4005000 - 0x00d4005fff] size 0x00001000 gran 0x0c mem\r
1695 PCI: 00:13.2 10 <- [0x00d4008500 - 0x00d40085ff] size 0x00000100 gran 0x08 mem\r
1696 PCI: 00:14.1 10 <- [0x0000000030 - 0x0000000037] size 0x00000008 gran 0x03 io\r
1697 PCI: 00:14.1 14 <- [0x0000000048 - 0x000000004b] size 0x00000004 gran 0x02 io\r
1698 PCI: 00:14.1 18 <- [0x0000000038 - 0x000000003f] size 0x00000008 gran 0x03 io\r
1699 PCI: 00:14.1 1c <- [0x000000004c - 0x000000004f] size 0x00000004 gran 0x02 io\r
1700 PCI: 00:14.1 20 <- [0x0000000010 - 0x000000001f] size 0x00000010 gran 0x04 io\r
1701 PCI: 00:14.2 10 <- [0x00d4000000 - 0x00d4003fff] size 0x00004000 gran 0x0e mem64\r
1702 PCI: 00:14.4 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 01 io\r
1703 PCI: 00:14.4 24 <- [0x00dfffffff - 0x00dffffffe] size 0x00000000 gran 0x14 bus 01 prefmem\r
1704 PCI: 00:14.4 20 <- [0x00dfffffff - 0x00dffffffe] size 0x00000000 gran 0x14 bus 01 mem\r
1705 PCI: 00:14.5 10 <- [0x00d4006000 - 0x00d4006fff] size 0x00001000 gran 0x0c mem\r
1706 PCI: 00:16.0 10 <- [0x00d4007000 - 0x00d4007fff] size 0x00001000 gran 0x0c mem\r
1707 PCI: 00:16.2 10 <- [0x00d4008600 - 0x00d40086ff] size 0x00000100 gran 0x08 mem\r
1708 PCI: 00:18.3 94 <- [0x00d0000000 - 0x00d3ffffff] size 0x04000000 gran 0x1a mem <gart>\r
1709 PCI: 00:18.3 94 <- [0x00d0000000 - 0x00d3ffffff] size 0x04000000 gran 0x1a mem <gart>\r
1710 PCI: 00:18.0 assign_resources, bus 0 link: 0\r
1711 PCI: 00:18.0 assign_resources, bus 0 link: 1\r
1712 PCI: 00:18.0 assign_resources, bus 0 link: 1\r
1713 PCI: 00:18.3 94 <- [0x00d8000000 - 0x00dbffffff] size 0x04000000 gran 0x1a mem <gart>\r
1714 PCI: 00:18.3 94 <- [0x00d8000000 - 0x00dbffffff] size 0x04000000 gran 0x1a mem <gart>\r
1715 PCI_DOMAIN: 0000 assign_resources, bus 0 link: 0\r
1716 Root Device assign_resources, bus 0 link: 0\r
1717 Done setting resources.\r
1718 Show resources in subtree (Root Device)...After assigning values.\r
1719  Root Device child on link 0 APIC_CLUSTER: 0\r
1720   APIC_CLUSTER: 0 child on link 0 APIC: 00\r
1721    APIC: 00\r
1722    APIC: 01\r
1723    APIC: 02\r
1724    APIC: 03\r
1725    APIC: 04\r
1726    APIC: 05\r
1727   PCI_DOMAIN: 0000 child on link 0 PCI: 00:18.0\r
1728   PCI_DOMAIN: 0000 resource base 0 size 1000 align 12 gran 0 limit ffff flags 40040100 index 10000000\r
1729   PCI_DOMAIN: 0000 resource base d0000000 size c100000 align 26 gran 0 limit dfffffff flags 40040200 index 10000100\r
1730   PCI_DOMAIN: 0000 resource base e0000000 size 10000000 align 0 gran 0 limit 0 flags f0000200 index c0010058\r
1731   PCI_DOMAIN: 0000 resource base 0 size a0000 align 0 gran 0 limit 0 flags e0004200 index 10\r
1732   PCI_DOMAIN: 0000 resource base c0000 size cff40000 align 0 gran 0 limit 0 flags e0004200 index 20\r
1733   PCI_DOMAIN: 0000 resource base 100000000 size 120000000 align 0 gran 0 limit 0 flags e0004200 index 30\r
1734    PCI: 00:18.0 child on link 0 PCI: 00:00.0\r
1735    PCI: 00:18.0 resource base 0 size 1000 align 12 gran 12 limit ffff flags 60080100 index 10d8\r
1736    PCI: 00:18.0 resource base dc000000 size 100000 align 20 gran 20 limit dfffffff flags 60081200 index 10b8\r
1737    PCI: 00:18.0 resource base d0000000 size 4100000 align 26 gran 20 limit dfffffff flags 60080200 index 10b0\r
1738    PCI: 00:18.0 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080100 index 110d0\r
1739    PCI: 00:18.0 resource base dfffffff size 0 align 20 gran 20 limit dfffffff flags 60081200 index 110a8\r
1740    PCI: 00:18.0 resource base dfffffff size 0 align 20 gran 20 limit dfffffff flags 60080200 index 110a0\r
1741     PCI: 00:00.0\r
1742     PCI: 00:00.0 resource base dc000000 size 100 align 8 gran 8 limit dfffffff flags 60001200 index fc\r
1743     PCI: 00:11.0\r
1744     PCI: 00:11.0 resource base 20 size 8 align 3 gran 3 limit ffff flags 60000100 index 10\r
1745     PCI: 00:11.0 resource base 40 size 4 align 2 gran 2 limit ffff flags 60000100 index 14\r
1746     PCI: 00:11.0 resource base 28 size 8 align 3 gran 3 limit ffff flags 60000100 index 18\r
1747     PCI: 00:11.0 resource base 44 size 4 align 2 gran 2 limit ffff flags 60000100 index 1c\r
1748     PCI: 00:11.0 resource base 0 size 10 align 4 gran 4 limit ffff flags 60000100 index 20\r
1749     PCI: 00:11.0 resource base d4008000 size 400 align 10 gran 10 limit dfffffff flags 60000200 index 24\r
1750     PCI: 00:12.0\r
1751     PCI: 00:12.0 resource base d4004000 size 1000 align 12 gran 12 limit dfffffff flags 60000200 index 10\r
1752     PCI: 00:12.2\r
1753     PCI: 00:12.2 resource base d4008400 size 100 align 8 gran 8 limit dfffffff flags 60000200 index 10\r
1754     PCI: 00:13.0\r
1755     PCI: 00:13.0 resource base d4005000 size 1000 align 12 gran 12 limit dfffffff flags 60000200 index 10\r
1756     PCI: 00:13.2\r
1757     PCI: 00:13.2 resource base d4008500 size 100 align 8 gran 8 limit dfffffff flags 60000200 index 10\r
1758     PCI: 00:14.0\r
1759     PCI: 00:14.1\r
1760     PCI: 00:14.1 resource base 30 size 8 align 3 gran 3 limit ffff flags 60000100 index 10\r
1761     PCI: 00:14.1 resource base 48 size 4 align 2 gran 2 limit ffff flags 60000100 index 14\r
1762     PCI: 00:14.1 resource base 38 size 8 align 3 gran 3 limit ffff flags 60000100 index 18\r
1763     PCI: 00:14.1 resource base 4c size 4 align 2 gran 2 limit ffff flags 60000100 index 1c\r
1764     PCI: 00:14.1 resource base 10 size 10 align 4 gran 4 limit ffff flags 60000100 index 20\r
1765     PCI: 00:14.2\r
1766     PCI: 00:14.2 resource base d4000000 size 4000 align 14 gran 14 limit dfffffff flags 60000201 index 10\r
1767     PCI: 00:14.3\r
1768     PCI: 00:14.4\r
1769     PCI: 00:14.4 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
1770     PCI: 00:14.4 resource base dfffffff size 0 align 20 gran 20 limit dfffffff flags 60081202 index 24\r
1771     PCI: 00:14.4 resource base dfffffff size 0 align 20 gran 20 limit dfffffff flags 60080202 index 20\r
1772     PCI: 00:14.5\r
1773     PCI: 00:14.5 resource base d4006000 size 1000 align 12 gran 12 limit dfffffff flags 60000200 index 10\r
1774     PCI: 00:16.0\r
1775     PCI: 00:16.0 resource base d4007000 size 1000 align 12 gran 12 limit dfffffff flags 60000200 index 10\r
1776     PCI: 00:16.2\r
1777     PCI: 00:16.2 resource base d4008600 size 100 align 8 gran 8 limit dfffffff flags 60000200 index 10\r
1778     PCI: 00:18.0\r
1779     PCI: 00:18.1\r
1780     PCI: 00:18.2\r
1781     PCI: 00:18.3\r
1782     PCI: 00:18.3 resource base d0000000 size 4000000 align 26 gran 26 limit dfffffff flags 60000200 index 94\r
1783     PCI: 00:18.4\r
1784     PCI: 00:00.0\r
1785     PCI: 00:00.1\r
1786     PCI: 00:02.0\r
1787     PCI: 00:03.0\r
1788     PCI: 00:04.0\r
1789     PCI: 00:05.0\r
1790     PCI: 00:06.0\r
1791     PCI: 00:07.0\r
1792     PCI: 00:08.0\r
1793     PCI: 00:09.0\r
1794     PCI: 00:0a.0\r
1795     PCI: 00:0b.0\r
1796     PCI: 00:0c.0\r
1797     PCI: 00:0d.0\r
1798     PCI: 00:11.0\r
1799     PCI: 00:12.0\r
1800     PCI: 00:12.2\r
1801     PCI: 00:13.0\r
1802     PCI: 00:13.2\r
1803     PCI: 00:14.0 child on link 0 I2C: 00:50\r
1804      I2C: 00:50\r
1805      I2C: 00:51\r
1806      I2C: 00:52\r
1807      I2C: 00:53\r
1808     PCI: 00:14.1\r
1809     PCI: 00:14.2\r
1810     PCI: 00:14.3 child on link 0 PNP: 002e.0\r
1811      PNP: 002e.0\r
1812      PNP: 002e.0 resource base 3f0 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1813      PNP: 002e.0 resource base 6 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1814      PNP: 002e.0 resource base 2 size 0 align 0 gran 0 limit 0 flags c0000800 index 74\r
1815      PNP: 002e.1\r
1816      PNP: 002e.1 resource base 378 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1817      PNP: 002e.1 resource base 7 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1818      PNP: 002e.2\r
1819      PNP: 002e.2 resource base 3f8 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1820      PNP: 002e.2 resource base 4 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1821      PNP: 002e.3\r
1822      PNP: 002e.3 resource base 2f8 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1823      PNP: 002e.3 resource base 3 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1824      PNP: 002e.5\r
1825      PNP: 002e.5 resource base 60 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1826      PNP: 002e.5 resource base 64 size 0 align 0 gran 0 limit 0 flags c0000100 index 62\r
1827      PNP: 002e.5 resource base 1 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1828      PNP: 002e.5 resource base c size 0 align 0 gran 0 limit 0 flags c0000400 index 72\r
1829      PNP: 002e.6\r
1830      PNP: 002e.6 resource base 100 size 0 align 0 gran 0 limit 0 flags c0000100 index 62\r
1831      PNP: 002e.7\r
1832      PNP: 002e.7 resource base 220 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1833      PNP: 002e.7 resource base 300 size 0 align 0 gran 0 limit 0 flags c0000100 index 62\r
1834      PNP: 002e.7 resource base 9 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1835      PNP: 002e.8\r
1836      PNP: 002e.9\r
1837      PNP: 002e.a\r
1838      PNP: 002e.b\r
1839      PNP: 002e.b resource base 290 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
1840      PNP: 002e.b resource base 5 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
1841     PCI: 00:14.4\r
1842     PCI: 00:14.5\r
1843     PCI: 00:14.6\r
1844     PCI: 00:15.0\r
1845     PCI: 00:15.1\r
1846     PCI: 00:15.2\r
1847     PCI: 00:15.3\r
1848     PCI: 00:16.0\r
1849     PCI: 00:16.2\r
1850    PCI: 00:18.1\r
1851    PCI: 00:18.2\r
1852    PCI: 00:18.3\r
1853    PCI: 00:18.3 resource base d8000000 size 4000000 align 26 gran 26 limit dfffffff flags 60000200 index 94\r
1854    PCI: 00:18.4\r
1855 Done allocating resources.\r
1856 POST: 0x88\r
1857 Enabling resources...\r
1858 PCI: 00:18.0 cmd <- 00\r
1859 PCI: 00:18.1 subsystem <- 1043/843e\r
1860 PCI: 00:18.1 cmd <- 00\r
1861 PCI: 00:18.2 subsystem <- 1043/843e\r
1862 PCI: 00:18.2 cmd <- 00\r
1863 PCI: 00:18.3 cmd <- 00\r
1864 PCI: 00:18.4 subsystem <- 1043/843e\r
1865 PCI: 00:18.4 cmd <- 00\r
1866 PCI: 00:00.0 cmd <- 02\r
1867 PCI: 00:11.0 cmd <- 03\r
1868 PCI: 00:12.0 cmd <- 02\r
1869 PCI: 00:12.2 cmd <- 02\r
1870 PCI: 00:13.0 cmd <- 02\r
1871 PCI: 00:13.2 cmd <- 02\r
1872 PCI: 00:14.0 cmd <- 403\r
1873 PCI: 00:14.1 cmd <- 01\r
1874 PCI: 00:14.2 cmd <- 02\r
1875 PCI: 00:14.3 cmd <- 0f\r
1876 PCI: 00:14.4 bridge ctrl <- 0003\r
1877 PCI: 00:14.4 cmd <- 00\r
1878 PCI: 00:14.5 cmd <- 02\r
1879 PCI: 00:16.0 cmd <- 02\r
1880 PCI: 00:16.2 cmd <- 02\r
1881 PCI: 00:18.0 cmd <- 00\r
1882 PCI: 00:18.1 cmd <- 00\r
1883 PCI: 00:18.2 cmd <- 00\r
1884 PCI: 00:18.3 cmd <- 00\r
1885 PCI: 00:18.4 cmd <- 00\r
1886 done.\r
1887 Initializing devices...\r
1888 Root Device init\r
1889 APIC_CLUSTER: 0 init\r
1890 start_eip=0x00005000, offset=0x00200000, code_size=0x0000005b\r
1891 Initializing CPU #0\r
1892 CPU: vendor AMD device 100fa0\r
1893 CPU: family 10, model 0a, stepping 00\r
1894 nodeid = 00, coreid = 00\r
1895 POST: 0x60\r
1896 Enabling cache\r
1897 CPU ID 0x80000001: 100fa0\r
1898 CPU is Fam 0Fh rev.F or later. We can use TOM2WB for any memory above 4GB\r
1899 \r
1900 Setting fixed MTRRs(0-88) type: UC\r
1901 Setting fixed MTRRs(0-16) Type: WB, RdMEM, WrMEM\r
1902 Setting fixed MTRRs(24-88) Type: WB, RdMEM, WrMEM\r
1903 DONE fixed MTRRs\r
1904 Setting variable MTRR 0, base:    0MB, range: 8192MB, type WB\r
1905 ADDRESS_MASK_HIGH=0xffff\r
1906 Setting variable MTRR 1, base: 8192MB, range:  512MB, type WB\r
1907 Setting variable MTRR 1, base: 3328MB, range:  256MB, type UC\r
1908 ADDRESS_MASK_HIGH=0xffff\r
1909 Setting variable MTRR 2, base: 3584MB, range:  512MB, type UC\r
1910 ADDRESS_MASK_HIGH=0xffff\r
1911 DONE variable MTRRs\r
1912 Clear out the extra MTRR's\r
1913 call enable_var_mtrr()\r
1914 Leave x86_setup_var_mtrrs\r
1915 POST: 0x6a\r
1916 \r
1917 MTRR check\r
1918 Fixed MTRRs   : Enabled\r
1919 Variable MTRRs: Enabled\r
1920 \r
1921 POST: 0x93\r
1922 Setting up local apic... apic_id: 0x00 done.\r
1923 POST: 0x9b\r
1924 CPU model: AMD Processor model unknown\r
1925 siblings = 05, CPU #0 initialized\r
1926 Asserting INIT.\r
1927 Waiting for send to finish...\r
1928 +Deasserting INIT.\r
1929 Waiting for send to finish...\r
1930 +#startup loops: 1.\r
1931 Sending STARTUP #1 to 1.\r
1932 After apic_write.\r
1933 Startup point 1.\r
1934 Waiting for send to finish...\r
1935 +After Startup.\r
1936 Initializing CPU #1\r
1937 CPU: vendor AMD device 100fa0\r
1938 CPU: family 10, model 0a, stepping 00\r
1939 nodeid = 00, coreid = 00\r
1940 POST: 0x60\r
1941 Enabling cache\r
1942 CPU ID 0x80000001: 100fa0\r
1943 CPU is Fam 0Fh rev.F or later. We can use TOM2WB for any memory above 4GB\r
1944 \r
1945 Setting fixed MTRRs(0-88) type: UC\r
1946 Setting fixed MTRRs(0-16) Type: WB, RdMEM, WrMEM\r
1947 Setting fixed MTRRs(24-88) Type: WB, RdMEM, WrMEM\r
1948 DONE fixed MTRRs\r
1949 Setting variable MTRR 0, base:    0MB, range: 8192MB, type WB\r
1950 ADDRESS_MASK_HIGH=0xffff\r
1951 Setting variable MTRR 1, base: 8192MB, range:  512MB, type WB\r
1952 Setting variable MTRR 1, base: 3328MB, range:  256MB, type UC\r
1953 ADDRESS_MASK_HIGH=0xffff\r
1954 Setting variable MTRR 2, base: 3584MB, range:  512MB, type UC\r
1955 ADDRESS_MASK_HIGH=0xffff\r
1956 DONE variable MTRRs\r
1957 Clear out the extra MTRR's\r
1958 call enable_var_mtrr()\r
1959 Leave x86_setup_var_mtrrs\r
1960 POST: 0x6a\r
1961 \r
1962 MTRR check\r
1963 Fixed MTRRs   : Enabled\r
1964 Variable MTRRs: Enabled\r
1965 \r
1966 POST: 0x93\r
1967 Setting up local apic... apic_id: 0x01 done.\r
1968 POST: 0x9b\r
1969 CPU model: AMD Processor model unknown\r
1970 siblings = 05, CPU #1 initialized\r
1971 Asserting INIT.\r
1972 Waiting for send to finish...\r
1973 +Deasserting INIT.\r
1974 Waiting for send to finish...\r
1975 +#startup loops: 1.\r
1976 Sending STARTUP #1 to 2.\r
1977 After apic_write.\r
1978 Startup point 1.\r
1979 Waiting for send to finish...\r
1980 +After Startup.\r
1981 Initializing CPU #2\r
1982 CPU: vendor AMD device 100fa0\r
1983 CPU: family 10, model 0a, stepping 00\r
1984 nodeid = 00, coreid = 00\r
1985 POST: 0x60\r
1986 Enabling cache\r
1987 CPU ID 0x80000001: 100fa0\r
1988 CPU is Fam 0Fh rev.F or later. We can use TOM2WB for any memory above 4GB\r
1989 \r
1990 Setting fixed MTRRs(0-88) type: UC\r
1991 Setting fixed MTRRs(0-16) Type: WB, RdMEM, WrMEM\r
1992 Setting fixed MTRRs(24-88) Type: WB, RdMEM, WrMEM\r
1993 DONE fixed MTRRs\r
1994 Setting variable MTRR 0, base:    0MB, range: 8192MB, type WB\r
1995 ADDRESS_MASK_HIGH=0xffff\r
1996 Setting variable MTRR 1, base: 8192MB, range:  512MB, type WB\r
1997 Setting variable MTRR 1, base: 3328MB, range:  256MB, type UC\r
1998 ADDRESS_MASK_HIGH=0xffff\r
1999 Setting variable MTRR 2, base: 3584MB, range:  512MB, type UC\r
2000 ADDRESS_MASK_HIGH=0xffff\r
2001 DONE variable MTRRs\r
2002 Clear out the extra MTRR's\r
2003 call enable_var_mtrr()\r
2004 Leave x86_setup_var_mtrrs\r
2005 POST: 0x6a\r
2006 \r
2007 MTRR check\r
2008 Fixed MTRRs   : Enabled\r
2009 Variable MTRRs: Enabled\r
2010 \r
2011 POST: 0x93\r
2012 Setting up local apic... apic_id: 0x02 done.\r
2013 POST: 0x9b\r
2014 CPU model: AMD Processor model unknown\r
2015 siblings = 05, CPU #2 initialized\r
2016 Asserting INIT.\r
2017 Waiting for send to finish...\r
2018 +Deasserting INIT.\r
2019 Waiting for send to finish...\r
2020 +#startup loops: 1.\r
2021 Sending STARTUP #1 to 3.\r
2022 After apic_write.\r
2023 Startup point 1.\r
2024 Waiting for send to finish...\r
2025 +After Startup.\r
2026 Initializing CPU #3\r
2027 CPU: vendor AMD device 100fa0\r
2028 CPU: family 10, model 0a, stepping 00\r
2029 nodeid = 00, coreid = 00\r
2030 POST: 0x60\r
2031 Enabling cache\r
2032 CPU ID 0x80000001: 100fa0\r
2033 CPU is Fam 0Fh rev.F or later. We can use TOM2WB for any memory above 4GB\r
2034 \r
2035 Setting fixed MTRRs(0-88) type: UC\r
2036 Setting fixed MTRRs(0-16) Type: WB, RdMEM, WrMEM\r
2037 Setting fixed MTRRs(24-88) Type: WB, RdMEM, WrMEM\r
2038 DONE fixed MTRRs\r
2039 Setting variable MTRR 0, base:    0MB, range: 8192MB, type WB\r
2040 ADDRESS_MASK_HIGH=0xffff\r
2041 Setting variable MTRR 1, base: 8192MB, range:  512MB, type WB\r
2042 Setting variable MTRR 1, base: 3328MB, range:  256MB, type UC\r
2043 ADDRESS_MASK_HIGH=0xffff\r
2044 Setting variable MTRR 2, base: 3584MB, range:  512MB, type UC\r
2045 ADDRESS_MASK_HIGH=0xffff\r
2046 DONE variable MTRRs\r
2047 Clear out the extra MTRR's\r
2048 call enable_var_mtrr()\r
2049 Leave x86_setup_var_mtrrs\r
2050 POST: 0x6a\r
2051 \r
2052 MTRR check\r
2053 Fixed MTRRs   : Enabled\r
2054 Variable MTRRs: Enabled\r
2055 \r
2056 POST: 0x93\r
2057 Setting up local apic... apic_id: 0x03 done.\r
2058 POST: 0x9b\r
2059 CPU model: AMD Processor model unknown\r
2060 siblings = 05, CPU #3 initialized\r
2061 Asserting INIT.\r
2062 Waiting for send to finish...\r
2063 +Deasserting INIT.\r
2064 Waiting for send to finish...\r
2065 +#startup loops: 1.\r
2066 Sending STARTUP #1 to 4.\r
2067 After apic_write.\r
2068 Startup point 1.\r
2069 Waiting for send to finish...\r
2070 +After Startup.\r
2071 Initializing CPU #4\r
2072 CPU: vendor AMD device 100fa0\r
2073 CPU: family 10, model 0a, stepping 00\r
2074 nodeid = 00, coreid = 00\r
2075 POST: 0x60\r
2076 Enabling cache\r
2077 CPU ID 0x80000001: 100fa0\r
2078 CPU is Fam 0Fh rev.F or later. We can use TOM2WB for any memory above 4GB\r
2079 \r
2080 Setting fixed MTRRs(0-88) type: UC\r
2081 Setting fixed MTRRs(0-16) Type: WB, RdMEM, WrMEM\r
2082 Setting fixed MTRRs(24-88) Type: WB, RdMEM, WrMEM\r
2083 DONE fixed MTRRs\r
2084 Setting variable MTRR 0, base:    0MB, range: 8192MB, type WB\r
2085 ADDRESS_MASK_HIGH=0xffff\r
2086 Setting variable MTRR 1, base: 8192MB, range:  512MB, type WB\r
2087 Setting variable MTRR 1, base: 3328MB, range:  256MB, type UC\r
2088 ADDRESS_MASK_HIGH=0xffff\r
2089 Setting variable MTRR 2, base: 3584MB, range:  512MB, type UC\r
2090 ADDRESS_MASK_HIGH=0xffff\r
2091 DONE variable MTRRs\r
2092 Clear out the extra MTRR's\r
2093 call enable_var_mtrr()\r
2094 Leave x86_setup_var_mtrrs\r
2095 POST: 0x6a\r
2096 \r
2097 MTRR check\r
2098 Fixed MTRRs   : Enabled\r
2099 Variable MTRRs: Enabled\r
2100 \r
2101 POST: 0x93\r
2102 Setting up local apic... apic_id: 0x04 done.\r
2103 POST: 0x9b\r
2104 CPU model: AMD Processor model unknown\r
2105 siblings = 05, CPU #4 initialized\r
2106 Asserting INIT.\r
2107 Waiting for send to finish...\r
2108 +Deasserting INIT.\r
2109 Waiting for send to finish...\r
2110 +#startup loops: 1.\r
2111 Sending STARTUP #1 to 5.\r
2112 After apic_write.\r
2113 Startup point 1.\r
2114 Waiting for send to finish...\r
2115 +After Startup.\r
2116 Initializing CPU #5\r
2117 Waiting for 1 CPUS to stop\r
2118 CPU: vendor AMD device 100fa0\r
2119 CPU: family 10, model 0a, stepping 00\r
2120 nodeid = 00, coreid = 00\r
2121 POST: 0x60\r
2122 Enabling cache\r
2123 CPU ID 0x80000001: 100fa0\r
2124 CPU is Fam 0Fh rev.F or later. We can use TOM2WB for any memory above 4GB\r
2125 \r
2126 Setting fixed MTRRs(0-88) type: UC\r
2127 Setting fixed MTRRs(0-16) Type: WB, RdMEM, WrMEM\r
2128 Setting fixed MTRRs(24-88) Type: WB, RdMEM, WrMEM\r
2129 DONE fixed MTRRs\r
2130 Setting variable MTRR 0, base:    0MB, range: 8192MB, type WB\r
2131 ADDRESS_MASK_HIGH=0xffff\r
2132 Setting variable MTRR 1, base: 8192MB, range:  512MB, type WB\r
2133 Setting variable MTRR 1, base: 3328MB, range:  256MB, type UC\r
2134 ADDRESS_MASK_HIGH=0xffff\r
2135 Setting variable MTRR 2, base: 3584MB, range:  512MB, type UC\r
2136 ADDRESS_MASK_HIGH=0xffff\r
2137 DONE variable MTRRs\r
2138 Clear out the extra MTRR's\r
2139 call enable_var_mtrr()\r
2140 Leave x86_setup_var_mtrrs\r
2141 POST: 0x6a\r
2142 \r
2143 MTRR check\r
2144 Fixed MTRRs   : Enabled\r
2145 Variable MTRRs: Enabled\r
2146 \r
2147 POST: 0x93\r
2148 Setting up local apic... apic_id: 0x05 done.\r
2149 POST: 0x9b\r
2150 CPU model: AMD Processor model unknown\r
2151 siblings = 05, CPU #5 initialized\r
2152 All AP CPUs stopped\r
2153 SB900 - Early.c - sb_After_Pci_Init - Start.\r
2154 SB900 - Cfg.c - sb900_cimx_config - Start.\r
2155 SB900 - Cfg.c - sb900_cimx_config - End.\r
2156 SB900 - Early.c - sb_After_Pci_Init - End.\r
2157 SB900 - Early.c - sb_Mid_Post_Init - Start.\r
2158 SB900 - Cfg.c - sb900_cimx_config - Start.\r
2159 SB900 - Cfg.c - sb900_cimx_config - End.\r
2160 SB900 - Early.c - sb_Mid_Post_Init - End.\r
2161 PCI: 00:18.0 init\r
2162 PCI: 00:18.1 init\r
2163 Searching for pci1022,1201.rom\r
2164 Check cmos_layout.bin\r
2165 Check fallback/romstage\r
2166 Check fallback/coreboot_ram\r
2167 Check fallback/payload\r
2168 Check config\r
2169 Check \r
2170 Could not find file 'pci1022,1201.rom'.\r
2171 PCI: 00:18.2 init\r
2172 Searching for pci1022,1202.rom\r
2173 Check cmos_layout.bin\r
2174 Check fallback/romstage\r
2175 Check fallback/coreboot_ram\r
2176 Check fallback/payload\r
2177 Check config\r
2178 Check \r
2179 Could not find file 'pci1022,1202.rom'.\r
2180 PCI: 00:18.3 init\r
2181 NB: Function 3 Misc Control.. done.\r
2182 PCI: 00:18.4 init\r
2183 Searching for pci1022,1204.rom\r
2184 Check cmos_layout.bin\r
2185 Check fallback/romstage\r
2186 Check fallback/coreboot_ram\r
2187 Check fallback/payload\r
2188 Check config\r
2189 Check \r
2190 Could not find file 'pci1022,1204.rom'.\r
2191 PCI: 00:00.0 init\r
2192 IOAPIC: Initializing IOAPIC at 0xdc000000\r
2193 IOAPIC: Bootstrap Processor Local APIC = 0x00\r
2194 IOAPIC: ID = 0x01\r
2195 IOAPIC: 24 interrupts\r
2196 IOAPIC: Enabling interrupts on FSB\r
2197 IOAPIC: Enabling interrupts on APIC serial bus\r
2198 IOAPIC not responding.\r
2199 PCI: 00:11.0 init\r
2200 Searching for pci1002,4393.rom\r
2201 Check cmos_layout.bin\r
2202 Check fallback/romstage\r
2203 Check fallback/coreboot_ram\r
2204 Check fallback/payload\r
2205 Check config\r
2206 Check \r
2207 Could not find file 'pci1002,4393.rom'.\r
2208 PCI: 00:12.0 init\r
2209 Searching for pci1002,4397.rom\r
2210 Check cmos_layout.bin\r
2211 Check fallback/romstage\r
2212 Check fallback/coreboot_ram\r
2213 Check fallback/payload\r
2214 Check config\r
2215 Check \r
2216 Could not find file 'pci1002,4397.rom'.\r
2217 PCI: 00:12.2 init\r
2218 Searching for pci1002,4396.rom\r
2219 Check cmos_layout.bin\r
2220 Check fallback/romstage\r
2221 Check fallback/coreboot_ram\r
2222 Check fallback/payload\r
2223 Check config\r
2224 Check \r
2225 Could not find file 'pci1002,4396.rom'.\r
2226 PCI: 00:13.0 init\r
2227 Searching for pci1002,4397.rom\r
2228 Check cmos_layout.bin\r
2229 Check fallback/romstage\r
2230 Check fallback/coreboot_ram\r
2231 Check fallback/payload\r
2232 Check config\r
2233 Check \r
2234 Could not find file 'pci1002,4397.rom'.\r
2235 PCI: 00:13.2 init\r
2236 Searching for pci1002,4396.rom\r
2237 Check cmos_layout.bin\r
2238 Check fallback/romstage\r
2239 Check fallback/coreboot_ram\r
2240 Check fallback/payload\r
2241 Check config\r
2242 Check \r
2243 Could not find file 'pci1002,4396.rom'.\r
2244 PCI: 00:14.0 init\r
2245 Searching for pci1002,4385.rom\r
2246 Check cmos_layout.bin\r
2247 Check fallback/romstage\r
2248 Check fallback/coreboot_ram\r
2249 Check fallback/payload\r
2250 Check config\r
2251 Check \r
2252 Could not find file 'pci1002,4385.rom'.\r
2253 PCI: 00:14.1 init\r
2254 Searching for pci1002,439c.rom\r
2255 Check cmos_layout.bin\r
2256 Check fallback/romstage\r
2257 Check fallback/coreboot_ram\r
2258 Check fallback/payload\r
2259 Check config\r
2260 Check \r
2261 Could not find file 'pci1002,439c.rom'.\r
2262 PCI: 00:14.2 init\r
2263 Searching for pci1002,4383.rom\r
2264 Check cmos_layout.bin\r
2265 Check fallback/romstage\r
2266 Check fallback/coreboot_ram\r
2267 Check fallback/payload\r
2268 Check config\r
2269 Check \r
2270 Could not find file 'pci1002,4383.rom'.\r
2271 PCI: 00:14.3 init\r
2272 Searching for pci1002,439d.rom\r
2273 Check cmos_layout.bin\r
2274 Check fallback/romstage\r
2275 Check fallback/coreboot_ram\r
2276 Check fallback/payload\r
2277 Check config\r
2278 Check \r
2279 Could not find file 'pci1002,439d.rom'.\r
2280 PCI: 00:14.5 init\r
2281 Searching for pci1002,4399.rom\r
2282 Check cmos_layout.bin\r
2283 Check fallback/romstage\r
2284 Check fallback/coreboot_ram\r
2285 Check fallback/payload\r
2286 Check config\r
2287 Check \r
2288 Could not find file 'pci1002,4399.rom'.\r
2289 PCI: 00:16.0 init\r
2290 Searching for pci1002,4397.rom\r
2291 Check cmos_layout.bin\r
2292 Check fallback/romstage\r
2293 Check fallback/coreboot_ram\r
2294 Check fallback/payload\r
2295 Check config\r
2296 Check \r
2297 Could not find file 'pci1002,4397.rom'.\r
2298 PCI: 00:16.2 init\r
2299 Searching for pci1002,4396.rom\r
2300 Check cmos_layout.bin\r
2301 Check fallback/romstage\r
2302 Check fallback/coreboot_ram\r
2303 Check fallback/payload\r
2304 Check config\r
2305 Check \r
2306 Could not find file 'pci1002,4396.rom'.\r
2307 PCI: 00:18.0 init\r
2308 PCI: 00:18.1 init\r
2309 Searching for pci1022,1201.rom\r
2310 Check cmos_layout.bin\r
2311 Check fallback/romstage\r
2312 Check fallback/coreboot_ram\r
2313 Check fallback/payload\r
2314 Check config\r
2315 Check \r
2316 Could not find file 'pci1022,1201.rom'.\r
2317 PCI: 00:18.2 init\r
2318 Searching for pci1022,1202.rom\r
2319 Check cmos_layout.bin\r
2320 Check fallback/romstage\r
2321 Check fallback/coreboot_ram\r
2322 Check fallback/payload\r
2323 Check config\r
2324 Check \r
2325 Could not find file 'pci1022,1202.rom'.\r
2326 PCI: 00:18.3 init\r
2327 NB: Function 3 Misc Control.. done.\r
2328 PCI: 00:18.4 init\r
2329 Searching for pci1022,1204.rom\r
2330 Check cmos_layout.bin\r
2331 Check fallback/romstage\r
2332 Check fallback/coreboot_ram\r
2333 Check fallback/payload\r
2334 Check config\r
2335 Check \r
2336 Could not find file 'pci1022,1204.rom'.\r
2337 Devices initialized\r
2338 Show all devs...After init.\r
2339 Root Device: enabled 1\r
2340 APIC_CLUSTER: 0: enabled 1\r
2341 APIC: 00: enabled 1\r
2342 PCI_DOMAIN: 0000: enabled 1\r
2343 PCI: 00:18.0: enabled 1\r
2344 PCI: 00:00.0: enabled 1\r
2345 PCI: 00:00.1: enabled 0\r
2346 PCI: 00:02.0: enabled 1\r
2347 PCI: 00:03.0: enabled 0\r
2348 PCI: 00:04.0: enabled 0\r
2349 PCI: 00:05.0: enabled 0\r
2350 PCI: 00:06.0: enabled 0\r
2351 PCI: 00:07.0: enabled 0\r
2352 PCI: 00:08.0: enabled 0\r
2353 PCI: 00:09.0: enabled 0\r
2354 PCI: 00:0a.0: enabled 0\r
2355 PCI: 00:0b.0: enabled 0\r
2356 PCI: 00:0c.0: enabled 0\r
2357 PCI: 00:0d.0: enabled 1\r
2358 PCI: 00:11.0: enabled 1\r
2359 PCI: 00:12.0: enabled 1\r
2360 PCI: 00:12.2: enabled 1\r
2361 PCI: 00:13.0: enabled 1\r
2362 PCI: 00:13.2: enabled 1\r
2363 PCI: 00:14.0: enabled 1\r
2364 I2C: 00:50: enabled 1\r
2365 I2C: 00:51: enabled 1\r
2366 I2C: 00:52: enabled 1\r
2367 I2C: 00:53: enabled 1\r
2368 PCI: 00:14.1: enabled 1\r
2369 PCI: 00:14.2: enabled 1\r
2370 PCI: 00:14.3: enabled 1\r
2371 PNP: 002e.0: enabled 0\r
2372 PNP: 002e.1: enabled 0\r
2373 PNP: 002e.2: enabled 1\r
2374 PNP: 002e.3: enabled 1\r
2375 PNP: 002e.5: enabled 1\r
2376 PNP: 002e.6: enabled 0\r
2377 PNP: 002e.7: enabled 0\r
2378 PNP: 002e.8: enabled 0\r
2379 PNP: 002e.9: enabled 0\r
2380 PNP: 002e.a: enabled 0\r
2381 PNP: 002e.b: enabled 1\r
2382 PCI: 00:14.4: enabled 0\r
2383 PCI: 00:14.5: enabled 1\r
2384 PCI: 00:14.6: enabled 0\r
2385 PCI: 00:15.0: enabled 1\r
2386 PCI: 00:15.1: enabled 1\r
2387 PCI: 00:15.2: enabled 1\r
2388 PCI: 00:15.3: enabled 1\r
2389 PCI: 00:16.0: enabled 1\r
2390 PCI: 00:16.2: enabled 1\r
2391 PCI: 00:18.1: enabled 1\r
2392 PCI: 00:18.2: enabled 1\r
2393 PCI: 00:18.3: enabled 1\r
2394 PCI: 00:18.4: enabled 1\r
2395 APIC: 01: enabled 1\r
2396 APIC: 02: enabled 1\r
2397 APIC: 03: enabled 1\r
2398 APIC: 04: enabled 1\r
2399 APIC: 05: enabled 1\r
2400 PCI: 00:00.0: enabled 1\r
2401 PCI: 00:11.0: enabled 1\r
2402 PCI: 00:12.0: enabled 1\r
2403 PCI: 00:12.2: enabled 1\r
2404 PCI: 00:13.0: enabled 1\r
2405 PCI: 00:13.2: enabled 1\r
2406 PCI: 00:14.0: enabled 1\r
2407 PCI: 00:14.1: enabled 1\r
2408 PCI: 00:14.2: enabled 1\r
2409 PCI: 00:14.3: enabled 1\r
2410 PCI: 00:14.4: enabled 1\r
2411 PCI: 00:14.5: enabled 1\r
2412 PCI: 00:16.0: enabled 1\r
2413 PCI: 00:16.2: enabled 1\r
2414 PCI: 00:18.0: enabled 1\r
2415 PCI: 00:18.1: enabled 1\r
2416 PCI: 00:18.2: enabled 1\r
2417 PCI: 00:18.3: enabled 1\r
2418 PCI: 00:18.4: enabled 1\r
2419 POST: 0x89\r
2420 Re-Initializing CBMEM area to 0xcffe0000\r
2421 Initializing CBMEM area to 0xcffe0000 (131072 bytes)\r
2422 Adding CBMEM entry as no. 1\r
2423 Moving GDT to cffe0200...ok\r
2424 High Tables Base is cffe0000.\r
2425 POST: 0x9a\r
2426 SB900 - Early.c - sb_Late_Post - Start.\r
2427 SB900 - Cfg.c - sb900_cimx_config - Start.\r
2428 SB900 - Cfg.c - sb900_cimx_config - End.\r
2429 SB900 - Early.c - sb_Late_Post - End.\r
2430 Writing IRQ routing tables to 0xf0000...write_pirq_routing_table done.\r
2431 Adding CBMEM entry as no. 2\r
2432 Writing IRQ routing tables to 0xcffe0400...write_pirq_routing_table done.\r
2433 PIRQ table: 48 bytes.\r
2434 POST: 0x9b\r
2435 Wrote the mp table end at: 000f0410 - 000f055c\r
2436 Adding CBMEM entry as no. 3\r
2437 Wrote the mp table end at: cffe1410 - cffe155c\r
2438 MP table: 348 bytes.\r
2439 POST: 0x9c\r
2440 Adding CBMEM entry as no. 4\r
2441 ACPI: Writing ACPI tables at cffe2400...\r
2442 ACPI:    * HPET at cffe24c8\r
2443 ACPI: added table 1/32, length now 40\r
2444 ACPI:    * MADT at cffe2500\r
2445 ACPI: added table 2/32, length now 44\r
2446 ACPI:    * SRAT at cffe2580\r
2447 SRAT: lapic cpu_index=00, node_id=00, apic_id=00\r
2448 SRAT: lapic cpu_index=01, node_id=00, apic_id=01\r
2449 SRAT: lapic cpu_index=02, node_id=00, apic_id=02\r
2450 SRAT: lapic cpu_index=03, node_id=00, apic_id=03\r
2451 SRAT: lapic cpu_index=04, node_id=00, apic_id=04\r
2452 SRAT: lapic cpu_index=05, node_id=00, apic_id=05\r
2453 set_srat_mem: dev PCI_DOMAIN: 0000, res->index=0010 startk=00000000, sizek=00000280\r
2454 set_srat_mem: dev PCI_DOMAIN: 0000, res->index=0020 startk=00000300, sizek=0033fd00\r
2455 set_srat_mem: dev PCI_DOMAIN: 0000, res->index=0030 startk=00400000, sizek=00480000\r
2456 ACPI: added table 3/32, length now 48\r
2457 ACPI:   * SLIT at cffe2688\r
2458 ACPI: added table 4/32, length now 52\r
2459 ACPI:    * SSDT at cffe26c0\r
2460 ACPI: added table 5/32, length now 56\r
2461 ACPI:    * SSDT for PState at cffe2cf5\r
2462 ACPI:    * DSDT at cffe2cf8\r
2463 ACPI:    * DSDT @ cffe2cf8 Length 2969\r
2464 ACPI:   * FACS at cffe5668\r
2465 ACPI:    * FADT at cffe56a8\r
2466 ACPI_BLK_BASE: 0x0800\r
2467 ACPI: added table 6/32, length now 60\r
2468 ACPI: done.\r
2469 ACPI tables: 13212 bytes.\r
2470 Adding CBMEM entry as no. 5\r
2471 smbios_write_tables: cffed800\r
2472 Root Device (ASUS M5A99X-EVO Mainboard)\r
2473 APIC_CLUSTER: 0 (AMD FAM10 Root Complex)\r
2474 APIC: 00 (socket AM3)\r
2475 PCI_DOMAIN: 0000 (AMD FAM10 Root Complex)\r
2476 PCI: 00:18.0 (AMD FAM10 Northbridge)\r
2477 PCI: 00:00.0 (ATI rd890)\r
2478 PCI: 00:00.1 (ATI rd890)\r
2479 PCI: 00:02.0 (ATI rd890)\r
2480 PCI: 00:03.0 (ATI rd890)\r
2481 PCI: 00:04.0 (ATI rd890)\r
2482 PCI: 00:05.0 (ATI rd890)\r
2483 PCI: 00:06.0 (ATI rd890)\r
2484 PCI: 00:07.0 (ATI rd890)\r
2485 PCI: 00:08.0 (ATI rd890)\r
2486 PCI: 00:09.0 (ATI rd890)\r
2487 PCI: 00:0a.0 (ATI rd890)\r
2488 PCI: 00:0b.0 (ATI rd890)\r
2489 PCI: 00:0c.0 (ATI rd890)\r
2490 PCI: 00:0d.0 (ATI rd890)\r
2491 PCI: 00:11.0 (ATI SB900)\r
2492 PCI: 00:12.0 (ATI SB900)\r
2493 PCI: 00:12.2 (ATI SB900)\r
2494 PCI: 00:13.0 (ATI SB900)\r
2495 PCI: 00:13.2 (ATI SB900)\r
2496 PCI: 00:14.0 (ATI SB900)\r
2497 I2C: 00:50 ()\r
2498 I2C: 00:51 ()\r
2499 I2C: 00:52 ()\r
2500 I2C: 00:53 ()\r
2501 PCI: 00:14.1 (ATI SB900)\r
2502 PCI: 00:14.2 (ATI SB900)\r
2503 PCI: 00:14.3 (ATI SB900)\r
2504 PNP: 002e.0 (ITE IT8721F Super I/O)\r
2505 PNP: 002e.1 (ITE IT8721F Super I/O)\r
2506 PNP: 002e.2 (ITE IT8721F Super I/O)\r
2507 PNP: 002e.3 (ITE IT8721F Super I/O)\r
2508 PNP: 002e.5 (ITE IT8721F Super I/O)\r
2509 PNP: 002e.6 (ITE IT8721F Super I/O)\r
2510 PNP: 002e.7 (ITE IT8721F Super I/O)\r
2511 PNP: 002e.8 (ITE IT8721F Super I/O)\r
2512 PNP: 002e.9 (ITE IT8721F Super I/O)\r
2513 PNP: 002e.a (ITE IT8721F Super I/O)\r
2514 PNP: 002e.b (ITE IT8721F Super I/O)\r
2515 PCI: 00:14.4 (ATI SB900)\r
2516 PCI: 00:14.5 (ATI SB900)\r
2517 PCI: 00:14.6 (ATI SB900)\r
2518 PCI: 00:15.0 (ATI SB900)\r
2519 PCI: 00:15.1 (ATI SB900)\r
2520 PCI: 00:15.2 (ATI SB900)\r
2521 PCI: 00:15.3 (ATI SB900)\r
2522 PCI: 00:16.0 (ATI SB900)\r
2523 PCI: 00:16.2 (ATI SB900)\r
2524 PCI: 00:18.1 (AMD FAM10 Northbridge)\r
2525 PCI: 00:18.2 (AMD FAM10 Northbridge)\r
2526 PCI: 00:18.3 (AMD FAM10 Northbridge)\r
2527 PCI: 00:18.4 (AMD FAM10 Northbridge)\r
2528 APIC: 01 ()\r
2529 APIC: 02 ()\r
2530 APIC: 03 ()\r
2531 APIC: 04 ()\r
2532 APIC: 05 ()\r
2533 PCI: 00:00.0 ()\r
2534 PCI: 00:11.0 ()\r
2535 PCI: 00:12.0 ()\r
2536 PCI: 00:12.2 ()\r
2537 PCI: 00:13.0 ()\r
2538 PCI: 00:13.2 ()\r
2539 PCI: 00:14.0 ()\r
2540 PCI: 00:14.1 ()\r
2541 PCI: 00:14.2 ()\r
2542 PCI: 00:14.3 ()\r
2543 PCI: 00:14.4 ()\r
2544 PCI: 00:14.5 ()\r
2545 PCI: 00:16.0 ()\r
2546 PCI: 00:16.2 ()\r
2547 PCI: 00:18.0 ()\r
2548 PCI: 00:18.1 ()\r
2549 PCI: 00:18.2 ()\r
2550 PCI: 00:18.3 ()\r
2551 PCI: 00:18.4 ()\r
2552 SMBIOS tables: 289 bytes.\r
2553 POST: 0x9d\r
2554 Adding CBMEM entry as no. 6\r
2555 Writing high table forward entry at 0x00000500\r
2556 Wrote coreboot table at: 00000500, 0x10 bytes, checksum 4fdf\r
2557 New low_table_end: 0x00000528\r
2558 Now going to write high coreboot table at 0xcffee000\r
2559 rom_table_end = 0xcffee000\r
2560 Adjust low_table_end from 0x00000528 to 0x00001000 \r
2561 Adjust rom_table_end from 0xcffee000 to 0xcfff0000 \r
2562 Adding high table area\r
2563 coreboot memory table:\r
2564  0. 0000000000000000-0000000000000fff: CONFIGURATION TABLES\r
2565  1. 0000000000001000-000000000009ffff: RAM\r
2566  2. 00000000000c0000-00000000cffdffff: RAM\r
2567  3. 00000000cffe0000-00000000cfffffff: CONFIGURATION TABLES\r
2568  4. 00000000e0000000-00000000efffffff: RESERVED\r
2569  5. 0000000100000000-000000021fffffff: RAM\r
2570 Wrote coreboot table at: cffee000, 0x1f8 bytes, checksum d132\r
2571 coreboot table: 528 bytes.\r
2572 POST: 0x9e\r
2573 POST: 0x9d\r
2574 Multiboot Information structure has been written.\r
2575  0. FREE SPACE cfff6000 0000a000\r
2576  1. GDT        cffe0200 00000200\r
2577  2. IRQ TABLE  cffe0400 00001000\r
2578  3. SMP TABLE  cffe1400 00001000\r
2579  4. ACPI       cffe2400 0000b400\r
2580  5. SMBIOS     cffed800 00000800\r
2581  6. COREBOOT   cffee000 00008000\r
2582 Searching for fallback/payload\r
2583 Check cmos_layout.bin\r
2584 Check fallback/romstage\r
2585 Check fallback/coreboot_ram\r
2586 Check fallback/payload\r
2587 Got a payload\r
2588 Loading segment from rom address 0xffc44bb8\r
2589   code (compression=1)\r
2590   New segment dstaddr 0xe5370 memsize 0x1ac90 srcaddr 0xffc44bf0 filesize 0xce24\r
2591   (cleaned up) New segment addr 0xe5370 size 0x1ac90 offset 0xffc44bf0 filesize 0xce24\r
2592 Loading segment from rom address 0xffc44bd4\r
2593   Entry Point 0x00000000\r
2594 Loading Segment: addr: 0x00000000000e5370 memsz: 0x000000000001ac90 filesz: 0x000000000000ce24\r
2595 lb: [0x0000000000200000, 0x0000000000340000)\r
2596 Post relocation: addr: 0x00000000000e5370 memsz: 0x000000000001ac90 filesz: 0x000000000000ce24\r
2597 using LZMA\r
2598 [ 0x000e5370, 00100000, 0x00100000) <- ffc44bf0\r
2599 dest 000e5370, end 00100000, bouncebuffer cfd60000\r
2600 Loaded segments\r
2601 Jumping to boot code at fbfbb\r
2602 POST: 0xf8\r
2603 entry    = 0x000fbfbb\r
2604 lb_start = 0x00200000\r
2605 lb_size  = 0x00140000\r
2606 adjust   = 0xcfca0000\r
2607 buffer   = 0xcfd60000\r
2608      elf_boot_notes = 0x0023bcfc\r
2609 adjusted_boot_notes = 0xcfedbcfc\r
2610 Start bios (version 1.6.3-20120406_134746-oldx86)\r
2611 Find memory size\r
2612 Attempting to find coreboot table\r
2613 Found coreboot table forwarder.\r
2614 Now attempting to find coreboot memory map\r
2615 Add to e820 map: 00000000 00001000 2\r
2616 Add to e820 map: 00001000 0009f000 1\r
2617 Add to e820 map: 000c0000 cff20000 1\r
2618 Add to e820 map: cffe0000 00020000 2\r
2619 Add to e820 map: e0000000 10000000 2\r
2620 Add to e820 map: 00000000 20000000 1\r
2621 Add to e820 map: 00000000 00004000 1\r
2622 Found mainboard ASUS M5A99X-EVO\r
2623 Found CBFS header at 0xffffefe0\r
2624 Add to e820 map: 000a0000 00050000 -1\r
2625 Add to e820 map: 000f0000 00010000 2\r
2626 Ram Size=0xcffe0000 (0x0000000120000000 high)\r
2627 malloc setup\r
2628 Add to e820 map: cffd0000 00010000 2\r
2629 init ivt\r
2630 init bda\r
2631 Add to e820 map: 0009fc00 00000400 2\r
2632 init pic\r
2633 init timer\r
2634 CPU Mhz=800\r
2635 init timer: 01\r
2636 init timer: 02\r
2637 init timer: 03\r
2638 init timer: 04\r
2639 init timer: 05\r
2640 init timer: 06\r
2641 init timer: 07\r
2642 init timer: 08\r
2643 init timer: 09\r
2644 init timer: 10\r
2645 init timer: 11\r
2646 init timer: 12\r
2647 math cp init\r
2648 PCI probe\r
2649 Searching CBFS for prefix etc/extra-pci-roots\r
2650 Found CBFS file cmos_layout.bin\r
2651 Found CBFS file fallback/romstage\r
2652 Found CBFS file fallback/coreboot_ram\r
2653 Found CBFS file fallback/payload\r
2654 Found CBFS file config\r
2655 Found CBFS file \r
2656 pmm_malloc zone=0x000f0204 handle=ffffffff size=112 align=10 ret=0xcffcfe70 (detail=0xcffcfee0)\r
2657 PCI device 00:00.0 (vd=1002:5a14 c=0600)\r
2658 pmm_malloc zone=0x000f0204 handle=ffffffff size=112 align=10 ret=0xcffcfdd0 (detail=0xcffcfe40)\r
2659 PCI device 00:11.0 (vd=1002:4393 c=0101)\r
2660 pmm_malloc zone=0x000f0204 handle=ffffffff size=112 align=10 ret=0xcffcfd30 (detail=0xcffcfda0)\r
2661 PCI device 00:12.0 (vd=1002:4397 c=0c03)\r
2662 pmm_malloc zone=0x000f0204 handle=ffffffff size=112 align=10 ret=0xcffcfc90 (detail=0xcffcfd00)\r
2663 PCI device 00:12.2 (vd=1002:4396 c=0c03)\r
2664 pmm_malloc zone=0x000f0204 handle=ffffffff size=112 align=10 ret=0xcffcfbf0 (detail=0xcffcfc60)\r
2665 PCI device 00:13.0 (vd=1002:4397 c=0c03)\r
2666 pmm_malloc zone=0x000f0204 handle=ffffffff size=112 align=10 ret=0xcffcfb50 (detail=0xcffcfbc0)\r
2667 PCI device 00:13.2 (vd=1002:4396 c=0c03)\r
2668 pmm_malloc zone=0x000f0204 handle=ffffffff size=112 align=10 ret=0xcffcfab0 (detail=0xcffcfb20)\r
2669 PCI device 00:14.0 (vd=1002:4385 c=0c05)\r
2670 pmm_malloc zone=0x000f0204 handle=ffffffff size=112 align=10 ret=0xcffcfa10 (detail=0xcffcfa80)\r
2671 PCI device 00:14.1 (vd=1002:439c c=0101)\r
2672 pmm_malloc zone=0x000f0204 handle=ffffffff size=112 align=10 ret=0xcffcf970 (detail=0xcffcf9e0)\r
2673 PCI device 00:14.2 (vd=1002:4383 c=0403)\r
2674 pmm_malloc zone=0x000f0204 handle=ffffffff size=112 align=10 ret=0xcffcf8d0 (detail=0xcffcf940)\r
2675 PCI device 00:14.3 (vd=1002:439d c=0601)\r
2676 pmm_malloc zone=0x000f0204 handle=ffffffff size=112 align=10 ret=0xcffcf830 (detail=0xcffcf8a0)\r
2677 PCI device 00:14.4 (vd=1002:4384 c=0604)\r
2678 pmm_malloc zone=0x000f0204 handle=ffffffff size=112 align=10 ret=0xcffcf790 (detail=0xcffcf800)\r
2679 PCI device 00:14.5 (vd=1002:4399 c=0c03)\r
2680 pmm_malloc zone=0x000f0204 handle=ffffffff size=112 align=10 ret=0xcffcf6f0 (detail=0xcffcf760)\r
2681 PCI device 00:16.0 (vd=1002:4397 c=0c03)\r
2682 pmm_malloc zone=0x000f0204 handle=ffffffff size=112 align=10 ret=0xcffcf650 (detail=0xcffcf6c0)\r
2683 PCI device 00:16.2 (vd=1002:4396 c=0c03)\r
2684 pmm_malloc zone=0x000f0204 handle=ffffffff size=112 align=10 ret=0xcffcf5b0 (detail=0xcffcf620)\r
2685 PCI device 00:18.0 (vd=1022:1200 c=0600)\r
2686 pmm_malloc zone=0x000f0204 handle=ffffffff size=112 align=10 ret=0xcffcf510 (detail=0xcffcf580)\r
2687 PCI device 00:18.1 (vd=1022:1201 c=0600)\r
2688 pmm_malloc zone=0x000f0204 handle=ffffffff size=112 align=10 ret=0xcffcf470 (detail=0xcffcf4e0)\r
2689 PCI device 00:18.2 (vd=1022:1202 c=0600)\r
2690 pmm_malloc zone=0x000f0204 handle=ffffffff size=112 align=10 ret=0xcffcf3d0 (detail=0xcffcf440)\r
2691 PCI device 00:18.3 (vd=1022:1203 c=0600)\r
2692 pmm_malloc zone=0x000f0204 handle=ffffffff size=112 align=10 ret=0xcffcf330 (detail=0xcffcf3a0)\r
2693 PCI device 00:18.4 (vd=1022:1204 c=0600)\r
2694 Found 19 PCI devices (max PCI bus is 01)\r
2695 Searching CBFS for prefix bootorder\r
2696 Found CBFS file cmos_layout.bin\r
2697 Found CBFS file fallback/romstage\r
2698 Found CBFS file fallback/coreboot_ram\r
2699 Found CBFS file fallback/payload\r
2700 Found CBFS file config\r
2701 Found CBFS file \r
2702 Found 6 cpu(s) max supported 6 cpu(s)\r
2703 init bios32\r
2704 [wurm] pmm_setup\r
2705 init PMM\r
2706 [wurm] pnp_setup\r
2707 init PNPBIOS table\r
2708 [wurm] kbd_setup\r
2709 init keyboard\r
2710 [wurm] mouse_setup\r
2711 init mouse\r
2712 [wurm] init_bios_tables\r
2713 Relocating coreboot bios tables\r
2714 pmm_malloc zone=0x000f0200 handle=ffffffff size=48 align=10 ret=0x000fdbc0 (detail=0xcffcf300)\r
2715 Copying PIR from 0xcffe0400 to 0x000fdbc0\r
2716 pmm_malloc zone=0x000f0200 handle=ffffffff size=348 align=10 ret=0x000fda60 (detail=0xcffcf2d0)\r
2717 Copying MPTABLE from 0xcffe1400/cffe1410 to 0x000fda60\r
2718 pmm_malloc zone=0x000f0200 handle=ffffffff size=20 align=10 ret=0x000fda40 (detail=0xcffcf2a0)\r
2719 Copying ACPI RSDP from 0xcffe2400 to 0x000fda40\r
2720 pmm_malloc zone=0x000f0200 handle=ffffffff size=31 align=10 ret=0x000fda20 (detail=0xcffcf270)\r
2721 Copying SMBIOS entry point from 0xcffed800 to 0x000fda20\r
2722 [wurm] vga_setup\r
2723 Scan for VGA option rom\r
2724 Searching CBFS for prefix etc/optionroms-checksum\r
2725 Found CBFS file cmos_layout.bin\r
2726 Found CBFS file fallback/romstage\r
2727 Found CBFS file fallback/coreboot_ram\r
2728 Found CBFS file fallback/payload\r
2729 Found CBFS file config\r
2730 Found CBFS file \r
2731 Searching CBFS for prefix etc/s3-resume-vga-init\r
2732 Found CBFS file cmos_layout.bin\r
2733 Found CBFS file fallback/romstage\r
2734 Found CBFS file fallback/coreboot_ram\r
2735 Found CBFS file fallback/payload\r
2736 Found CBFS file config\r
2737 Found CBFS file \r
2738 Searching CBFS for prefix etc/screen-and-debug\r
2739 Found CBFS file cmos_layout.bin\r
2740 Found CBFS file fallback/romstage\r
2741 Found CBFS file fallback/coreboot_ram\r
2742 Found CBFS file fallback/payload\r
2743 Found CBFS file config\r
2744 Found CBFS file \r
2745 Searching CBFS for prefix vgaroms/\r
2746 Found CBFS file cmos_layout.bin\r
2747 Found CBFS file fallback/romstage\r
2748 Found CBFS file fallback/coreboot_ram\r
2749 Found CBFS file fallback/payload\r
2750 Found CBFS file config\r
2751 Found CBFS file \r
2752 init usb\r
2753 pmm_malloc zone=0x000f0204 handle=ffffffff size=72 align=10 ret=0xcffcf1f0 (detail=0xcffcf240)\r
2754 EHCI init on dev 00:12.2 (regs=0xd4008420)\r
2755 pmm_malloc zone=0x000f0208 handle=ffffffff size=4096 align=1000 ret=0xcffdf000 (detail=0xcffcf1c0)\r
2756 pmm_malloc zone=0x000f0208 handle=ffffffff size=48 align=40 ret=0xcffdefc0 (detail=0xcffcf190)\r
2757 pmm_malloc zone=0x000f0208 handle=ffffffff size=48 align=40 ret=0xcffdef80 (detail=0xcffcf160)\r
2758 pmm_free 0xcffdf000 (detail=0xcffcf1c0)\r
2759 pmm_free 0xcffdefc0 (detail=0xcffcf190)\r
2760 pmm_free 0xcffdef80 (detail=0xcffcf160)\r
2761 pmm_free 0xcffcf1f0 (detail=0xcffcf240)\r
2762 pmm_malloc zone=0x000f0204 handle=ffffffff size=72 align=10 ret=0xcffcf1f0 (detail=0xcffcf240)\r
2763 EHCI init on dev 00:13.2 (regs=0xd4008520)\r
2764 pmm_malloc zone=0x000f0208 handle=ffffffff size=4096 align=1000 ret=0xcffdf000 (detail=0xcffcf1c0)\r
2765 pmm_malloc zone=0x000f0208 handle=ffffffff size=48 align=40 ret=0xcffdefc0 (detail=0xcffcf190)\r
2766 pmm_malloc zone=0x000f0208 handle=ffffffff size=48 align=40 ret=0xcffdef80 (detail=0xcffcf160)\r
2767 pmm_free 0xcffdf000 (detail=0xcffcf1c0)\r
2768 pmm_free 0xcffdefc0 (detail=0xcffcf190)\r
2769 pmm_free 0xcffdef80 (detail=0xcffcf160)\r
2770 pmm_free 0xcffcf1f0 (detail=0xcffcf240)\r
2771 pmm_malloc zone=0x000f0204 handle=ffffffff size=24 align=10 ret=0xcffcf220 (detail=0xcffcf240)\r
2772 OHCI init on dev 00:14.5 (regs=0xd4006000)\r
2773 pmm_malloc zone=0x000f0208 handle=ffffffff size=256 align=100 ret=0xcffdff00 (detail=0xcffcf1f0)\r
2774 pmm_malloc zone=0x000f0208 handle=ffffffff size=16 align=10 ret=0xcffdfef0 (detail=0xcffcf1c0)\r
2775 pmm_free 0xcffdff00 (detail=0xcffcf1f0)\r
2776 pmm_free 0xcffdfef0 (detail=0xcffcf1c0)\r
2777 pmm_malloc zone=0x000f0204 handle=ffffffff size=72 align=10 ret=0xcffcf1a0 (detail=0xcffcf1f0)\r
2778 EHCI init on dev 00:16.2 (regs=0xd4008620)\r
2779 pmm_malloc zone=0x000f0208 handle=ffffffff size=4096 align=1000 ret=0xcffdf000 (detail=0xcffcf170)\r
2780 pmm_malloc zone=0x000f0208 handle=ffffffff size=48 align=40 ret=0xcffdefc0 (detail=0xcffcf140)\r
2781 pmm_malloc zone=0x000f0208 handle=ffffffff size=48 align=40 ret=0xcffdef80 (detail=0xcffcf110)\r
2782 pmm_free 0xcffdf000 (detail=0xcffcf170)\r
2783 pmm_free 0xcffdefc0 (detail=0xcffcf140)\r
2784 pmm_free 0xcffdef80 (detail=0xcffcf110)\r
2785 pmm_free 0xcffcf1a0 (detail=0xcffcf1f0)\r
2786 init ps2port\r
2787 i8042_flush\r
2788 i8042_command cmd=1aa\r
2789 i8042_wait_write\r
2790 i8042_wait_read\r
2791 i8042 param=55\r
2792 i8042_command cmd=1ab\r
2793 i8042_wait_write\r
2794 i8042_wait_read\r
2795 i8042 param=0\r
2796 Searching CBFS for prefix etc/ps2-keyboard-spinup\r
2797 Found CBFS file cmos_layout.bin\r
2798 Found CBFS file fallback/romstage\r
2799 Found CBFS file fallback/coreboot_ram\r
2800 Found CBFS file fallback/payload\r
2801 Found CBFS file config\r
2802 Found CBFS file \r
2803 ps2_command aux=0 cmd=2ff\r
2804 i8042 ctr old=30 new=30\r
2805 i8042_command cmd=1060\r
2806 i8042_wait_write\r
2807 i8042_wait_write\r
2808 i8042_command cmd=1060\r
2809 i8042_wait_write\r
2810 i8042_wait_write\r
2811 ps2_sendbyte aux=0 cmd=ff\r
2812 i8042_kbd_write c=255\r
2813 i8042_wait_write\r
2814 ps2 read fe\r
2815 Got ps2 nak (status=51)\r
2816 i8042_command cmd=1060\r
2817 i8042_wait_write\r
2818 i8042_wait_write\r
2819 ps2 command 2ff failed (aux=0)\r
2820 init serial\r
2821 Found 2 serial ports\r
2822 init floppy drives\r
2823 init hard drives\r
2824 pmm_malloc zone=0x000f0200 handle=ffffffff size=16 align=10 ret=0x000fda10 (detail=0xcffcf1f0)\r
2825 ATA controller 1 at 20/40/0 (irq 0 dev 88)\r
2826 powerup iobase=20 st=50\r
2827 powerup iobase=20 st=7f\r
2828 ata_detect ata0-0: sc=55 sn=0 dh=ff\r
2829 powerup iobase=20 st=7f\r
2830 powerup iobase=20 st=50\r
2831 ata_detect ata0-1: sc=55 sn=0 dh=b0\r
2832 pmm_malloc zone=0x000f0200 handle=ffffffff size=16 align=10 ret=0x000fda00 (detail=0xcffcf1c0)\r
2833 ATA controller 2 at 28/44/0 (irq 0 dev 88)\r
2834 powerup iobase=28 st=7f\r
2835 powerup iobase=28 st=7f\r
2836 ata_detect ata1-0: sc=ff sn=ff dh=ff\r
2837 powerup iobase=28 st=7f\r
2838 powerup iobase=28 st=7f\r
2839 ata_detect ata1-1: sc=ff sn=ff dh=ff\r
2840 pmm_malloc zone=0x000f0200 handle=ffffffff size=16 align=10 ret=0x000fd9f0 (detail=0xcffcf190)\r
2841 ATA controller 3 at 1f0/3f4/10 (irq 14 dev a1)\r
2842 powerup iobase=1f0 st=7f\r
2843 powerup iobase=1f0 st=7f\r
2844 ata_detect ata2-0: sc=ff sn=ff dh=ff\r
2845 powerup iobase=1f0 st=7f\r
2846 powerup iobase=1f0 st=7f\r
2847 ata_detect ata2-1: sc=ff sn=ff dh=ff\r
2848 pmm_malloc zone=0x000f0200 handle=ffffffff size=16 align=10 ret=0x000fd9e0 (detail=0xcffcf160)\r
2849 ATA controller 4 at 170/374/18 (irq 15 dev a1)\r
2850 powerup iobase=170 st=7f\r
2851 powerup iobase=170 st=7f\r
2852 ata_detect ata3-0: sc=ff sn=ff dh=ff\r
2853 powerup iobase=170 st=7f\r
2854 powerup iobase=170 st=7f\r
2855 ata_detect ata3-1: sc=ff sn=ff dh=ff\r
2856 init ahci\r
2857 Searching CBFS for prefix img/\r
2858 Found CBFS file cmos_layout.bin\r
2859 Found CBFS file fallback/romstage\r
2860 Found CBFS file fallback/coreboot_ram\r
2861 Found CBFS file fallback/payload\r
2862 Found CBFS file config\r
2863 Found CBFS file \r
2864 [wurm] optionrom_setup\r
2865 Scan for option roms\r
2866 Attempting to init PCI bdf 00:00.0 (vd 1002:5a14)\r
2867 Searching CBFS for prefix pci1002,5a14.rom\r
2868 Found CBFS file cmos_layout.bin\r
2869 Found CBFS file fallback/romstage\r
2870 Found CBFS file fallback/coreboot_ram\r
2871 Found CBFS file fallback/payload\r
2872 Found CBFS file config\r
2873 Found CBFS file \r
2874 Attempting to map option rom on dev 00:00.0\r
2875 Option rom sizing returned 0 0\r
2876 Attempting to init PCI bdf 00:12.0 (vd 1002:4397)\r
2877 Searching CBFS for prefix pci1002,4397.rom\r
2878 Found CBFS file cmos_layout.bin\r
2879 Found CBFS file fallback/romstage\r
2880 Found CBFS file fallback/coreboot_ram\r
2881 Found CBFS file fallback/payload\r
2882 Found CBFS file config\r
2883 Found CBFS file \r
2884 Attempting to map option rom on dev 00:12.0\r
2885 Option rom sizing returned 0 0\r
2886 Attempting to init PCI bdf 00:12.2 (vd 1002:4396)\r
2887 Searching CBFS for prefix pci1002,4396.rom\r
2888 Found CBFS file cmos_layout.bin\r
2889 Found CBFS file fallback/romstage\r
2890 Found CBFS file fallback/coreboot_ram\r
2891 Found CBFS file fallback/payload\r
2892 Found CBFS file config\r
2893 Found CBFS file \r
2894 Attempting to map option rom on dev 00:12.2\r
2895 Option rom sizing returned 0 0\r
2896 Attempting to init PCI bdf 00:13.0 (vd 1002:4397)\r
2897 Searching CBFS for prefix pci1002,4397.rom\r
2898 Found CBFS file cmos_layout.bin\r
2899 Found CBFS file fallback/romstage\r
2900 Found CBFS file fallback/coreboot_ram\r
2901 Found CBFS file fallback/payload\r
2902 Found CBFS file config\r
2903 Found CBFS file \r
2904 Attempting to map option rom on dev 00:13.0\r
2905 Option rom sizing returned 0 0\r
2906 Attempting to init PCI bdf 00:13.2 (vd 1002:4396)\r
2907 Searching CBFS for prefix pci1002,4396.rom\r
2908 Found CBFS file cmos_layout.bin\r
2909 Found CBFS file fallback/romstage\r
2910 Found CBFS file fallback/coreboot_ram\r
2911 Found CBFS file fallback/payload\r
2912 Found CBFS file config\r
2913 Found CBFS file \r
2914 Attempting to map option rom on dev 00:13.2\r
2915 Option rom sizing returned 0 0\r
2916 Attempting to init PCI bdf 00:14.0 (vd 1002:4385)\r
2917 Searching CBFS for prefix pci1002,4385.rom\r
2918 Found CBFS file cmos_layout.bin\r
2919 Found CBFS file fallback/romstage\r
2920 Found CBFS file fallback/coreboot_ram\r
2921 Found CBFS file fallback/payload\r
2922 Found CBFS file config\r
2923 Found CBFS file \r
2924 Attempting to map option rom on dev 00:14.0\r
2925 Option rom sizing returned 0 0\r
2926 Attempting to init PCI bdf 00:14.2 (vd 1002:4383)\r
2927 Searching CBFS for prefix pci1002,4383.rom\r
2928 Found CBFS file cmos_layout.bin\r
2929 Found CBFS file fallback/romstage\r
2930 Found CBFS file fallback/coreboot_ram\r
2931 Found CBFS file fallback/payload\r
2932 Found CBFS file config\r
2933 Found CBFS file \r
2934 Attempting to map option rom on dev 00:14.2\r
2935 Option rom sizing returned 0 0\r
2936 Attempting to init PCI bdf 00:14.3 (vd 1002:439d)\r
2937 Searching CBFS for prefix pci1002,439d.rom\r
2938 Found CBFS file cmos_layout.bin\r
2939 Found CBFS file fallback/romstage\r
2940 Found CBFS file fallback/coreboot_ram\r
2941 Found CBFS file fallback/payload\r
2942 Found CBFS file config\r
2943 Found CBFS file \r
2944 Attempting to map option rom on dev 00:14.3\r
2945 Option rom sizing returned 0 0\r
2946 Attempting to init PCI bdf 00:14.4 (vd 1002:4384)\r
2947 Searching CBFS for prefix pci1002,4384.rom\r
2948 Found CBFS file cmos_layout.bin\r
2949 Found CBFS file fallback/romstage\r
2950 Found CBFS file fallback/coreboot_ram\r
2951 Found CBFS file fallback/payload\r
2952 Found CBFS file config\r
2953 Found CBFS file \r
2954 Attempting to map option rom on dev 00:14.4\r
2955 Skipping non-normal pci device (type=81)\r
2956 Attempting to init PCI bdf 00:14.5 (vd 1002:4399)\r
2957 Searching CBFS for prefix pci1002,4399.rom\r
2958 Found CBFS file cmos_layout.bin\r
2959 Found CBFS file fallback/romstage\r
2960 Found CBFS file fallback/coreboot_ram\r
2961 Found CBFS file fallback/payload\r
2962 Found CBFS file config\r
2963 Found CBFS file \r
2964 Attempting to map option rom on dev 00:14.5\r
2965 Option rom sizing returned 0 0\r
2966 Attempting to init PCI bdf 00:16.0 (vd 1002:4397)\r
2967 Searching CBFS for prefix pci1002,4397.rom\r
2968 Found CBFS file cmos_layout.bin\r
2969 Found CBFS file fallback/romstage\r
2970 Found CBFS file fallback/coreboot_ram\r
2971 Found CBFS file fallback/payload\r
2972 Found CBFS file config\r
2973 Found CBFS file \r
2974 Attempting to map option rom on dev 00:16.0\r
2975 Option rom sizing returned 0 0\r
2976 Attempting to init PCI bdf 00:16.2 (vd 1002:4396)\r
2977 Searching CBFS for prefix pci1002,4396.rom\r
2978 Found CBFS file cmos_layout.bin\r
2979 Found CBFS file fallback/romstage\r
2980 Found CBFS file fallback/coreboot_ram\r
2981 Found CBFS file fallback/payload\r
2982 Found CBFS file config\r
2983 Found CBFS file \r
2984 Attempting to map option rom on dev 00:16.2\r
2985 Option rom sizing returned 0 0\r
2986 Attempting to init PCI bdf 00:18.0 (vd 1022:1200)\r
2987 Searching CBFS for prefix pci1022,1200.rom\r
2988 Found CBFS file cmos_layout.bin\r
2989 Found CBFS file fallback/romstage\r
2990 Found CBFS file fallback/coreboot_ram\r
2991 Found CBFS file fallback/payload\r
2992 Found CBFS file config\r
2993 Found CBFS file \r
2994 Attempting to map option rom on dev 00:18.0\r
2995 Option rom sizing returned 0 0\r
2996 Attempting to init PCI bdf 00:18.1 (vd 1022:1201)\r
2997 Searching CBFS for prefix pci1022,1201.rom\r
2998 Found CBFS file cmos_layout.bin\r
2999 Found CBFS file fallback/romstage\r
3000 Found CBFS file fallback/coreboot_ram\r
3001 Found CBFS file fallback/payload\r
3002 Found CBFS file config\r
3003 Found CBFS file \r
3004 Attempting to map option rom on dev 00:18.1\r
3005 Option rom sizing returned 0 0\r
3006 Attempting to init PCI bdf 00:18.2 (vd 1022:1202)\r
3007 Searching CBFS for prefix pci1022,1202.rom\r
3008 Found CBFS file cmos_layout.bin\r
3009 Found CBFS file fallback/romstage\r
3010 Found CBFS file fallback/coreboot_ram\r
3011 Found CBFS file fallback/payload\r
3012 Found CBFS file config\r
3013 Found CBFS file \r
3014 Attempting to map option rom on dev 00:18.2\r
3015 Option rom sizing returned 0 0\r
3016 Attempting to init PCI bdf 00:18.3 (vd 1022:1203)\r
3017 Searching CBFS for prefix pci1022,1203.rom\r
3018 Found CBFS file cmos_layout.bin\r
3019 Found CBFS file fallback/romstage\r
3020 Found CBFS file fallback/coreboot_ram\r
3021 Found CBFS file fallback/payload\r
3022 Found CBFS file config\r
3023 Found CBFS file \r
3024 Attempting to map option rom on dev 00:18.3\r
3025 Option rom sizing returned 0 0\r
3026 Attempting to init PCI bdf 00:18.4 (vd 1022:1204)\r
3027 Searching CBFS for prefix pci1022,1204.rom\r
3028 Found CBFS file cmos_layout.bin\r
3029 Found CBFS file fallback/romstage\r
3030 Found CBFS file fallback/coreboot_ram\r
3031 Found CBFS file fallback/payload\r
3032 Found CBFS file config\r
3033 Found CBFS file \r
3034 Attempting to map option rom on dev 00:18.4\r
3035 Option rom sizing returned 0 0\r
3036 Searching CBFS for prefix genroms/\r
3037 Found CBFS file cmos_layout.bin\r
3038 Found CBFS file fallback/romstage\r
3039 Found CBFS file fallback/coreboot_ram\r
3040 Found CBFS file fallback/payload\r
3041 Found CBFS file config\r
3042 Found CBFS file \r
3043 [wurm] boot_prep\r
3044 [wurm] bp1\r
3045 enter handle_16:\r
3046    a=00000100  b=00000000  c=00000000  d=00000000 ds=0000 es=0000 ss=0000\r
3047   si=00000000 di=00000000 bp=00000000 sp=00006d44 cs=f000 ip=e984  f=0202\r
3048 Press F12 for boot menu.\r
3049 \r
3050 Searching CBFS for prefix etc/boot-menu-wait\r
3051 Found CBFS file cmos_layout.bin\r
3052 Found CBFS file fallback/romstage\r
3053 Found CBFS file fallback/coreboot_ram\r
3054 Found CBFS file fallback/payload\r
3055 Found CBFS file config\r
3056 Found CBFS file \r
3057 Checking for bootsplash\r
3058 Searching CBFS for prefix bootsplash.jpg\r
3059 Found CBFS file cmos_layout.bin\r
3060 Found CBFS file fallback/romstage\r
3061 Found CBFS file fallback/coreboot_ram\r
3062 Found CBFS file fallback/payload\r
3063 Found CBFS file config\r
3064 Found CBFS file \r
3065 Searching CBFS for prefix bootsplash.bmp\r
3066 Found CBFS file cmos_layout.bin\r
3067 Found CBFS file fallback/romstage\r
3068 Found CBFS file fallback/coreboot_ram\r
3069 Found CBFS file fallback/payload\r
3070 Found CBFS file config\r
3071 Found CBFS file \r
3072 [wurm] bp2\r
3073 [wurm] bp3\r
3074 [wurm] bp4\r
3075 [wurm] bp5\r
3076 [wurm] cdemu_setup\r
3077 [wurm] pmm_finalize\r
3078 finalize PMM\r
3079 [wurm] malloc_finalize\r
3080 malloc finalize\r
3081 Add to e820 map: 0009fc00 00000400 2\r
3082 Add to e820 map: cffd0000 00010000 1\r
3083 Returned 65536 bytes of ZoneHigh\r
3084 [wurm] memmap_finalize\r
3085 e820 map has 7 items:\r
3086   0: 0000000000000000 - 000000000009fc00 = 1 RAM\r
3087   1: 000000000009fc00 - 00000000000a0000 = 2 RESERVED\r
3088   2: 00000000000f0000 - 0000000000100000 = 2 RESERVED\r
3089   3: 0000000000100000 - 00000000cffe0000 = 1 RAM\r
3090   4: 00000000cffe0000 - 00000000d0000000 = 2 RESERVED\r
3091   5: 00000000e0000000 - 00000000f0000000 = 2 RESERVED\r
3092   6: 0000000100000000 - 0000000220000000 = 1 RAM\r
3093 [wurm] make_bios_readonly\r
3094 [wurm] startBoot\r
3095 Jump to int19\r
3096 enter handle_19:\r
3097   NULL\r
3098 Booting from Floppy...\r
3099 enter handle_13:\r
3100    a=00000201  b=00000000  c=00000001  d=00000000 ds=0000 es=07c0 ss=0000\r
3101   si=00000000 di=00000000 bp=00000000 sp=00006f20 cs=f000 ip=be62  f=0202\r
3102 invalid handle_legacy_disk:841:\r
3103    a=00000201  b=00000000  c=00000001  d=00000000 ds=0000 es=07c0 ss=0000\r
3104   si=00000000 di=00000000 bp=00000000 sp=00006f20 cs=f000 ip=be62  f=0202\r
3105 Boot failed: could not read the boot disk\r
3106 \r
3107 enter handle_18:\r
3108   NULL\r
3109 Booting from Hard Disk...\r
3110 enter handle_13:\r
3111    a=00000201  b=00000000  c=00000001  d=00000080 ds=0000 es=07c0 ss=0000\r
3112   si=00000000 di=00000000 bp=00000000 sp=00006f20 cs=f000 ip=be62  f=0202\r
3113 invalid handle_legacy_disk:841:\r
3114    a=00000201  b=00000000  c=00000001  d=00000080 ds=0000 es=07c0 ss=0000\r
3115   si=00000000 di=00000000 bp=00000000 sp=00006f20 cs=f000 ip=be62  f=0202\r
3116 Boot failed: could not read the boot disk\r
3117 \r
3118 enter handle_18:\r
3119   NULL\r
3120 No bootable device.\r