.
[cbimages.git] / 2012-02-08_14:22_coreboot.log
1 coreboot-4.0-2026-g15127e2-dirty Wed Feb  8 14:20:17 CET 2012 starting...\r
2 \r
3 BSP Family_Model: 00100fa0 \r
4 *sysinfo range: [000cc000,000cf360]\r
5 bsp_apicid = 00 \r
6 cpu_init_detectedx = 00000000 \r
7 microcode: equivalent rev id  = 0x10a0, current patch id = 0x00000000\r
8 microcode: patch id to apply = 0x010000bf\r
9 microcode: updated to patch id = 0x010000bf  success\r
10 \r
11 POST: 0x33\r
12 cpuSetAMDMSR  done\r
13 POST: 0x34\r
14 Enter amd_ht_init()\r
15 Exit amd_ht_init()\r
16 POST: 0x35\r
17 SB900 - Early.c - get_sbdn - Start.\r
18 SB900 - Early.c - get_sbdn - End.\r
19 cpuSetAMDPCI 00 done\r
20 Prep FID/VID Node:00 \r
21 P-state info in MSRC001_0064 is invalid !!!\r
22 P-state info in MSRc0010064 is invalid !!!\r
23   F3x80: e600e681 \r
24   F3x84: 80e641e6 \r
25   F3xD4: c8810f26 \r
26   F3xD8: 03001016 \r
27   F3xDC: 0000611a \r
28 POST: 0x36\r
29 core0 started: \r
30 start_other_cores()\r
31 init node: 00  cores: 05 \r
32 Start other core - nodeid: 00  cores: 05\r
33 POST: 0x37\r
34 started ap apicid: PPPPPOOOOOSSSSSTTTTT:::::     00000xxxxx3333300000\r\r\r\r\r
35
36
37
38
39      cccccooooorrrrreeeeexxxxx:::::          ---------------     {{{{{     AAAAAPPPPPIIIIICCCCCIIIIIDDDDD     =====     0000035214     NNNNNOOOOODDDDDEEEEEIIIIIDDDDD     =====     0000000000     CCCCCOOOOORRRRREEEEEIIIIIDDDDD     =====     0000054312}}}}}     ---------------\r\r\r\r\r
40
41
42
43
44 * AmmmmmiiPiiiccccc rr0rrrooooo1cccccooooodddddeeeee:::::     eeeeeqqqqquuuuuiiiiivvvvvaaaaallllleeeeennnnnttttt     rrrrreeeeevvvvv     iiiiiddddd          =====     00000xxxxx1111100000aaaaa00000,,,,,     cccccuuuuurrrrrrrrrreeeeennnnnttttt     pppppaaaaatttttccccchhhhh     iiiiiddddd     =====     00000xxxxx0000000000000000000000000000000000000000\r\r\r\r\r
45
46
47
48
49 startmmmmemiiiidic\rccccrrrr
50 rooooocccccooooodddddeeeee:::::     pppppaaaaatttttccccchhhhh     iiiiiddddd     tttttooooo     aaaaapppppppppplllllyyyyy     =====     00000xxxxx000001111100000000000000000000bbbbbfffff\r\r\r\r\r
51
52
53
54
55 mmmm*mi iiiiccccAcrPrrrroooo oc0ccccoooo2odddddeeeee:::::     uuuuupppppdddddaaaaattttteeeeeddddd     tttttooooo     pppppaaaaatttttccccchhhhh     iiiiiddddd     =====     00000xxxxx000001111100000000000000000000bbbbbfffff          sssssuuuuucccccccccceeeeessssssssss\r\r\r\r\r
56
57
58
59
60 \r\r\r\r\r
61
62
63
64
65 scccccppptppauuuuuSSSrSSteeeeetttettdAAAAAMMM\rMM
66 DDDDDMMMMMSSSSSRRRRR     * AP   0d   d3odddoooonnnenneeee\r\r\r
67 \r\r
68
69
70
71 stiiiiinannnniiiiritttttt____e_fdffffiiii\rid
72 ddddvvvvviiiiiddddd_____aaaaappppp(((((ssssstttttaaaaagggggeeeee11111)))))     aaaaapppppiiiiiccccciiiiiddddd:::::     0000012453\r\r\r\r\r
73
74
75
76
77 FFFF*FI IIIIDDDDADVPVVVVIIII ID0DDDD    4 ooooonnnnn     AAAAAPPPPP:::::     0000012453\r\r\r\r\r
78
79
80
81
82 started\r
83 * AP 05started\r
84 \r
85 POST: 0x38\r
86 rs780_early_setup()\r
87 fam10_optimization()\r
88 rs780_por_init\r
89 \r
90 Begin FIDVID MSR 0xc0010071 0x31c20031 0x40013440 \r
91 POST: 0x39\r
92 FIDVID on BSP, APIC_id: 00\r
93 BSP fid = 0\r
94 Wait for AP stage 1: ap_apicid = 1\r
95         readback = 1000001\r
96         common_fid(packed) = 0\r
97 Wait for AP stage 1: ap_apicid = 2\r
98         readback = 2000001\r
99         common_fid(packed) = 0\r
100 Wait for AP stage 1: ap_apicid = 3\r
101         readback = 3000001\r
102         common_fid(packed) = 0\r
103 Wait for AP stage 1: ap_apicid = 4\r
104         readback = 4000001\r
105         common_fid(packed) = 0\r
106 Wait for AP stage 1: ap_apicid = 5\r
107         readback = 5000001\r
108         common_fid(packed) = 0\r
109 common_fid = 0\r
110 POST: 0x3a\r
111 End FIDVIDMSR 0xc0010071 0x31c20031 0x40013440 \r
112 rs780_htinit cpu_ht_freq=b.\r
113 rs780_htinit: HT3 mode\r
114 ...WARM RESET...\r
115 \r
116 \r
117 \r
118 \r
119 coreboot-4.0-2026-g15127e2-dirty Wed Feb  8 14:20:17 CET 2012 starting...\r
120 \r
121 BSP Family_Model: 00100fa0 \r
122 *sysinfo range: [000cc000,000cf360]\r
123 bsp_apicid = 00 \r
124 cpu_init_detectedx = 00000000 \r
125 microcode: equivalent rev id  = 0x10a0, current patch id = 0x00000000\r
126 microcode: patch id to apply = 0x010000bf\r
127 microcode: updated to patch id = 0x010000bf  success\r
128 \r
129 POST: 0x33\r
130 cpuSetAMDMSR  done\r
131 POST: 0x34\r
132 Enter amd_ht_init()\r
133 Exit amd_ht_init()\r
134 POST: 0x35\r
135 SB900 - Early.c - get_sbdn - Start.\r
136 SB900 - Early.c - get_sbdn - End.\r
137 cpuSetAMDPCI 00 done\r
138 Prep FID/VID Node:00 \r
139 P-state info in MSRC001_0064 is invalid !!!\r
140 P-state info in MSRc0010064 is invalid !!!\r
141   F3x80: e600e681 \r
142   F3x84: 80e641e6 \r
143   F3xD4: c8810f26 \r
144   F3xD8: 03001016 \r
145   F3xDC: 0000611a \r
146 POST: 0x36\r
147 core0 started: \r
148 start_other_cores()\r
149 init node: 00  cores: 05 \r
150 Start other core - nodeid: 00  cores: 05\r
151 POST: 0x37\r
152 started ap apicid: PPPPPOOOOOSSSSSTTTTT:::::     00000xxxxx3333300000\r\r\r\r\r
153
154
155
156
157      cccccooooorrrrreeeeexxxxx:::::          ---------------     {{{{{     AAAAAPPPPPIIIIICCCCCIIIIIDDDDD     =====     0000034125     NNNNNOOOOODDDDDEEEEEIIIIIDDDDD     =====     0000000000     CCCCCOOOOORRRRREEEEEIIIIIDDDDD     =====     0000053124}}}}}     ---------------\r\r\r\r\r
158
159
160
161
162 * AmmmmmiiiPiicccc c0rrrrro1oooocccccooooodddddeeeee:::::     eeeeeqqqqquuuuuiiiiivvvvvaaaaallllleeeeennnnnttttt     rrrrreeeeevvvvv     iiiiiddddd          =====     00000xxxxx1111100000aaaaa00000,,,,,     cccccuuuuurrrrrrrrrreeeeennnnnttttt     pppppaaaaatttttccccchhhhh     iiiiiddddd     =====     00000xxxxx0000000000000000000000000000000000000000\r\r\r\r\r
163
164
165
166
167 startmemmmmiidiiicccc\rc
168 rrrrrooooocccccooooodddddeeeee:::::     pppppaaaaatttttccccchhhhh     iiiiiddddd     tttttooooo     aaaaapppppppppplllllyyyyy     =====     00000xxxxx000001111100000000000000000000bbbbbfffff\r\r\r\r\r
169
170
171
172
173 mmm*mmiiiii cAccccrrrPrrooooo c0ccccooo2oodddddeeeee:::::     uuuuupppppdddddaaaaattttteeeeeddddd     tttttooooo     pppppaaaaatttttccccchhhhh     iiiiiddddd     =====     00000xxxxx000001111100000000000000000000bbbbbfffff          sssssuuuuucccccccccceeeeessssssssss\r\r\r\r\r
174
175
176
177
178 \r\r\r\r\r
179
180
181
182
183 scccctpppcuppauuSSSuurSteeeSteeettAAAttdA\rMMMADMM
184 DDMMMDDSMMSSRSSRRRR     * AP     0 dddd3dooooonnnnneeeee\r\r\r\r\r
185
186
187
188
189 siitiiinannnniiiriitttttt_e____fffdffiiiii\rd
190 ddddvvvvviiiiiddddd_____ssssstttttaaaaagggggeeeee22222     aaaaapppppiiiiiccccciiiiiddddd:::::     0000042315\r\r\r\r\r
191
192
193
194
195 * AP 04started\r
196 * AP 05started\r
197 \r
198 POST: 0x38\r
199 rs780_early_setup()\r
200 fam10_optimization()\r
201 rs780_por_init\r
202 \r
203 Begin FIDVID MSR 0xc0010071 0x31c20031 0x40013440 \r
204 POST: 0x39\r
205 POST: 0x3a\r
206 End FIDVIDMSR 0xc0010071 0x31c20031 0x40013440 \r
207 rs780_htinit cpu_ht_freq=b.\r
208 rs780_htinit: HT3 mode\r
209 POST: 0x3b\r
210 fill_mem_ctrl()\r
211 POST: 0x40\r
212 raminit_amdmct()\r
213 raminit_amdmct begin:\r
214          DIMMPresence: DIMMValid=c\r
215          DIMMPresence: DIMMPresent=c\r
216          DIMMPresence: RegDIMMPresent=0\r
217          DIMMPresence: DimmECCPresent=0\r
218          DIMMPresence: DimmPARPresent=0\r
219          DIMMPresence: Dimmx4Present=0\r
220          DIMMPresence: Dimmx8Present=c\r
221          DIMMPresence: Dimmx16Present=0\r
222          DIMMPresence: DimmPlPresent=0\r
223          DIMMPresence: DimmDRPresent=c\r
224          DIMMPresence: DimmQRPresent=0\r
225          DIMMPresence: DATAload[0]=2\r
226          DIMMPresence: MAload[0]=10\r
227          DIMMPresence: MAdimms[0]=1\r
228          DIMMPresence: DATAload[1]=2\r
229          DIMMPresence: MAload[1]=10\r
230          DIMMPresence: MAdimms[1]=1\r
231          DIMMPresence: Status 1000\r
232          DIMMPresence: ErrStatus 0\r
233          DIMMPresence: ErrCode 0\r
234          DIMMPresence: Done\r
235 \r
236                 DCTInit_D: mct_DIMMPresence Done\r
237 SPDCalcWidth: Status 1000\r
238 SPDCalcWidth: ErrStatus 0\r
239 SPDCalcWidth: ErrCode 0\r
240 SPDCalcWidth: Done\r
241                 DCTInit_D: mct_SPDCalcWidth Done\r
242 SPDGetTCL_D: DIMMCASL 4\r
243 SPDGetTCL_D: DIMMAutoSpeed 4\r
244 SPDGetTCL_D: Status 1000\r
245 SPDGetTCL_D: ErrStatus 0\r
246 SPDGetTCL_D: ErrCode 0\r
247 SPDGetTCL_D: Done\r
248 \r
249 AutoCycTiming: Status 1000\r
250 AutoCycTiming: ErrStatus 0\r
251 AutoCycTiming: ErrCode 0\r
252 AutoCycTiming: Done\r
253 \r
254                 DCTInit_D: AutoCycTiming_D Done\r
255 SPDSetBanks: CSPresent c\r
256 SPDSetBanks: Status 1000\r
257 SPDSetBanks: ErrStatus 0\r
258 SPDSetBanks: ErrCode 0\r
259 SPDSetBanks: Done\r
260 \r
261 AfterStitch pDCTstat->NodeSysBase = 0\r
262 mct_AfterStitchMemory: pDCTstat->NodeSysLimit = ffffff\r
263 StitchMemory: Status 1000\r
264 StitchMemory: ErrStatus 0\r
265 StitchMemory: ErrCode 0\r
266 StitchMemory: Done\r
267 \r
268 InterleaveBanks_D: Status 1000\r
269 InterleaveBanks_D: ErrStatus 0\r
270 InterleaveBanks_D: ErrCode 0\r
271 InterleaveBanks_D: Done\r
272 \r
273 AutoConfig_D: DramControl: 2a06\r
274 AutoConfig_D: DramTimingLo: 90092\r
275 AutoConfig_D: DramConfigMisc: 0\r
276 AutoConfig_D: DramConfigMisc2: 0\r
277 AutoConfig_D: DramConfigLo: 10000\r
278 AutoConfig_D: DramConfigHi: f40000b\r
279 AutoConfig: Status 1000\r
280 AutoConfig: ErrStatus 0\r
281 AutoConfig: ErrCode 0\r
282 AutoConfig: Done\r
283 \r
284                 DCTInit_D: AutoConfig_D Done\r
285                 DCTInit_D: PlatformSpec_D Done\r
286                 DCTInit_D: StartupDCT_D\r
287                 DCTInit_D: mct_DIMMPresence Done\r
288 SPDCalcWidth: Status 1000\r
289 SPDCalcWidth: ErrStatus 0\r
290 SPDCalcWidth: ErrCode 0\r
291 SPDCalcWidth: Done\r
292                 DCTInit_D: mct_SPDCalcWidth Done\r
293 AutoCycTiming: Status 1000\r
294 AutoCycTiming: ErrStatus 0\r
295 AutoCycTiming: ErrCode 0\r
296 AutoCycTiming: Done\r
297 \r
298                 DCTInit_D: AutoCycTiming_D Done\r
299 SPDSetBanks: CSPresent c\r
300 SPDSetBanks: Status 1000\r
301 SPDSetBanks: ErrStatus 0\r
302 SPDSetBanks: ErrCode 0\r
303 SPDSetBanks: Done\r
304 \r
305 AfterStitch pDCTstat->NodeSysBase = 0\r
306 mct_AfterStitchMemory: pDCTstat->NodeSysLimit = 1fffffe\r
307 StitchMemory: Status 1000\r
308 StitchMemory: ErrStatus 0\r
309 StitchMemory: ErrCode 0\r
310 StitchMemory: Done\r
311 \r
312 InterleaveBanks_D: Status 1000\r
313 InterleaveBanks_D: ErrStatus 0\r
314 InterleaveBanks_D: ErrCode 0\r
315 InterleaveBanks_D: Done\r
316 \r
317 AutoConfig_D: DramControl: 2a06\r
318 AutoConfig_D: DramTimingLo: 90092\r
319 AutoConfig_D: DramConfigMisc: 0\r
320 AutoConfig_D: DramConfigMisc2: 0\r
321 AutoConfig_D: DramConfigLo: 10000\r
322 AutoConfig_D: DramConfigHi: f40000b\r
323 AutoConfig: Status 1000\r
324 AutoConfig: ErrStatus 0\r
325 AutoConfig: ErrCode 0\r
326 AutoConfig: Done\r
327 \r
328                 DCTInit_D: AutoConfig_D Done\r
329                 DCTInit_D: PlatformSpec_D Done\r
330                 DCTInit_D: StartupDCT_D\r
331 mctAutoInitMCT_D: SyncDCTsReady_D\r
332 mctAutoInitMCT_D: HTMemMapInit_D\r
333  Node: 00  base: 00  limit: 1ffffff  BottomIO: c00000\r
334  Node: 00  base: 03  limit: 23fffff \r
335  Node: 01  base: 00  limit: 00 \r
336  Node: 02  base: 00  limit: 00 \r
337  Node: 03  base: 00  limit: 00 \r
338  Node: 04  base: 00  limit: 00 \r
339  Node: 05  base: 00  limit: 00 \r
340  Node: 06  base: 00  limit: 00 \r
341  Node: 07  base: 00  limit: 00 \r
342 mctAutoInitMCT_D: CPUMemTyping_D\r
343          CPUMemTyping: Cache32bTOP:c00000\r
344          CPUMemTyping: Bottom32bIO:c00000\r
345          CPUMemTyping: Bottom40bIO:2400000\r
346 mctAutoInitMCT_D: DQSTiming_D\r
347 TrainRcvrEn: Status 1100\r
348 TrainRcvrEn: ErrStatus 0\r
349 TrainRcvrEn: ErrCode 0\r
350 TrainRcvrEn: Done\r
351 \r
352 TrainDQSRdWrPos: Status 1100\r
353 TrainDQSRdWrPos: TrainErrors 0\r
354 TrainDQSRdWrPos: ErrStatus 0\r
355 TrainDQSRdWrPos: ErrCode 0\r
356 TrainDQSRdWrPos: Done\r
357 \r
358 TrainDQSRdWrPos: Status 1100\r
359 TrainDQSRdWrPos: TrainErrors 0\r
360 TrainDQSRdWrPos: ErrStatus 0\r
361 TrainDQSRdWrPos: ErrCode 0\r
362 TrainDQSRdWrPos: Done\r
363 \r
364 TrainDQSRdWrPos: Status 1100\r
365 TrainDQSRdWrPos: TrainErrors 0\r
366 TrainDQSRdWrPos: ErrStatus 0\r
367 TrainDQSRdWrPos: ErrCode 0\r
368 TrainDQSRdWrPos: Done\r
369 \r
370 TrainDQSRdWrPos: Status 1100\r
371 TrainDQSRdWrPos: TrainErrors 0\r
372 TrainDQSRdWrPos: ErrStatus 0\r
373 TrainDQSRdWrPos: ErrCode 0\r
374 TrainDQSRdWrPos: Done\r
375 \r
376 mctAutoInitMCT_D: UMAMemTyping_D\r
377 mctAutoInitMCT_D: :OtherTiming\r
378 InterleaveNodes_D: Status 1100\r
379 InterleaveNodes_D: ErrStatus 0\r
380 InterleaveNodes_D: ErrCode 0\r
381 InterleaveNodes_D: Done\r
382 \r
383 InterleaveChannels_D: Node 0\r
384 InterleaveChannels_D: Status 1100\r
385 InterleaveChannels_D: ErrStatus 0\r
386 InterleaveChannels_D: ErrCode 0\r
387 InterleaveChannels_D: Node 1\r
388 InterleaveChannels_D: Status 1000\r
389 InterleaveChannels_D: ErrStatus 0\r
390 InterleaveChannels_D: ErrCode 0\r
391 InterleaveChannels_D: Node 2\r
392 InterleaveChannels_D: Status 1000\r
393 InterleaveChannels_D: ErrStatus 0\r
394 InterleaveChannels_D: ErrCode 0\r
395 InterleaveChannels_D: Node 3\r
396 InterleaveChannels_D: Status 1000\r
397 InterleaveChannels_D: ErrStatus 0\r
398 InterleaveChannels_D: ErrCode 0\r
399 InterleaveChannels_D: Node 4\r
400 InterleaveChannels_D: Status 1000\r
401 InterleaveChannels_D: ErrStatus 0\r
402 InterleaveChannels_D: ErrCode 0\r
403 InterleaveChannels_D: Node 5\r
404 InterleaveChannels_D: Status 1000\r
405 InterleaveChannels_D: ErrStatus 0\r
406 InterleaveChannels_D: ErrCode 0\r
407 InterleaveChannels_D: Node 6\r
408 InterleaveChannels_D: Status 1000\r
409 InterleaveChannels_D: ErrStatus 0\r
410 InterleaveChannels_D: ErrCode 0\r
411 InterleaveChannels_D: Node 7\r
412 InterleaveChannels_D: Status 1000\r
413 InterleaveChannels_D: ErrStatus 0\r
414 InterleaveChannels_D: ErrCode 0\r
415 InterleaveChannels_D: Done\r
416 \r
417 mctAutoInitMCT_D: ECCInit_D\r
418 All Done\r
419 raminit_amdmct end:\r
420 POST: 0x41\r
421 POST: 0x42\r
422 v_esp=000cbef8\r
423 testx = 5a5a5a5a\r
424 Copying data from cache to RAM -- switching to use RAM as stack... Done\r
425 testx = 5a5a5a5a\r
426 Disabling cache as ram now \r
427 Clearing initial memory region: Done\r
428 Loading image.\r
429 Searching for fallback/coreboot_ram\r
430 Check cmos_layout.bin\r
431 Check fallback/romstage\r
432 Check fallback/coreboot_ram\r
433 Stage: loading fallback/coreboot_ram @ 0x200000 (1277952 bytes), entry @ 0x200000\r
434 Stage: done loading.\r
435 Jumping to image.\r
436 POST: 0x80\r
437 POST: 0x39\r
438 coreboot-4.0-2026-g15127e2-dirty Wed Feb  8 14:20:17 CET 2012 booting...\r
439 POST: 0x40\r
440 Enumerating buses...\r
441 Show all devs...Before device enumeration.\r
442 Root Device: enabled 1\r
443 APIC_CLUSTER: 0: enabled 1\r
444 APIC: 00: enabled 1\r
445 PCI_DOMAIN: 0000: enabled 1\r
446 PCI: 00:18.0: enabled 1\r
447 PCI: 00:00.0: enabled 1\r
448 PCI: 00:02.0: enabled 1\r
449 PCI: 00:03.0: enabled 0\r
450 PCI: 00:04.0: enabled 1\r
451 PCI: 00:05.0: enabled 0\r
452 PCI: 00:06.0: enabled 0\r
453 PCI: 00:07.0: enabled 0\r
454 PCI: 00:08.0: enabled 0\r
455 PCI: 00:09.0: enabled 1\r
456 PCI: 00:0a.0: enabled 1\r
457 PCI: 00:11.0: enabled 1\r
458 PCI: 00:12.0: enabled 1\r
459 PCI: 00:12.2: enabled 1\r
460 PCI: 00:13.0: enabled 1\r
461 PCI: 00:13.2: enabled 1\r
462 PCI: 00:14.0: enabled 1\r
463 I2C: 00:50: enabled 1\r
464 I2C: 00:51: enabled 1\r
465 I2C: 00:52: enabled 1\r
466 I2C: 00:53: enabled 1\r
467 PCI: 00:14.1: enabled 1\r
468 PCI: 00:14.2: enabled 1\r
469 PCI: 00:14.3: enabled 1\r
470 PNP: 002e.0: enabled 0\r
471 PNP: 002e.1: enabled 0\r
472 PNP: 002e.2: enabled 1\r
473 PNP: 002e.3: enabled 1\r
474 PNP: 002e.5: enabled 1\r
475 PNP: 002e.6: enabled 0\r
476 PNP: 002e.7: enabled 0\r
477 PNP: 002e.8: enabled 0\r
478 PNP: 002e.9: enabled 0\r
479 PNP: 002e.a: enabled 0\r
480 PNP: 002e.b: enabled 1\r
481 PCI: 00:14.4: enabled 0\r
482 PCI: 00:14.5: enabled 1\r
483 PCI: 00:14.6: enabled 0\r
484 PCI: 00:15.0: enabled 1\r
485 PCI: 00:15.1: enabled 1\r
486 PCI: 00:15.2: enabled 1\r
487 PCI: 00:15.3: enabled 1\r
488 PCI: 00:16.0: enabled 1\r
489 PCI: 00:16.2: enabled 1\r
490 PCI: 00:18.1: enabled 1\r
491 PCI: 00:18.2: enabled 1\r
492 PCI: 00:18.3: enabled 1\r
493 PCI: 00:18.4: enabled 1\r
494 Compare with tree...\r
495 Root Device: enabled 1\r
496  APIC_CLUSTER: 0: enabled 1\r
497   APIC: 00: enabled 1\r
498  PCI_DOMAIN: 0000: enabled 1\r
499   PCI: 00:18.0: enabled 1\r
500    PCI: 00:00.0: enabled 1\r
501    PCI: 00:02.0: enabled 1\r
502    PCI: 00:03.0: enabled 0\r
503    PCI: 00:04.0: enabled 1\r
504    PCI: 00:05.0: enabled 0\r
505    PCI: 00:06.0: enabled 0\r
506    PCI: 00:07.0: enabled 0\r
507    PCI: 00:08.0: enabled 0\r
508    PCI: 00:09.0: enabled 1\r
509    PCI: 00:0a.0: enabled 1\r
510    PCI: 00:11.0: enabled 1\r
511    PCI: 00:12.0: enabled 1\r
512    PCI: 00:12.2: enabled 1\r
513    PCI: 00:13.0: enabled 1\r
514    PCI: 00:13.2: enabled 1\r
515    PCI: 00:14.0: enabled 1\r
516     I2C: 00:50: enabled 1\r
517     I2C: 00:51: enabled 1\r
518     I2C: 00:52: enabled 1\r
519     I2C: 00:53: enabled 1\r
520    PCI: 00:14.1: enabled 1\r
521    PCI: 00:14.2: enabled 1\r
522    PCI: 00:14.3: enabled 1\r
523     PNP: 002e.0: enabled 0\r
524     PNP: 002e.1: enabled 0\r
525     PNP: 002e.2: enabled 1\r
526     PNP: 002e.3: enabled 1\r
527     PNP: 002e.5: enabled 1\r
528     PNP: 002e.6: enabled 0\r
529     PNP: 002e.7: enabled 0\r
530     PNP: 002e.8: enabled 0\r
531     PNP: 002e.9: enabled 0\r
532     PNP: 002e.a: enabled 0\r
533     PNP: 002e.b: enabled 1\r
534    PCI: 00:14.4: enabled 0\r
535    PCI: 00:14.5: enabled 1\r
536    PCI: 00:14.6: enabled 0\r
537    PCI: 00:15.0: enabled 1\r
538    PCI: 00:15.1: enabled 1\r
539    PCI: 00:15.2: enabled 1\r
540    PCI: 00:15.3: enabled 1\r
541    PCI: 00:16.0: enabled 1\r
542    PCI: 00:16.2: enabled 1\r
543   PCI: 00:18.1: enabled 1\r
544   PCI: 00:18.2: enabled 1\r
545   PCI: 00:18.3: enabled 1\r
546   PCI: 00:18.4: enabled 1\r
547 Mainboard ASUS M5A99X-EVO Enable. dev=0x00232294\r
548 Enumerating buses... starting with root now\r
549 scan_static_bus for Root Device\r
550 APIC_CLUSTER: 0 enabled\r
551 PCI_DOMAIN: 0000 enabled\r
552 APIC_CLUSTER: 0 scanning...\r
553 cpu_bus_scan: starting...\r
554   PCI: 00:18.3 siblings=5\r
555 CPU: APIC: 00 enabled\r
556 CPU: APIC: 01 enabled\r
557 CPU: APIC: 02 enabled\r
558 CPU: APIC: 03 enabled\r
559 CPU: APIC: 04 enabled\r
560 CPU: APIC: 05 enabled\r
561 cpu_bus_scan: done.\r
562 PCI_DOMAIN: 0000 scanning...\r
563 PCI: pci_scan_bus for bus 00\r
564 POST: 0x24\r
565 pci_scan_bus: before pci_scan_get_dev! devfn: 192\r
566 pci_scan_bus: after  pci_scan_get_dev!\r
567 pci_scan_bus: before pci_probe_dev!\r
568 PCI: 00:18.0 [1022/1200] bus ops\r
569 PCI: 00:18.0 [1022/1200] enabled\r
570 pci_scan_bus: after  pci_probe_dev!\r
571 \r
572 pci_scan_bus: before pci_scan_get_dev! devfn: 193\r
573 pci_scan_bus: after  pci_scan_get_dev!\r
574 pci_scan_bus: before pci_probe_dev!\r
575 PCI: 00:18.1 [1022/1201] enabled\r
576 pci_scan_bus: after  pci_probe_dev!\r
577 \r
578 pci_scan_bus: before pci_scan_get_dev! devfn: 194\r
579 pci_scan_bus: after  pci_scan_get_dev!\r
580 pci_scan_bus: before pci_probe_dev!\r
581 PCI: 00:18.2 [1022/1202] enabled\r
582 pci_scan_bus: after  pci_probe_dev!\r
583 \r
584 pci_scan_bus: before pci_scan_get_dev! devfn: 195\r
585 pci_scan_bus: after  pci_scan_get_dev!\r
586 pci_scan_bus: before pci_probe_dev!\r
587 PCI: 00:18.3 [1022/1203] ops\r
588 PCI: 00:18.3 [1022/1203] enabled\r
589 pci_scan_bus: after  pci_probe_dev!\r
590 \r
591 pci_scan_bus: before pci_scan_get_dev! devfn: 196\r
592 pci_scan_bus: after  pci_scan_get_dev!\r
593 pci_scan_bus: before pci_probe_dev!\r
594 PCI: 00:18.4 [1022/1204] enabled\r
595 pci_scan_bus: after  pci_probe_dev!\r
596 \r
597 pci_scan_bus: before pci_scan_get_dev! devfn: 197\r
598 pci_scan_bus: after  pci_scan_get_dev!\r
599 pci_scan_bus: before pci_probe_dev!\r
600 pci_scan_bus: after  pci_probe_dev!\r
601 \r
602 pci_scan_bus: before pci_scan_get_dev! devfn: 198\r
603 pci_scan_bus: after  pci_scan_get_dev!\r
604 pci_scan_bus: before pci_probe_dev!\r
605 pci_scan_bus: after  pci_probe_dev!\r
606 \r
607 pci_scan_bus: before pci_scan_get_dev! devfn: 199\r
608 pci_scan_bus: after  pci_scan_get_dev!\r
609 pci_scan_bus: before pci_probe_dev!\r
610 pci_scan_bus: after  pci_probe_dev!\r
611 \r
612 pci_scan_bus: before pci_scan_get_dev! devfn: 200\r
613 pci_scan_bus: after  pci_scan_get_dev!\r
614 pci_scan_bus: before pci_probe_dev!\r
615 pci_scan_bus: after  pci_probe_dev!\r
616 \r
617 pci_scan_bus: before pci_scan_get_dev! devfn: 201\r
618 pci_scan_bus: after  pci_scan_get_dev!\r
619 pci_scan_bus: before pci_probe_dev!\r
620 pci_scan_bus: after  pci_probe_dev!\r
621 \r
622 pci_scan_bus: before pci_scan_get_dev! devfn: 202\r
623 pci_scan_bus: after  pci_scan_get_dev!\r
624 pci_scan_bus: before pci_probe_dev!\r
625 pci_scan_bus: after  pci_probe_dev!\r
626 \r
627 pci_scan_bus: before pci_scan_get_dev! devfn: 203\r
628 pci_scan_bus: after  pci_scan_get_dev!\r
629 pci_scan_bus: before pci_probe_dev!\r
630 pci_scan_bus: after  pci_probe_dev!\r
631 \r
632 pci_scan_bus: before pci_scan_get_dev! devfn: 204\r
633 pci_scan_bus: after  pci_scan_get_dev!\r
634 pci_scan_bus: before pci_probe_dev!\r
635 pci_scan_bus: after  pci_probe_dev!\r
636 \r
637 pci_scan_bus: before pci_scan_get_dev! devfn: 205\r
638 pci_scan_bus: after  pci_scan_get_dev!\r
639 pci_scan_bus: before pci_probe_dev!\r
640 pci_scan_bus: after  pci_probe_dev!\r
641 \r
642 pci_scan_bus: before pci_scan_get_dev! devfn: 206\r
643 pci_scan_bus: after  pci_scan_get_dev!\r
644 pci_scan_bus: before pci_probe_dev!\r
645 pci_scan_bus: after  pci_probe_dev!\r
646 \r
647 pci_scan_bus: before pci_scan_get_dev! devfn: 207\r
648 pci_scan_bus: after  pci_scan_get_dev!\r
649 pci_scan_bus: before pci_probe_dev!\r
650 pci_scan_bus: after  pci_probe_dev!\r
651 \r
652 pci_scan_bus: before pci_scan_get_dev! devfn: 208\r
653 pci_scan_bus: after  pci_scan_get_dev!\r
654 pci_scan_bus: before pci_probe_dev!\r
655 pci_scan_bus: after  pci_probe_dev!\r
656 \r
657 pci_scan_bus: before pci_scan_get_dev! devfn: 209\r
658 pci_scan_bus: after  pci_scan_get_dev!\r
659 pci_scan_bus: before pci_probe_dev!\r
660 pci_scan_bus: after  pci_probe_dev!\r
661 \r
662 pci_scan_bus: before pci_scan_get_dev! devfn: 210\r
663 pci_scan_bus: after  pci_scan_get_dev!\r
664 pci_scan_bus: before pci_probe_dev!\r
665 pci_scan_bus: after  pci_probe_dev!\r
666 \r
667 pci_scan_bus: before pci_scan_get_dev! devfn: 211\r
668 pci_scan_bus: after  pci_scan_get_dev!\r
669 pci_scan_bus: before pci_probe_dev!\r
670 pci_scan_bus: after  pci_probe_dev!\r
671 \r
672 pci_scan_bus: before pci_scan_get_dev! devfn: 212\r
673 pci_scan_bus: after  pci_scan_get_dev!\r
674 pci_scan_bus: before pci_probe_dev!\r
675 pci_scan_bus: after  pci_probe_dev!\r
676 \r
677 pci_scan_bus: before pci_scan_get_dev! devfn: 213\r
678 pci_scan_bus: after  pci_scan_get_dev!\r
679 pci_scan_bus: before pci_probe_dev!\r
680 pci_scan_bus: after  pci_probe_dev!\r
681 \r
682 pci_scan_bus: before pci_scan_get_dev! devfn: 214\r
683 pci_scan_bus: after  pci_scan_get_dev!\r
684 pci_scan_bus: before pci_probe_dev!\r
685 pci_scan_bus: after  pci_probe_dev!\r
686 \r
687 pci_scan_bus: before pci_scan_get_dev! devfn: 215\r
688 pci_scan_bus: after  pci_scan_get_dev!\r
689 pci_scan_bus: before pci_probe_dev!\r
690 pci_scan_bus: after  pci_probe_dev!\r
691 \r
692 pci_scan_bus: before pci_scan_get_dev! devfn: 216\r
693 pci_scan_bus: after  pci_scan_get_dev!\r
694 pci_scan_bus: before pci_probe_dev!\r
695 pci_scan_bus: after  pci_probe_dev!\r
696 \r
697 pci_scan_bus: before pci_scan_get_dev! devfn: 217\r
698 pci_scan_bus: after  pci_scan_get_dev!\r
699 pci_scan_bus: before pci_probe_dev!\r
700 pci_scan_bus: after  pci_probe_dev!\r
701 \r
702 pci_scan_bus: before pci_scan_get_dev! devfn: 218\r
703 pci_scan_bus: after  pci_scan_get_dev!\r
704 pci_scan_bus: before pci_probe_dev!\r
705 pci_scan_bus: after  pci_probe_dev!\r
706 \r
707 pci_scan_bus: before pci_scan_get_dev! devfn: 219\r
708 pci_scan_bus: after  pci_scan_get_dev!\r
709 pci_scan_bus: before pci_probe_dev!\r
710 pci_scan_bus: after  pci_probe_dev!\r
711 \r
712 pci_scan_bus: before pci_scan_get_dev! devfn: 220\r
713 pci_scan_bus: after  pci_scan_get_dev!\r
714 pci_scan_bus: before pci_probe_dev!\r
715 pci_scan_bus: after  pci_probe_dev!\r
716 \r
717 pci_scan_bus: before pci_scan_get_dev! devfn: 221\r
718 pci_scan_bus: after  pci_scan_get_dev!\r
719 pci_scan_bus: before pci_probe_dev!\r
720 pci_scan_bus: after  pci_probe_dev!\r
721 \r
722 pci_scan_bus: before pci_scan_get_dev! devfn: 222\r
723 pci_scan_bus: after  pci_scan_get_dev!\r
724 pci_scan_bus: before pci_probe_dev!\r
725 pci_scan_bus: after  pci_probe_dev!\r
726 \r
727 pci_scan_bus: before pci_scan_get_dev! devfn: 223\r
728 pci_scan_bus: after  pci_scan_get_dev!\r
729 pci_scan_bus: before pci_probe_dev!\r
730 pci_scan_bus: after  pci_probe_dev!\r
731 \r
732 pci_scan_bus: before pci_scan_get_dev! devfn: 224\r
733 pci_scan_bus: after  pci_scan_get_dev!\r
734 pci_scan_bus: before pci_probe_dev!\r
735 pci_scan_bus: after  pci_probe_dev!\r
736 \r
737 pci_scan_bus: before pci_scan_get_dev! devfn: 225\r
738 pci_scan_bus: after  pci_scan_get_dev!\r
739 pci_scan_bus: before pci_probe_dev!\r
740 pci_scan_bus: after  pci_probe_dev!\r
741 \r
742 pci_scan_bus: before pci_scan_get_dev! devfn: 226\r
743 pci_scan_bus: after  pci_scan_get_dev!\r
744 pci_scan_bus: before pci_probe_dev!\r
745 pci_scan_bus: after  pci_probe_dev!\r
746 \r
747 pci_scan_bus: before pci_scan_get_dev! devfn: 227\r
748 pci_scan_bus: after  pci_scan_get_dev!\r
749 pci_scan_bus: before pci_probe_dev!\r
750 pci_scan_bus: after  pci_probe_dev!\r
751 \r
752 pci_scan_bus: before pci_scan_get_dev! devfn: 228\r
753 pci_scan_bus: after  pci_scan_get_dev!\r
754 pci_scan_bus: before pci_probe_dev!\r
755 pci_scan_bus: after  pci_probe_dev!\r
756 \r
757 pci_scan_bus: before pci_scan_get_dev! devfn: 229\r
758 pci_scan_bus: after  pci_scan_get_dev!\r
759 pci_scan_bus: before pci_probe_dev!\r
760 pci_scan_bus: after  pci_probe_dev!\r
761 \r
762 pci_scan_bus: before pci_scan_get_dev! devfn: 230\r
763 pci_scan_bus: after  pci_scan_get_dev!\r
764 pci_scan_bus: before pci_probe_dev!\r
765 pci_scan_bus: after  pci_probe_dev!\r
766 \r
767 pci_scan_bus: before pci_scan_get_dev! devfn: 231\r
768 pci_scan_bus: after  pci_scan_get_dev!\r
769 pci_scan_bus: before pci_probe_dev!\r
770 pci_scan_bus: after  pci_probe_dev!\r
771 \r
772 pci_scan_bus: before pci_scan_get_dev! devfn: 232\r
773 pci_scan_bus: after  pci_scan_get_dev!\r
774 pci_scan_bus: before pci_probe_dev!\r
775 pci_scan_bus: after  pci_probe_dev!\r
776 \r
777 pci_scan_bus: before pci_scan_get_dev! devfn: 233\r
778 pci_scan_bus: after  pci_scan_get_dev!\r
779 pci_scan_bus: before pci_probe_dev!\r
780 pci_scan_bus: after  pci_probe_dev!\r
781 \r
782 pci_scan_bus: before pci_scan_get_dev! devfn: 234\r
783 pci_scan_bus: after  pci_scan_get_dev!\r
784 pci_scan_bus: before pci_probe_dev!\r
785 pci_scan_bus: after  pci_probe_dev!\r
786 \r
787 pci_scan_bus: before pci_scan_get_dev! devfn: 235\r
788 pci_scan_bus: after  pci_scan_get_dev!\r
789 pci_scan_bus: before pci_probe_dev!\r
790 pci_scan_bus: after  pci_probe_dev!\r
791 \r
792 pci_scan_bus: before pci_scan_get_dev! devfn: 236\r
793 pci_scan_bus: after  pci_scan_get_dev!\r
794 pci_scan_bus: before pci_probe_dev!\r
795 pci_scan_bus: after  pci_probe_dev!\r
796 \r
797 pci_scan_bus: before pci_scan_get_dev! devfn: 237\r
798 pci_scan_bus: after  pci_scan_get_dev!\r
799 pci_scan_bus: before pci_probe_dev!\r
800 pci_scan_bus: after  pci_probe_dev!\r
801 \r
802 pci_scan_bus: before pci_scan_get_dev! devfn: 238\r
803 pci_scan_bus: after  pci_scan_get_dev!\r
804 pci_scan_bus: before pci_probe_dev!\r
805 pci_scan_bus: after  pci_probe_dev!\r
806 \r
807 pci_scan_bus: before pci_scan_get_dev! devfn: 239\r
808 pci_scan_bus: after  pci_scan_get_dev!\r
809 pci_scan_bus: before pci_probe_dev!\r
810 pci_scan_bus: after  pci_probe_dev!\r
811 \r
812 pci_scan_bus: before pci_scan_get_dev! devfn: 240\r
813 pci_scan_bus: after  pci_scan_get_dev!\r
814 pci_scan_bus: before pci_probe_dev!\r
815 pci_scan_bus: after  pci_probe_dev!\r
816 \r
817 pci_scan_bus: before pci_scan_get_dev! devfn: 241\r
818 pci_scan_bus: after  pci_scan_get_dev!\r
819 pci_scan_bus: before pci_probe_dev!\r
820 pci_scan_bus: after  pci_probe_dev!\r
821 \r
822 pci_scan_bus: before pci_scan_get_dev! devfn: 242\r
823 pci_scan_bus: after  pci_scan_get_dev!\r
824 pci_scan_bus: before pci_probe_dev!\r
825 pci_scan_bus: after  pci_probe_dev!\r
826 \r
827 pci_scan_bus: before pci_scan_get_dev! devfn: 243\r
828 pci_scan_bus: after  pci_scan_get_dev!\r
829 pci_scan_bus: before pci_probe_dev!\r
830 pci_scan_bus: after  pci_probe_dev!\r
831 \r
832 pci_scan_bus: before pci_scan_get_dev! devfn: 244\r
833 pci_scan_bus: after  pci_scan_get_dev!\r
834 pci_scan_bus: before pci_probe_dev!\r
835 pci_scan_bus: after  pci_probe_dev!\r
836 \r
837 pci_scan_bus: before pci_scan_get_dev! devfn: 245\r
838 pci_scan_bus: after  pci_scan_get_dev!\r
839 pci_scan_bus: before pci_probe_dev!\r
840 pci_scan_bus: after  pci_probe_dev!\r
841 \r
842 pci_scan_bus: before pci_scan_get_dev! devfn: 246\r
843 pci_scan_bus: after  pci_scan_get_dev!\r
844 pci_scan_bus: before pci_probe_dev!\r
845 pci_scan_bus: after  pci_probe_dev!\r
846 \r
847 pci_scan_bus: before pci_scan_get_dev! devfn: 247\r
848 pci_scan_bus: after  pci_scan_get_dev!\r
849 pci_scan_bus: before pci_probe_dev!\r
850 pci_scan_bus: after  pci_probe_dev!\r
851 \r
852 pci_scan_bus: before pci_scan_get_dev! devfn: 248\r
853 pci_scan_bus: after  pci_scan_get_dev!\r
854 pci_scan_bus: before pci_probe_dev!\r
855 pci_scan_bus: after  pci_probe_dev!\r
856 \r
857 pci_scan_bus: before pci_scan_get_dev! devfn: 249\r
858 pci_scan_bus: after  pci_scan_get_dev!\r
859 pci_scan_bus: before pci_probe_dev!\r
860 pci_scan_bus: after  pci_probe_dev!\r
861 \r
862 pci_scan_bus: before pci_scan_get_dev! devfn: 250\r
863 pci_scan_bus: after  pci_scan_get_dev!\r
864 pci_scan_bus: before pci_probe_dev!\r
865 pci_scan_bus: after  pci_probe_dev!\r
866 \r
867 pci_scan_bus: before pci_scan_get_dev! devfn: 251\r
868 pci_scan_bus: after  pci_scan_get_dev!\r
869 pci_scan_bus: before pci_probe_dev!\r
870 pci_scan_bus: after  pci_probe_dev!\r
871 \r
872 pci_scan_bus: before pci_scan_get_dev! devfn: 252\r
873 pci_scan_bus: after  pci_scan_get_dev!\r
874 pci_scan_bus: before pci_probe_dev!\r
875 pci_scan_bus: after  pci_probe_dev!\r
876 \r
877 pci_scan_bus: before pci_scan_get_dev! devfn: 253\r
878 pci_scan_bus: after  pci_scan_get_dev!\r
879 pci_scan_bus: before pci_probe_dev!\r
880 pci_scan_bus: after  pci_probe_dev!\r
881 \r
882 pci_scan_bus: before pci_scan_get_dev! devfn: 254\r
883 pci_scan_bus: after  pci_scan_get_dev!\r
884 pci_scan_bus: before pci_probe_dev!\r
885 pci_scan_bus: after  pci_probe_dev!\r
886 \r
887 pci_scan_bus: before pci_scan_get_dev! devfn: 255\r
888 pci_scan_bus: after  pci_scan_get_dev!\r
889 pci_scan_bus: before pci_probe_dev!\r
890 pci_scan_bus: after  pci_probe_dev!\r
891 \r
892 POST: 0x25\r
893 amdfam10_scan_chains: starting...\r
894 amdfam10_scan_chains: link: 00232608\r
895 amdfam10_scan_chain: starting...\r
896 amdfam10_scan_chain: link_type: 0x00000007\r
897 amdfam10_scan_chain: link_type: 0x00000007\r
898 amdfam10_scan_chain: before get_ht_c_index\r
899 amdfam10_scan_chain: after  get_ht_c_index\r
900 amdfam10_scan_chain: before set_config_map_reg\r
901 amdfam10_scan_chain: after  set_config_map_reg\r
902 amdfam10_scan_chain: before hypertransport_scan_chain\r
903 hypertransport_scan_chain: before ht_collapse_early_enumeration\r
904 hypertransport_scan_chain: after  ht_collapse_early_enumeration\r
905 hypertransport_scan_chain: before ht_scan_get_devs\r
906 hypertransport_scan_chain: after  ht_scan_get_devs\r
907 hypertransport_scan_chain: before pci_probe_dev\r
908 PCI: Using configuration type 1\r
909 rs780_enable: dev=00232860, VID_DID=0x5a141002\r
910 Bus-0, Dev-0, Fun-0.\r
911 enable_pcie_bar3()\r
912 addr=e0000000,bus=0,devfn=40\r
913 gpp_sb_init nb_dev=0x0, dev=0x40, port=0x8\r
914 NB_PCI_REG04 = 2.\r
915 NB_PCI_REG84 = 3000095.\r
916 NB_PCI_REG4C = 52042.\r
917 rs780_enable: done\r
918 PCI: 00:00.0 [1002/5a14] enabled\r
919 hypertransport_scan_chain: after  pci_probe_dev\r
920 hypertransport_scan_chain: before ht_lookup_slave_capability\r
921 Capability: type 0x08 @ 0xf0\r
922 flags: 0xa803\r
923 Capability: type 0x08 @ 0xf0\r
924 Capability: type 0x08 @ 0xc4\r
925 flags: 0x0281\r
926 hypertransport_scan_chain: after  ht_lookup_slave_capability\r
927 hypertransport_scan_chain: end_of_chain.  w00t!\r
928 hypertransport_scan_chain: before pci_scan_bus!\r
929 PCI: pci_scan_bus for bus 00\r
930 PCI: pci_scan_bus limits devfn 0 - devfn ffffffff\r
931 PCI: pci_scan_bus upper limit too big. Using 0xff.\r
932 POST: 0x24\r
933 pci_scan_bus: before pci_scan_get_dev! devfn: 0\r
934 pci_scan_bus: after  pci_scan_get_dev!\r
935 pci_scan_bus: before pci_probe_dev!\r
936 rs780_enable: dev=00232860, VID_DID=0x5a141002\r
937 Bus-0, Dev-0, Fun-0.\r
938 enable_pcie_bar3()\r
939 gpp_sb_init nb_dev=0x0, dev=0x40, port=0x8\r
940 NB_PCI_REG04 = 2.\r
941 NB_PCI_REG84 = 3000095.\r
942 NB_PCI_REG4C = 52042.\r
943 rs780_enable: done\r
944 PCI: 00:00.0 [1002/5a14] enabled\r
945 pci_scan_bus: after  pci_probe_dev!\r
946 \r
947 pci_scan_bus: before pci_scan_get_dev! devfn: 1\r
948 pci_scan_bus: after  pci_scan_get_dev!\r
949 pci_scan_bus: before pci_probe_dev!\r
950 pci_scan_bus: after  pci_probe_dev!\r
951 \r
952 pci_scan_bus: before pci_scan_get_dev! devfn: 2\r
953 pci_scan_bus: after  pci_scan_get_dev!\r
954 pci_scan_bus: before pci_probe_dev!\r
955 pci_scan_bus: after  pci_probe_dev!\r
956 \r
957 pci_scan_bus: before pci_scan_get_dev! devfn: 3\r
958 pci_scan_bus: after  pci_scan_get_dev!\r
959 pci_scan_bus: before pci_probe_dev!\r
960 pci_scan_bus: after  pci_probe_dev!\r
961 \r
962 pci_scan_bus: before pci_scan_get_dev! devfn: 4\r
963 pci_scan_bus: after  pci_scan_get_dev!\r
964 pci_scan_bus: before pci_probe_dev!\r
965 pci_scan_bus: after  pci_probe_dev!\r
966 \r
967 pci_scan_bus: before pci_scan_get_dev! devfn: 5\r
968 pci_scan_bus: after  pci_scan_get_dev!\r
969 pci_scan_bus: before pci_probe_dev!\r
970 pci_scan_bus: after  pci_probe_dev!\r
971 \r
972 pci_scan_bus: before pci_scan_get_dev! devfn: 6\r
973 pci_scan_bus: after  pci_scan_get_dev!\r
974 pci_scan_bus: before pci_probe_dev!\r
975 pci_scan_bus: after  pci_probe_dev!\r
976 \r
977 pci_scan_bus: before pci_scan_get_dev! devfn: 7\r
978 pci_scan_bus: after  pci_scan_get_dev!\r
979 pci_scan_bus: before pci_probe_dev!\r
980 pci_scan_bus: after  pci_probe_dev!\r
981 \r
982 pci_scan_bus: before pci_scan_get_dev! devfn: 8\r
983 pci_scan_bus: after  pci_scan_get_dev!\r
984 pci_scan_bus: before pci_probe_dev!\r
985 pci_scan_bus: after  pci_probe_dev!\r
986 \r
987 pci_scan_bus: before pci_scan_get_dev! devfn: 9\r
988 pci_scan_bus: after  pci_scan_get_dev!\r
989 pci_scan_bus: before pci_probe_dev!\r
990 pci_scan_bus: after  pci_probe_dev!\r
991 \r
992 pci_scan_bus: before pci_scan_get_dev! devfn: 10\r
993 pci_scan_bus: after  pci_scan_get_dev!\r
994 pci_scan_bus: before pci_probe_dev!\r
995 pci_scan_bus: after  pci_probe_dev!\r
996 \r
997 pci_scan_bus: before pci_scan_get_dev! devfn: 11\r
998 pci_scan_bus: after  pci_scan_get_dev!\r
999 pci_scan_bus: before pci_probe_dev!\r
1000 pci_scan_bus: after  pci_probe_dev!\r
1001 \r
1002 pci_scan_bus: before pci_scan_get_dev! devfn: 12\r
1003 pci_scan_bus: after  pci_scan_get_dev!\r
1004 pci_scan_bus: before pci_probe_dev!\r
1005 pci_scan_bus: after  pci_probe_dev!\r
1006 \r
1007 pci_scan_bus: before pci_scan_get_dev! devfn: 13\r
1008 pci_scan_bus: after  pci_scan_get_dev!\r
1009 pci_scan_bus: before pci_probe_dev!\r
1010 pci_scan_bus: after  pci_probe_dev!\r
1011 \r
1012 pci_scan_bus: before pci_scan_get_dev! devfn: 14\r
1013 pci_scan_bus: after  pci_scan_get_dev!\r
1014 pci_scan_bus: before pci_probe_dev!\r
1015 pci_scan_bus: after  pci_probe_dev!\r
1016 \r
1017 pci_scan_bus: before pci_scan_get_dev! devfn: 15\r
1018 pci_scan_bus: after  pci_scan_get_dev!\r
1019 pci_scan_bus: before pci_probe_dev!\r
1020 pci_scan_bus: after  pci_probe_dev!\r
1021 \r
1022 pci_scan_bus: before pci_scan_get_dev! devfn: 16\r
1023 pci_scan_bus: after  pci_scan_get_dev!\r
1024 pci_scan_bus: before pci_probe_dev!\r