fetch und decode kompilierbar, generelle tb, änderung in pkgs, eigene decoder entity
[calu.git] / cpu / src / r_w_ram_b.vhd
index 50c76606ce3e9e94a59edf1effef2b244779a337..9e530fad63d42eddf6d7b0d6c5204642e408bdd1 100644 (file)
@@ -3,12 +3,14 @@ library ieee;
 use IEEE.std_logic_1164.all;
 use IEEE.numeric_std.all;
 
+use work.mem_pkg.all;
+
 architecture behaviour of r_w_ram is
 
        subtype RAM_ENTRY_TYPE is std_logic_vector(DATA_WIDTH -1 downto 0);
        type RAM_TYPE is array (0 to (2**ADDR_WIDTH)-1) of RAM_ENTRY_TYPE;
        
-       signal ram : RAM_TYPE; --:= (others=> x"00");
+       signal ram : RAM_TYPE := ((others => b"11100000000000001001000000000000"));
 
 begin
        process(clk)