pipe v1
[calu.git] / cpu / src / alu_b.vhd
index 3fb3434827af3647c95b48f6a2770de187f20901..f3a25ee836032a96a0114b9a460a06d03d09a353 100755 (executable)
@@ -38,7 +38,7 @@ begin
        shift_inst : exec_op\r
        port map(clk,reset,left_operand, right_operand, op_detail, alu_state, shift_result);\r
 \r
-calc: process(cond, op_group, op_detail ,alu_state,and_result,add_result,or_result,xor_result,shift_result)\r
+calc: process(left_operand, right_operand, cond, op_group, op_detail ,alu_state,and_result,add_result,or_result,xor_result,shift_result)\r
        variable result_v : alu_result_rec;\r
        variable res_prod : std_logic;\r
        variable cond_met : std_logic;\r
@@ -48,7 +48,7 @@ begin
        \r
        result_v.result := add_result.result;\r
        res_prod := '1';\r
-       mem_en := '0';
+       mem_en := '0';\r
         addr <= add_result.result;\r
        \r
        case cond is\r
@@ -83,7 +83,7 @@ begin
        when COND_ALWAYS =>\r
                cond_met := '1';\r
        when COND_NEVER =>\r
-               cond_met := '0';
+               cond_met := '0';\r
        when others => null;\r
        end case;\r
        \r
@@ -111,8 +111,8 @@ begin
        end if;\r
        \r
        result_v.reg_op := not(op_detail(NO_DST_OPT)) and res_prod and cond_met;\r
-       result_v.mem_en := mem_en and cond_met;
-
+       result_v.mem_en := mem_en and cond_met;\r
+\r
         \r
        data <= add_result.result;\r
        alu_result <= result_v;\r