We hardcode highmemory size in every northbridge! This is bad, and especially if...
[coreboot.git] / src / mainboard / tyan / s2891 /
drwxr-xr-x   ..
-rw-r--r-- 1042 Kconfig
-rw-r--r-- 5255 acpi_tables.c
-rw-r--r-- 74 chip.h
-rw-r--r-- 3191 cmos.layout
-rw-r--r-- 5196 devicetree.cb
-rw-r--r-- 7821 dsdt.asl
-rw-r--r-- 5237 get_bus_conf.c
-rw-r--r-- 5030 irq_tables.c
-rw-r--r-- 126 mainboard.c
-rw-r--r-- 4577 mptable.c
-rw-r--r-- 8417 resourcemap.c
-rw-r--r-- 3979 romstage.c