Coding style and cosmetics (trivial).
authorUwe Hermann <uwe@hermann-uwe.de>
Thu, 5 Apr 2007 18:53:37 +0000 (18:53 +0000)
committerUwe Hermann <uwe@hermann-uwe.de>
Thu, 5 Apr 2007 18:53:37 +0000 (18:53 +0000)
Signed-off-by: Uwe Hermann <uwe@hermann-uwe.de>
Acked-by: Uwe Hermann <uwe@hermann-uwe.de>
git-svn-id: svn://svn.coreboot.org/coreboot/trunk@2583 2b7e53f0-3cfb-0310-b3e9-8179ed1497e1

src/superio/fintek/f71805f/chip.h
src/superio/fintek/f71805f/f71805f.h
src/superio/fintek/f71805f/f71805f_early_serial.c

index 77bb9b92f73909dde198ccb10553b800eaf27a8f..355e019569e8d9fec10916d0e38e626d62e53b6e 100644 (file)
  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
  */
 
+#include <uart8250.h>
+
 struct chip_operations;
 extern struct chip_operations superio_fintek_f71805f_ops;
 
-#include <uart8250.h>
-
 struct superio_fintek_f71805f_config {
        struct uart8250 com1, com2;
 };
index ed6b55e992cfcdf19d1d1507c52dc1ee42c6c17a..362794437340f671bc107e7509f6fe3d2e42dde7 100644 (file)
  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
  */
 
-/* Logical Device Numbers (LDN) */
+/* Logical Device Numbers (LDN). */
 #define F71805F_FDC            0x00    /* Floppy */
 #define F71805F_SP1            0x01    /* UART1 */
 #define        F71805F_SP2             0x02    /* UART2 */
 #define F71805F_PP             0x03    /* Parallel Port */
 #define        F71805F_HWM             0x04    /* Hardware Monitor */
 #define        F71805F_GPIO            0x06    /* General Purpose I/O (GPIO) */
-#define        F71805F_PME             0x0A    /* Power Management Events (PME) */
-/* All others reserved */
+#define        F71805F_PME             0x0a    /* Power Management Events (PME) */
+/* All others reserved. */
index 708d05987c0efe6ca647a7183705289706a7dc46..3c0406f59d718df467e69cbf14c8bb0b5294e537 100644 (file)
  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301 USA
  */
 
-/* Pre-RAM driver for Fintek F81705F Super I/O chip. */
+/* Pre-RAM driver for the Fintek F81705F Super I/O chip. */
 
 #include <arch/romcc_io.h>
 #include "f71805f.h"
 
-static inline void pnp_enter_conf_state(device_t dev) {
-       unsigned port = dev>>8;
+static inline void pnp_enter_conf_state(device_t dev)
+{
+       unsigned int port = dev >> 8;
        outb(0x87, port);
 }
 
-static void pnp_exit_conf_state(device_t dev) {
-       unsigned port = dev>>8;
+static void pnp_exit_conf_state(device_t dev)
+{
+       unsigned int port = dev >> 8;
        outb(0xaa, port);
 }
 
-static void f71805f_enable_serial(device_t dev, unsigned iobase)
+static void f71805f_enable_serial(device_t dev, unsigned int iobase)
 {
        pnp_enter_conf_state(dev);
        pnp_set_logical_device(dev);