amdfam10: add phenom II as known cpu
[coreboot.git] / src / northbridge / amd / amdfam10 / debug.c
index a7007357c0c328461f05a534061307bf28ed741a..2dc54275fd1b4cad1bcbe0c38e3861855f6541c8 100644 (file)
  * Generic FAM10 debug code, used by mainboard specific romstage.c
  */
 
-#include "amdfam10_pci.c"
+#include "pci.c"
+#include <delay.h>
 
 static inline void print_debug_addr(const char *str, void *val)
 {
-#if CACHE_AS_RAM_ADDRESS_DEBUG == 1
+#if CONFIG_DEBUG_CAR
                printk(BIOS_DEBUG, "------Address debug: %s%p------\n", str, val);
 #endif
 }
@@ -89,8 +90,6 @@ static inline void print_pci_devices_on_bus(u32 busn)
        }
 }
 
-
-
 static void dump_pci_device_range(u32 dev, u32 start_reg, u32 size)
 {
        int i;
@@ -111,10 +110,12 @@ static void dump_pci_device_range(u32 dev, u32 start_reg, u32 size)
        }
        print_debug("\n");
 }
+
 static void dump_pci_device(u32 dev)
 {
        dump_pci_device_range(dev, 0, 4096);
 }
+
 static void dump_pci_device_index_wait_range(u32 dev, u32 index_reg, u32 start,
                                        u32 size)
 {
@@ -136,13 +137,13 @@ static void dump_pci_device_index_wait_range(u32 dev, u32 index_reg, u32 start,
        }
        print_debug("\n");
 }
+
 static inline void dump_pci_device_index_wait(u32 dev, u32 index_reg)
 {
        dump_pci_device_index_wait_range(dev, index_reg, 0, 0x54);
        dump_pci_device_index_wait_range(dev, index_reg, 0x100, 0x08); //DIMM1 when memclk > 400Hz
 //     dump_pci_device_index_wait_range(dev, index_reg, 0x200, 0x08); //DIMM2
 //     dump_pci_device_index_wait_range(dev, index_reg, 0x300, 0x08); //DIMM3
-
 }
 
 static inline void dump_pci_device_index(u32 dev, u32 index_reg, u32 type, u32 length)
@@ -165,7 +166,6 @@ static inline void dump_pci_device_index(u32 dev, u32 index_reg, u32 type, u32 l
        print_debug("\n");
 }
 
-
 static inline void dump_pci_devices(void)
 {
        device_t dev;
@@ -191,7 +191,6 @@ static inline void dump_pci_devices(void)
        }
 }
 
-
 static inline void dump_pci_devices_on_bus(u32 busn)
 {
        device_t dev;