Move "select CACHE_AS_RAM" lines from boards into CPU socket.
[coreboot.git] / src / mainboard / intel / mtarvon / Kconfig
index 91ae6a59fdc9d7b26bc821ed6c2e48b35cba0446..76dec5eb374d2cee4e488fdb2ccae6ac5daa0a9e 100644 (file)
@@ -1,10 +1,13 @@
-config BOARD_INTEL_MTARVON
-       bool "3100 devkit (Mt. Arvon)"
+if BOARD_INTEL_MTARVON
+
+config BOARD_SPECIFIC_OPTIONS # dummy
+       def_bool y
        select ARCH_X86
        select CPU_INTEL_SOCKET_MPGA479M
        select NORTHBRIDGE_INTEL_I3100
        select SOUTHBRIDGE_INTEL_I3100
        select SUPERIO_INTEL_I3100
+       select HAVE_HARD_RESET
        select HAVE_PIRQ_TABLE
        select HAVE_MP_TABLE
        select UDELAY_TSC
@@ -13,39 +16,33 @@ config BOARD_INTEL_MTARVON
 config MAINBOARD_DIR
        string
        default intel/mtarvon
-       depends on BOARD_INTEL_MTARVON
-
-config LB_CKS_RANGE_END
-       int
-       default 122
-       depends on BOARD_INTEL_MTARVON
-
-config LB_CKS_LOC
-       int
-       default 123
-       depends on BOARD_INTEL_MTARVON
 
 config MAINBOARD_PART_NUMBER
        string
        default "3100 devkit (Mt. Arvon)"
-       depends on BOARD_INTEL_MTARVON
-
-config HAVE_OPTION_TABLE
-       bool
-       default n
-       depends on BOARD_INTEL_MTARVON
 
 config IRQ_SLOT_COUNT
        int
        default 1
-       depends on BOARD_INTEL_MTARVON
 
 config MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID
        hex
        default 0x8086
-       depends on BOARD_INTEL_MTARVON
 
 config MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID
        hex
        default 0x2680
-       depends on BOARD_INTEL_MTARVON
+
+config DCACHE_RAM_BASE
+       hex
+       default 0xffdf8000
+
+config DCACHE_RAM_SIZE
+       hex
+       default 0x8000
+
+config MAX_CPUS
+       int
+       default 4
+
+endif # BOARD_INTEL_MTARVON